亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

RAM

隨機存取存儲器(英語:RandomAccessMemory,縮寫:RAM),也叫主存,是與CPU直接交換數(shù)據(jù)的內(nèi)部存儲器。它可以隨時讀寫(刷新時除外),而且速度很快,通常作為操作系統(tǒng)或其他正在運行中的程序的臨時數(shù)據(jù)存儲介質(zhì)。RAM工作時可以隨時從任何一個指定的地址寫入(存入)或讀出(取出)信息。它與ROM的最大區(qū)別是數(shù)據(jù)的易失性,即一旦斷電所存儲的數(shù)據(jù)將隨之丟失。RAM在計算機和數(shù)字系統(tǒng)中用來暫時存儲程序、數(shù)據(jù)和中間結(jié)果。[1]
  • pcb彩色抄板軟件破解版下載

    資料介紹說明: PCB彩色抄板軟件在V4.2的基礎(chǔ)上破解,有破解說明具體要求如下 1.先運行抄板軟件 2.使用WINHEX.exe=>“open RAM”=>抄板軟件.exe=>抄板軟件.exe(雙擊) 3.修改: 4114AA:7E=>EB 412013:7E=>EB 412B94:7E=>EB 413329:7E=>EB 415905:7E=>EB 416323:7E=>EB Exit winhex.exe ok 破解工作完成. 以可以先運行抄板軟件,再運行破解程序不是永久破解的,每次要用時要運行一次破解程序

    標(biāo)簽: pcb 彩色 抄板軟件

    上傳時間: 2014-12-31

    上傳用戶:lijianyu172

  • PCB Translator_CAMCAD轉(zhuǎn)換器

    資料說明介紹 PCB Translator_CAMCAD轉(zhuǎn)換器3.95版本,里面含CAMCAD_3.9.5a_crack文件,可以對軟件進(jìn)行破解 (需要安裝PCB Translator后才能進(jìn)行破解) 針對PCB設(shè)計文件的RSI轉(zhuǎn)換器能夠轉(zhuǎn)換PCB設(shè)計和生產(chǎn)所需要的所有信息。它們包括:庫,布置位置,插入屬性信息,網(wǎng)表,走線,文字和銅箔,以及其它相關(guān)的項目。不需要執(zhí)行"導(dǎo)入Gerber"和"交叉參考"就可以完成所有這些工作。事實上,根本不需要定義參考,因為軟件可以從原始文件格式中提取出CAD數(shù)據(jù),并把它直接輸出到新的文件格式中。只需要注意CAD系統(tǒng)本身的限制就可以了。 CAMCAD PCB 轉(zhuǎn)換器 CAMCAD PCB 轉(zhuǎn)換器是一個功能完善的PCB CAD 轉(zhuǎn)換器,圖形用戶界面也很淺顯易懂。CAMCAD PCB 轉(zhuǎn)換器支持大多數(shù)流行的CAD格式,比如Cadence Allegro, Orcad, Mentor and Accel EDA,也支持工業(yè)標(biāo)準(zhǔn)格式,比如GenCAM, GenCAD, and IPC-D-356.CAMCAD PCB 轉(zhuǎn)換器允許導(dǎo)入CAD文件到CAMCAD圖形用戶環(huán)境中,校驗數(shù)據(jù),修改數(shù)據(jù),然后可以把數(shù)據(jù)導(dǎo)出為任意格式的文件。這些特性意味著用戶可以完全控制所有的事情,比如層的轉(zhuǎn)換,也能解決CAD格式之間不兼容的問題。 一個案例,如果要轉(zhuǎn)換Cadence Allegro文件到PADS,所有必須的設(shè)計信息都會包含在新的文件中。不過,Cadence Allegro允許板子上的銅箔重疊,PADS卻不允許。Allegro 文件可以正常導(dǎo)入到CAMCAD。如果要立即把這個文件導(dǎo)出到PADS,程序會有錯誤提示。這時,可以使用CAMCAD的數(shù)據(jù)處理特性來改變有問題的銅箔,解決問題后再導(dǎo)出到PADS。 下面的矩陣表格,列出了CAMCAD PCB 轉(zhuǎn)換器所支持的當(dāng)前PCB的轉(zhuǎn)換組合。Import Modules 一列中列出了可以被導(dǎo)入(讀取)的所有ECAD文件格式。Export Modules一行中列出了可以被導(dǎo)出(寫)的文件格式。在這個矩陣中的任意輸入和輸出模塊組合轉(zhuǎn)換都是可行的。當(dāng)然,沒有任何ECAD到ECAD的轉(zhuǎn)換器是絕對完美的。由于ECAD layout系統(tǒng)有自己獨特的特性,而這些可能不能直接轉(zhuǎn)換到另一個有自己獨特特性的ECAD系統(tǒng)中。 CAMCAD PCB 轉(zhuǎn)換器支持的組合   建議配置:Windows 2000 或者 XP Professional,800 MHZ 處理器,512MB RAM 17"顯示器,1024×768分辨率 Copyright 2004 Router Solutions Incorporated RSI Reserves the right to make changes to its specifications and products without prior notice. CAMCAD is a registered trademark of Router Solutions Incorporated. All rights reserved. RSI recognizes other brand and product names as trademarks or registered trademarks of their respective holders.  

    標(biāo)簽: Translator_CAMCAD PCB 轉(zhuǎn)換器

    上傳時間: 2014-12-31

    上傳用戶:wvbxj

  • Xilinx FPGA集成電路的動態(tài)老化試驗

      3 FPGA設(shè)計流程   完整的FPGA 設(shè)計流程包括邏輯電路設(shè)計輸入、功能仿真、綜合及時序分析、實現(xiàn)、加載配置、調(diào)試。FPGA 配置就是將特定的應(yīng)用程序設(shè)計按FPGA設(shè)計流程轉(zhuǎn)化為數(shù)據(jù)位流加載到FPGA 的內(nèi)部存儲器中,實現(xiàn)特定邏輯功能的過程。由于FPGA 電路的內(nèi)部存儲器都是基于RAM 工藝的,所以當(dāng)FPGA電路電源掉電后,內(nèi)部存儲器中已加載的位流數(shù)據(jù)將隨之丟失。所以,通常將設(shè)計完成的FPGA 位流數(shù)據(jù)存于外部存儲器中,每次上電自動進(jìn)行FPGA電路配置加載。   4 FPGA配置原理    以Xilinx公司的Qpro Virtex Hi-Rel系列XQV100電路為例,F(xiàn)PGA的配置模式有四種方案可選擇:MasterSerial Mode,Slave Serial Mode,Master selectMAPMode,Slave selectMAP Mode。配置是通過芯片上的一組專/ 復(fù)用引腳信號完成的,主要配置功能信號如下:   (1)M0、M1、M2:下載配置模式選擇;   (2)CLK:配置時鐘信號;   (3)DONE:顯示配置狀態(tài)、控制器件啟動;

    標(biāo)簽: Xilinx FPGA 集成電路 動態(tài)老化

    上傳時間: 2013-11-18

    上傳用戶:oojj

  • MC8051+IPcore實驗教程及相關(guān)源代碼

      本教程內(nèi)容力求以詳細(xì)的步驟和講解讓讀者以最快的方式學(xué)會 MC8051 IP core 的應(yīng)用以及相關(guān)設(shè)計軟件的使用,并激起讀者對 SOPC 技術(shù)的興趣。本實驗重點講 8051Core 的應(yīng)用,并通過一個簡單 C51 程序?qū)?1Core 進(jìn)行硬件測試。   本實驗教程的內(nèi)容編排如下:   第 1 章簡單的描述了 MC8051 IP core的基本結(jié)構(gòu)及一些應(yīng)用說明。   第 2 章詳細(xì)的介紹 8051Core 綜合、編譯應(yīng)用。包括 Quartus II、Synplify Pro 軟件的基本應(yīng)用,ROM、RAM 模塊的生成,8051Core 的封裝及應(yīng)用測試。   附錄 A為 MC8051 IP Core 的指令集。   在閱讀本教程的過程中,請讀者注意以下幾點:    本教程在寫作過程中遵循“寧可啰唆一點,也不放過細(xì)節(jié)”的方針。在教程中的某些地方,有些讀者可能覺得很“簡單” ,甚至顯得有些啰唆,但對大多數(shù)初學(xué)者可能并非如此。因為作者認(rèn)為,足夠簡單甚至可以跳過的內(nèi)容,對某些讀者來說,未必能一下子就弄清楚,所以,本教程很 多地方將盡量闡述清楚,以節(jié)省讀者理解的時間。但在后面的章節(jié)中,如果涉及的細(xì)節(jié)在前面章節(jié)中已經(jīng)提及,這些內(nèi)容就會省略。   最 后作者要強調(diào)的是,本教程旨在引路,不會帶領(lǐng)讀者掌握更深層次的開發(fā),更高級的應(yīng)用希望讀者自己去挖掘。

    標(biāo)簽: IPcore 8051 MC 實驗教程

    上傳時間: 2013-10-26

    上傳用戶:歸海惜雪

  • XAPP144 -設(shè)計CPLD多電壓系統(tǒng)

    Today’s digital systems combine a myriad of chips with different voltage configurations.Designers must interface 2.5V processors with 3.3V memories—both RAM and ROM—as wellas 5V buses and multiple peripheral chips. Each chip has specific power supply needs. CPLDsare ideal for handling the multi-voltage interfacing, but do require forethought to ensure correctoperation.

    標(biāo)簽: XAPP CPLD 144 電壓

    上傳時間: 2013-11-10

    上傳用戶:yy_cn

  • PLB Block RAM(BRAM)接口控制器

    The PLB BRAM Interface Controller is a module thatattaches to the PLB (Processor Local Bus).

    標(biāo)簽: Block BRAM PLB RAM

    上傳時間: 2013-10-27

    上傳用戶:Breathe0125

  • XAPP058 -利用嵌入式微控制器實現(xiàn)Xilinx系統(tǒng)編程

      Xilinx 高性能 CPLD、FPGA 和配置 PROM 系列具備在系統(tǒng)可編程性、可靠的引腳鎖定以及JTAG 邊界掃描測試功能。此強大的功能組合允許設(shè)計人員在進(jìn)行重大更改時,仍能保留原始的器件引腳,從而避免重組 PC 板。通過利用嵌入式控制器從板載 RAM 或 EPROM 對這些CPLD 和 FPGA 編程,設(shè)計人員可輕松升級、修改和測試設(shè)計,即使在現(xiàn)場也是如此。

    標(biāo)簽: Xilinx XAPP 058 嵌入式

    上傳時間: 2013-11-03

    上傳用戶:dongbaobao

  • EasyFPGA060 用戶手冊

    EasyFPGA060是廣州致遠(yuǎn)電子有限公司為FPGA初學(xué)者“量身定做”的一款真正用得起、高性能的FPGA開發(fā)套件,它在EasyFPGA030開發(fā)平臺的基礎(chǔ)上進(jìn)行了改進(jìn),除了保留原產(chǎn)品的精巧,適用的風(fēng)格外,對其資源進(jìn)行了擴充,由原來的A3P030修改為A3P060,不僅資源翻了一番,還將擁有18Kbit RAM,1個PLL,AES加密等功能;由原來并口的下載接口升級為USB的下載接口,方便筆記本以及沒有并口的臺式機用戶使用。

    標(biāo)簽: EasyFPGA 060 用戶手冊

    上傳時間: 2013-11-08

    上傳用戶:哈哈haha

  • 基于FPGA的BayerCCD相機彩色自動白平衡設(shè)計

    針對物體在不同色溫光源照射下呈現(xiàn)偏色的現(xiàn)象,用FPGA實現(xiàn)對Bayer CCD數(shù)字相機的自動白平衡處理。根據(jù)CFA(Color Filter Array)的分布特點,利用雙端口RAM(DPRAM),實現(xiàn)了顏色插值與色彩空間轉(zhuǎn)換。在FPGA上設(shè)計了自動白平衡的三大電路模塊:色溫估計、增益計算和色溫校正,并連接形成一個負(fù)反饋回路,然后結(jié)合EDA設(shè)計的特點,改進(jìn)了增益計算的過程,有效地抑制了色彩振蕩現(xiàn)象。

    標(biāo)簽: BayerCCD FPGA 相機 彩色

    上傳時間: 2013-10-22

    上傳用戶:英雄

  • 華為 FPGA設(shè)計高級技巧Xilinx篇

      隨著HDL Hardware Description Language 硬件描述語言語言綜合工具及其它相關(guān)工具的推廣使廣大設(shè)計工程師從以往煩瑣的畫原理圖連線等工作解脫開來能夠?qū)⒐ぷ髦匦霓D(zhuǎn)移到功能實現(xiàn)上極大地提高了工作效率任何事務(wù)都是一分為二的有利就有弊我們發(fā)現(xiàn)現(xiàn)在越來越多的工程師不關(guān)心自己的電路實現(xiàn)形式以為我只要將功能描述正確其它事情交給工具就行了在這種思想影響下工程師在用HDL語言描述電路時腦袋里沒有任何電路概念或者非常模糊也不清楚自己寫的代碼綜合出來之后是什么樣子映射到芯片中又會是什么樣子有沒有充分利用到FPGA的一些特殊資源遇到問題立刻想到的是換速度更快容量更大的FPGA器件導(dǎo)致物料成本上升更為要命的是由于不了解器件結(jié)構(gòu)更不了解與器件結(jié)構(gòu)緊密相關(guān)的設(shè)計技巧過分依賴綜合等工具工具不行自己也就束手無策導(dǎo)致問題遲遲不能解決從而嚴(yán)重影響開發(fā)周期導(dǎo)致開發(fā)成本急劇上升   目前我們的設(shè)計規(guī)模越來越龐大動輒上百萬門幾百萬門的電路屢見不鮮同時我們所采用的器件工藝越來越先進(jìn)已經(jīng)步入深亞微米時代而在對待深亞微米的器件上我們的設(shè)計方法將不可避免地發(fā)生變化要更多地關(guān)注以前很少關(guān)注的線延時我相信ASIC設(shè)計以后也會如此此時如果我們不在設(shè)計方法設(shè)計技巧上有所提高是無法面對這些龐大的基于深亞微米技術(shù)的電路設(shè)計而且現(xiàn)在的競爭越來越激勵從節(jié)約公司成本角度出 也要求我們盡可能在比較小的器件里完成比較多的功能   本文從澄清一些錯誤認(rèn)識開始從FPGA器件結(jié)構(gòu)出發(fā)以速度路徑延時大小和面積資源占用率為主題描述在FPGA設(shè)計過程中應(yīng)當(dāng)注意的問題和可以采用的設(shè)計技巧本文對讀者的技能基本要求是熟悉數(shù)字電路基本知識如加法器計數(shù)器RAM等熟悉基本的同步電路設(shè)計方法熟悉HDL語言對FPGA的結(jié)構(gòu)有所了解對FPGA設(shè)計流程比較了解

    標(biāo)簽: Xilinx FPGA 華為 高級技巧

    上傳時間: 2015-01-02

    上傳用戶:refent

主站蜘蛛池模板: 滁州市| 行唐县| 屯昌县| 南平市| 临桂县| 博客| 旬邑县| 平湖市| 蓬安县| 黄龙县| 奇台县| 嘉祥县| 玉门市| 潞西市| 云阳县| 河南省| 金坛市| 江达县| 常州市| 汝州市| 资兴市| 甘孜| 那曲县| 华宁县| 常宁市| 灵石县| 稷山县| 玉林市| 湖南省| 鹤山市| 茶陵县| 广安市| 平果县| 海淀区| 贵阳市| 台中市| 峨眉山市| 姜堰市| 车险| 安宁市| 宁都县|