亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Soc

Soc的定義多種多樣,由于其內(nèi)涵豐富、應(yīng)用范圍廣,很難給出準(zhǔn)確定義。一般說(shuō)來(lái),Soc稱為系統(tǒng)級(jí)芯片,也有稱片上系統(tǒng),意指它是一個(gè)產(chǎn)品,是一個(gè)有專用目標(biāo)的集成電路,其中包含完整系統(tǒng)并有嵌入軟件的全部?jī)?nèi)容。同時(shí)它又是一種技術(shù),用以實(shí)現(xiàn)從確定系統(tǒng)功能開始,到軟/硬件劃分,并完成設(shè)計(jì)的整個(gè)過程。[1]
  • 實(shí)驗(yàn)開發(fā)評(píng)估板設(shè)計(jì)與實(shí)現(xiàn)

    信號(hào)與信息處理是信息科學(xué)中近幾年來(lái)發(fā)展最為迅速的學(xué)科之一,隨著片上系統(tǒng)(Soc,System On Chip)時(shí)代的到來(lái),FPGA正處于革命性數(shù)字信號(hào)處理的前沿。基于FPGA的設(shè)計(jì)可以在系統(tǒng)可再編程及在系統(tǒng)調(diào)試,具有吞吐量高,能夠更好地防止授權(quán)復(fù)制、元器件和開發(fā)成本進(jìn)一步降低、開發(fā)時(shí)間也大大縮短等優(yōu)點(diǎn)。然而,FPGA器件是基于SRAM結(jié)構(gòu)的編程工藝,掉電后編程信息立即丟失,每次加電時(shí),配置數(shù)據(jù)都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統(tǒng)設(shè)計(jì)中具有極其重要的價(jià)值,這也給用于可編程邏輯器件編程的配置接口電路和實(shí)驗(yàn)開發(fā)設(shè)備提出了更高的要求。 本論文基于IEEE1149.1標(biāo)準(zhǔn)和USB2.0技術(shù),完成了FPGA配置接口電路及實(shí)驗(yàn)開發(fā)板的設(shè)計(jì)與實(shí)現(xiàn)。作者在充分理解IEEE1149.1標(biāo)準(zhǔn)和USB技術(shù)原理的基礎(chǔ)上,針對(duì)Altcra公司專用的USB數(shù)據(jù)配置電纜USB-Blaster,對(duì)其內(nèi)部工作原理及工作時(shí)序進(jìn)行測(cè)試與詳細(xì)分析,完成了基于USB配置接口的FPGA芯片開發(fā)實(shí)驗(yàn)電路的完整軟硬件設(shè)計(jì)及功能時(shí)序仿真。作者最后進(jìn)行了軟硬件調(diào)試,完成測(cè)試與驗(yàn)證,實(shí)現(xiàn)了對(duì)Altera系列PLD的配置功能及實(shí)驗(yàn)開發(fā)板的功能。 本文討論的USB下載接口電路被驗(yàn)證能在Altera的QuartusII開發(fā)環(huán)境下直接使用,無(wú)須在主機(jī)端另行設(shè)計(jì)通信軟件,其兼容性較現(xiàn)有設(shè)計(jì)有所提高。由于PLD(Programmable Logic Device)廠商對(duì)其知識(shí)產(chǎn)權(quán)嚴(yán)格保密,使得基于USB接口的配置電路應(yīng)用受到很大限制,同時(shí)也加大了自行對(duì)其進(jìn)行開發(fā)設(shè)計(jì)的難度。 與傳統(tǒng)的基于PC并口的下載接口電路相比,本設(shè)計(jì)的基于USB下載接口電路及FPGA實(shí)驗(yàn)開發(fā)板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對(duì)PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調(diào)試NiosII嵌入式軟核處理器等明顯優(yōu)勢(shì)。從成本來(lái)看,本設(shè)計(jì)的USB配置接口電路及FPGA實(shí)驗(yàn)開發(fā)板與其同類產(chǎn)品相比有較強(qiáng)的競(jìng)爭(zhēng)力。

    標(biāo)簽: 實(shí)驗(yàn) 評(píng)估板

    上傳時(shí)間: 2013-06-07

    上傳用戶:2525775

  • 全數(shù)字OQPSK解調(diào)算法的研究及FPGA實(shí)現(xiàn)

    隨著各種通信系統(tǒng)數(shù)量的日益增多,為了充分地利用有限的頻譜資源,高頻譜利用率的調(diào)制技術(shù)不斷被應(yīng)用。偏移正交相移鍵控(OQPSK: Offset QuadraturePhase Shift Keying)是一種恒包絡(luò)調(diào)制技術(shù),具有較高的頻譜利用率和功率利用率,廣泛應(yīng)用于衛(wèi)星通信系統(tǒng)和地面移動(dòng)通信系統(tǒng)。因此,對(duì)于OQPSK全數(shù)字解調(diào)技術(shù)的研究具有一定的理論價(jià)值。 本文以軟件無(wú)線電和全數(shù)字解調(diào)的相關(guān)理論為指導(dǎo),成功設(shè)計(jì)并實(shí)現(xiàn)了基于FPGA的OQPSK全數(shù)字解調(diào)。論文介紹了OQPSK全數(shù)字接收解調(diào)原理和基于軟件無(wú)線電設(shè)計(jì)思想的全數(shù)字接收機(jī)的基本結(jié)構(gòu),詳細(xì)闡述了當(dāng)今OQPSK數(shù)字解調(diào)中載波頻率同步、載波相位同步、時(shí)鐘同步和數(shù)據(jù)幀同步的一些常用算法,并選擇了相應(yīng)算法構(gòu)建了三種系統(tǒng)級(jí)的實(shí)現(xiàn)方案。通過MATLAB對(duì)解調(diào)方案的仿真和性能分析,確定了FPGA中的系統(tǒng)實(shí)現(xiàn)方案。在此基礎(chǔ)上,本文采用VerilogHDL硬件描述語(yǔ)言在Altera公司的Quartus II開發(fā)平臺(tái)上設(shè)計(jì)了同步解調(diào)系統(tǒng)中的各個(gè)模塊,還對(duì)各模塊和整個(gè)系統(tǒng)在ModelSim中進(jìn)行了時(shí)序仿真驗(yàn)證,并對(duì)設(shè)計(jì)中出現(xiàn)的問題進(jìn)行了修正。最后,經(jīng)過FPGA調(diào)試工具嵌入式邏輯分析儀SignalTapⅡ的硬件實(shí)際測(cè)試,本文對(duì)系統(tǒng)方案進(jìn)行了最終的改進(jìn)與調(diào)整。 實(shí)際測(cè)試結(jié)果表明,本文的設(shè)計(jì)最終能夠達(dá)到了預(yù)期的指標(biāo)和要求。本課題設(shè)計(jì)經(jīng)過時(shí)序和資源優(yōu)化后還可以向ASIC和系統(tǒng)級(jí)Soc轉(zhuǎn)化,以進(jìn)一步縮小系統(tǒng)體積、降低成本和提高電路的可靠性,因此具有良好的實(shí)際應(yīng)用價(jià)值。

    標(biāo)簽: OQPSK FPGA 全數(shù)字 解調(diào)

    上傳時(shí)間: 2013-07-14

    上傳用戶:aappkkee

  • GPS系統(tǒng)設(shè)計(jì)及其FPGA驗(yàn)證

    近年來(lái),GPS技術(shù)迅速發(fā)展,并隨著3G時(shí)代的到來(lái),其應(yīng)用領(lǐng)域日益廣闊,需求量與日俱增。與此同時(shí),隨著電路系統(tǒng)設(shè)計(jì)越來(lái)越復(fù)雜,上市時(shí)間日益縮短,集成電路設(shè)計(jì)方法面臨重大變革。因此采用新型方法學(xué)來(lái)設(shè)計(jì)GPS接收系統(tǒng)是必要的。 本文基于GPS原理,采用可復(fù)用的IP技術(shù)和軟硬協(xié)同設(shè)計(jì)技術(shù),設(shè)計(jì)了一種高性能的GPS Soc接收系統(tǒng)。論文首先分析了GPS信號(hào)解調(diào)的原理,提出了一種高性能的捕獲和跟蹤系統(tǒng)結(jié)構(gòu),詳細(xì)說(shuō)明了其工作流程和設(shè)計(jì)原理。其次,基于高性能總線的選取提出了整個(gè)基帶系統(tǒng)地結(jié)構(gòu),并闡明了總線上的各個(gè)模塊設(shè)計(jì)方法。采用了直接復(fù)用的測(cè)試手段和FPGA的測(cè)試平臺(tái),縮短開發(fā)周期,而且保證了對(duì)整個(gè)系統(tǒng)測(cè)試的覆蓋率。本文所設(shè)計(jì)的系統(tǒng)最大特色在于易于集成到其它系統(tǒng)中,并且僅占用10個(gè)芯片端口,實(shí)現(xiàn)了IP化的設(shè)計(jì)目的。 最后本文介紹了測(cè)試過程中所采用的基于FPGA平臺(tái)的仿真驗(yàn)證方案和測(cè)試方法,并給出了最終的測(cè)試結(jié)果,達(dá)到了對(duì)衛(wèi)星信號(hào)搜索定位的目的。

    標(biāo)簽: FPGA GPS 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-04-24

    上傳用戶:starlet007

  • 美信半導(dǎo)體產(chǎn)品選型指南

    美信半導(dǎo)體是全球領(lǐng)先的半導(dǎo)體制造供應(yīng)商,Maxim的電能計(jì)量方案提供全面的Soc器件選擇, 是多芯片方案的高精度、高性價(jià)比替代產(chǎn)品。無(wú)與倫比的動(dòng)態(tài)范圍和獨(dú)特的32位可編程測(cè)量引擎,使 得我們的單芯片方案能夠滿足不同用戶的需求。為各種類型的表計(jì)開發(fā)提供了一條高效、便捷的途 徑,以滿足ANSI和IEC的市場(chǎng)要求。 ● 產(chǎn)品滿足不同國(guó)家對(duì)智能表系統(tǒng)以及低端瓦時(shí)(Wh)表、防篡改設(shè)計(jì)以及預(yù)付費(fèi)設(shè)備的要求; ● 完備的開發(fā)工具加快軟件開發(fā)、測(cè)試和原型設(shè)計(jì),縮短研發(fā)周期和產(chǎn)品上市時(shí)間。

    標(biāo)簽: 美信 半導(dǎo)體產(chǎn)品 選型指南

    上傳時(shí)間: 2013-04-24

    上傳用戶:lgnf

  • EDA工程建模及其管理方法研究2

    EDA工程建模及其管理方法研究2 1 隨著微電子技術(shù)與計(jì)算機(jī)技術(shù)的日益成熟,電子設(shè)計(jì)自動(dòng)化(EDA)技術(shù)在電子產(chǎn)品與集成電路 (IC)芯片特別是單片集成(Soc)芯片的設(shè)計(jì)應(yīng)用中顯得越來(lái)越重要。EDA技術(shù)采用“自上至下”的設(shè)計(jì)思想,允許設(shè)計(jì)人員能夠從系統(tǒng)功能級(jí)或電路功能級(jí)進(jìn)行產(chǎn)品或芯片的設(shè)計(jì),有利于產(chǎn)品在系統(tǒng)功能上的綜合優(yōu)化,從而提高了電子設(shè)計(jì)項(xiàng)目的協(xié)作開發(fā)效率,降低新產(chǎn)品的研發(fā)成本。 近十年來(lái),EDA電路設(shè)計(jì)技術(shù)和工程管理方面的發(fā)展主要呈現(xiàn)出兩個(gè)趨勢(shì): (1) 電路的集成水平已經(jīng)進(jìn)入了深亞微米的階段,其復(fù)雜程度以每年58%的幅度迅速增加,芯片設(shè)計(jì)的抽象層次越來(lái)越高,而產(chǎn)品的研發(fā)時(shí)限卻不斷縮短。 (2) IC芯片的開發(fā)過程也日趨復(fù)雜。從前期的整體設(shè)計(jì)、功能分,到具體的邏輯綜合、仿真測(cè)試,直至后期的電路封裝、排版布線,都需要反復(fù)的驗(yàn)證和修改,單靠個(gè)人力量無(wú)法完成。IC芯片的開發(fā)已經(jīng)實(shí)行多人分組協(xié)作。由此可見,如何提高設(shè)計(jì)的抽象層次,在較短時(shí)間內(nèi)設(shè)計(jì)出較高性能的芯片,如何改進(jìn)EDA工程管理,保證芯片在多組協(xié)作設(shè)計(jì)下的兼容性和穩(wěn)定性,已經(jīng)成為當(dāng)前EDA工程中最受關(guān)注的問題。

    標(biāo)簽: EDA 工程建模 管理方法

    上傳時(shí)間: 2013-11-10

    上傳用戶:yan2267246

  • 模擬cmos集成電路設(shè)計(jì)(design of analog

    模擬集成電路的設(shè)計(jì)與其說(shuō)是一門技術(shù),還不如說(shuō)是一門藝術(shù)。它比數(shù)字集成電路設(shè)計(jì)需要更嚴(yán)格的分析和更豐富的直覺。嚴(yán)謹(jǐn)堅(jiān)實(shí)的理論無(wú)疑是嚴(yán)格分析能力的基石,而設(shè)計(jì)者的實(shí)踐經(jīng)驗(yàn)無(wú)疑是誕生豐富直覺的源泉。這也正足初學(xué)者對(duì)學(xué)習(xí)模擬集成電路設(shè)計(jì)感到困惑并難以駕馭的根本原因。.美國(guó)加州大學(xué)洛杉機(jī)分校(UCLA)Razavi教授憑借著他在美國(guó)多所著名大學(xué)執(zhí)教多年的豐富教學(xué)經(jīng)驗(yàn)和在世界知名頂級(jí)公司(AT&T,Bell Lab,HP)卓著的研究經(jīng)歷為我們提供了這本優(yōu)秀的教材。本書自2000午出版以來(lái)得到了國(guó)內(nèi)外讀者的好評(píng)和青睞,被許多國(guó)際知名大學(xué)選為教科書。同時(shí),由于原著者在世界知名頂級(jí)公司的豐富研究經(jīng)歷,使本書也非常適合作為CMOS模擬集成電路設(shè)計(jì)或相關(guān)領(lǐng)域的研究人員和工程技術(shù)人員的參考書。... 本書介紹模擬CMOS集成電路的分析與設(shè)計(jì)。從直觀和嚴(yán)密的角度闡述了各種模擬電路的基本原理和概念,同時(shí)還闡述了在Soc中模擬電路設(shè)計(jì)遇到的新問題及電路技術(shù)的新發(fā)展。本書由淺入深,理論與實(shí)際結(jié)合,提供了大量現(xiàn)代工業(yè)中的設(shè)計(jì)實(shí)例。全書共18章。前10章介紹各種基本模塊和運(yùn)放及其頻率響應(yīng)和噪聲。第11章至第13章介紹帶隙基準(zhǔn)、開關(guān)電容電路以及電路的非線性和失配的影響,第14、15章介紹振蕩器和鎖相環(huán)。第16章至18章介紹MOS器件的高階效應(yīng)及其模型、CMOS制造工藝和混合信號(hào)電路的版圖與封裝。 1 Introduction to Analog Design 2 Basic MOS Device Physics 3 Single-Stage Amplifiers 4 Differential Amplifiers 5 Passive and Active Current Mirrors 6 Frequency Response of Amplifiers 7 Noise 8 Feedback 9 Operational Amplifiers 10 Stability and Frequency Compensation 11 Bandgap References 12 Introduction to Switched-Capacitor Circuits 13 Nonlinearity and Mismatch 14 Oscillators 15 Phase-Locked Loops 16 Short-Channel Effects and Device Models 17 CMOS Processing Technology 18 Layout and Packaging

    標(biāo)簽: analog design cmos of

    上傳時(shí)間: 2014-12-23

    上傳用戶:杜瑩12345

  • EDA實(shí)用教程概述

    eda的發(fā)展趨勢(shì): 在一個(gè)芯片上完成的系統(tǒng)級(jí)的集成已成為可能可編程邏輯器件開始進(jìn)入傳統(tǒng)的ASIC市場(chǎng)EDA工具和IP核應(yīng)用更為廣泛高性能的EDA工具得到長(zhǎng)足的發(fā)展計(jì)算機(jī)硬件平臺(tái)性能大幅度提高,為復(fù)雜的Soc設(shè)計(jì)提供了物理基礎(chǔ)。

    標(biāo)簽: EDA 實(shí)用教程

    上傳時(shí)間: 2013-11-05

    上傳用戶:Togetherheronce

  • 基于FPGA的動(dòng)力電池管理系統(tǒng)研究與開發(fā)

    構(gòu)建了基于單片機(jī)芯片MC9S12DG128與FPGA的電池管理系統(tǒng),實(shí)現(xiàn)了數(shù)據(jù)監(jiān)測(cè)、電池均衡、安全管理、荷電狀態(tài)(Soc)估計(jì)、局域網(wǎng)(CAN)通信等功能。詳細(xì)介紹了使用該系統(tǒng)模塊的電池包的分布式結(jié)構(gòu)特點(diǎn),電池管理模塊的CAN總線接口及硬件和軟件功能設(shè)計(jì)。

    標(biāo)簽: FPGA 動(dòng)力電池 管理系統(tǒng)

    上傳時(shí)間: 2013-11-07

    上傳用戶:冇尾飛鉈

  • C8051F310智能多節(jié)鋰電池管理方案

    本方案采用高速Soc型單片機(jī)C8051F310做為主控CPU,本方案有更改參數(shù)方便、控制精確、適用性強(qiáng)等優(yōu)點(diǎn)。單片機(jī)用PWM模式來(lái)完成多節(jié)鋰電池精確的橫流、恒壓及充電截止控制過程,有效延長(zhǎng)電池壽命。

    標(biāo)簽: C8051F310 鋰電池 管理方案

    上傳時(shí)間: 2013-10-11

    上傳用戶:tsfh

  • 基于C8051F021的智能配電數(shù)字終端溫度控制技術(shù)的設(shè)計(jì)

    由于智能配電數(shù)字終端[1]內(nèi)部的工作溫度會(huì)受到周圍環(huán)境的影響,從而導(dǎo)致箱體內(nèi)部的一些正常元器件無(wú)法正常地工作。因此一種能自動(dòng)檢測(cè)溫度并且實(shí)時(shí)自動(dòng)調(diào)節(jié)溫度的技術(shù)應(yīng)運(yùn)而生。通過使用Silicon Laboratories公司生產(chǎn)的C8051F系列的高速Soc單片機(jī)結(jié)合DALLAS公司的高精度的數(shù)字溫度采集芯片DS1820,以及外圍的擴(kuò)展電路,完成對(duì)終端內(nèi)的溫度的實(shí)時(shí)的精確的控制和調(diào)節(jié)。

    標(biāo)簽: C8051F021 智能配電 數(shù)字終端 控制技術(shù)

    上傳時(shí)間: 2014-12-25

    上傳用戶:huangld

主站蜘蛛池模板: 惠州市| 湟中县| 白沙| 惠水县| 汉阴县| 子长县| 南宁市| 略阳县| 都江堰市| 诸暨市| 会同县| 澜沧| 永顺县| 庆元县| 大安市| 自治县| 花莲县| 武平县| 嘉峪关市| 梅河口市| 浙江省| 达州市| 东阿县| 织金县| 冷水江市| 宝坻区| 霍邱县| 大港区| 乐安县| 鄂伦春自治旗| 金坛市| 吉林市| 微山县| 肃北| 云梦县| 麦盖提县| 宁武县| 屏边| 河北省| 南开区| 清涧县|