IEC6100_1 Standards by English Documents
標簽: Documents Standards English 6100
上傳時間: 2017-06-26
上傳用戶:com1com2
上傳時間: 2013-12-19
上傳用戶:小寶愛考拉
IEC61000 International Standards
標簽: International Standards 61000 IEC
上傳用戶:225588
IEC610000 International Standards
標簽: International Standards 610000 IEC
上傳時間: 2014-11-15
上傳用戶:彭玖華
上傳用戶:x4587
JPEG Image compression using IJG Standards followed
標簽: compression Standards followed Image
上傳時間: 2017-07-11
上傳用戶:z754970244
CDMA C.S0023revC Standards
標簽: Standards CDMA 0023 revC
上傳時間: 2014-10-14
上傳用戶:asdkin
itu Standards .......................................
標簽: Standards itu
上傳時間: 2017-09-19
上傳用戶:hj_18
偽隨機序列 (Pseudo-Random Sequence,PRS)廣泛應用于密碼學、擴頻通信、雷達、導航等領域,其設計和分析一直是國際上的研究熱點。混沌序列作為一種性能優良的偽隨機序列,近年來受到越來越多的關注。尋找一種性能更為良好的混沌偽隨機序列(ChaosPseudo Random Sequence,CPRS)并且完成其硬件實現,在理論研究與工程應用上都是十分有價值的。基于切延遲橢圓反射腔映射混沌系統(Tangent-Delay Ellipse Reflecting Cavity map System,TD-ERCS)已被理論分析和測試證明具有良好的密碼學性質。本文介紹了一種基于TD-ERCS構造偽隨機序列發生器 (Pseudo Random SequenceGenerator,PRSG)的新方法;并基于這種方法,提出了以現場可編程門陣列 (Field Programmable Gate Array,FPGA)為平臺的硬件設計實現方案,采用硬件描述語言 (VHSIC Hardware DescriptionLanguage,VHDL )完成了整個系統的設計,通過了仿真與適配,完成了硬件調試;詳細地論述了系統總體框架及內部模塊設計,重點介紹了TD-ERCS算法實現單元的設計,并在系統中設計加入了異步串行接口,完善了整個系統的模塊化,可使系統嵌入到現有的各類密碼系統與設備中;基于FDELPHI編程環境,完成了計算機應用軟件的設計,為使用基于TD-ERCS開發的PRSG硬件產品提供了人機交互界面,也為分析與測試硬件系統產生的CPRS提供了方便;同時依據美國國家標準與技術研究院 (National Institute of Standards andTechnology,NIST)提出的偽隨機序列性能指標,對軟件與硬件系統產生的CPRS進行了標準測試,軟件方法所得序列各項性能指標完全合格,硬件FPGA所得序列僅三項測試未能通過,其原因有待進一步研究。
標簽: FPGA 偽隨機序列 發生器
上傳時間: 2013-06-20
上傳用戶:heart520beat
有最新高清標準1920*1080,Proposed VESA and Industry Standards and Guidelines for Computer Display Monitor Timing (DMT) Version 1.0, Revision 12p, Draft 3
標簽: VGA 時序 標準
上傳時間: 2013-06-12
上傳用戶:y307115118
蟲蟲下載站版權所有 京ICP備2021023401號-1