隨著印制電路板功能的日益增強,結構日趨復雜,系統中各個功能單元之間的連線間距越來越細密,基于探針的電路系統測試方法已經很難滿足現在的測試需要。邊界掃描測試(BST)技術通過將邊界掃描寄存器單元安插在集成電路內部的每個引腳上,相當于設置了施加激勵和觀測響應的內建虛擬探頭,通過該技術可以大大的提高數字系統的可觀測性和可控性,降低測試難度。針對這種測試需求,本文給出了基于FPGA的邊界掃描控制器設計方法。 完整的邊界掃描測試系統主要由測試控制部分和目標器件構成,其中測試控制部分由測試圖形、數據的生成與分析及邊界掃描控制器兩部分構成。而邊界掃描控制器是整個系統的核心,它主要實現JTAG協議的自動轉換,產生符合IEEE標準的邊界掃描測試總線信號,而邊界掃描測試系統工作性能主要取決與邊界掃描控制器的工作效率。因此,設計一個能夠快速、準確的完成JTAG協議轉換,并且具有通用性的邊界掃描控制器是本文的主要研究工作。 本文首先從邊界掃描技術的基本原理入手,分析邊界掃描測試的物理基礎、邊界掃描的測試指令及與可測性設計相關的標準,提出了邊界掃描控制器的總體設計方案。其次,采用模塊化設計思想、VHDL語言描述來完成要實現的邊界掃描控制器的硬件設計。然后,利用自頂向下的驗證方法,在對控制器內功能模塊進行基于Testbench驗證的基礎上,利用嵌入式系統的設計思想,將所設計的邊界掃描控制器集成到SOPC中,構成了基于SOPC的邊界掃描測試系統。并且對SOPC系統進行軟硬件協同仿真,實現對邊界掃描控制器的功能驗證后將其應用到實際的測試電路當中。最后,在基于SignalTapⅡ硬件調試的基礎上,軟硬件結合對整個系統可行性進行了測試。從測試結果看,達到了預期的設計目標,該邊界掃描控制器的設計方案是正確可行的。 本文設計的邊界掃描控制器具有自主知識產權,可以與其他處理器結合構成完整的邊界掃描測試系統,并且為SOPC系統提供了一個很有實用價值的組件,具有很明顯的現實意義。
上傳時間: 2013-07-20
上傳用戶:hewenzhi
VHDL寫的51單片機內核,實現51的全部工能,學習開發FPGA的參考資料。-
上傳時間: 2013-04-24
上傳用戶:jkhjkh1982
電子工業出版社, 林明權等編著,本書在簡要介紹VHDL的語法和基本邏輯電路設計技巧的基礎之上,完整地給出了七個數字控制系統設計范例,此文檔節選其中的第4章-電子鐘,以及第5章-紅綠燈交通信號系統。
上傳時間: 2013-06-04
上傳用戶:kksuyiwen
自上個世紀九十年代以來,我國著名學者、現中國科學院院士、清華大學陳難先教授等人使用無窮級數的Mobius反演公式解決了一系列重要的物理學中的逆問題,開創了應用、推廣數論中的Mobius變換解決物理學中各種逆問題的巧妙方法,其工作在1990年當時就得到了世界著名的《NATURE》雜志的高度評價。 華僑大學蘇武潯教授等則把Mobius變換的方法應用于幾種常用波形(包括周期矩形脈沖,奇偶對稱方波和三角波等)的傅立葉級數的逆變換運算,得到正、余弦函數及一般周期信號的各種常用波形的信號展開;并求得了與各種常用波形信號函數族相正交的函數族,以用于各展開系數的計算與信息的解調;而后把它們應用到通信系統中,提出了一種新的通信系統,即新型Chen-Mobius通信系統。 本文主要完成了兩個方面的工作,Chen-Mobius多路通信系統的FPGA硬件設計實現和基于Chen-Mobius變換的語音加密雙工通信系統的實現。首先,利用嵌入MATLAB\SIMULINK中的DSPBuilder軟件對Chen-Mobius多路(四路和八路)通信系統進行仿真分析,對該系統在不同信噪比情況下的錯誤概率進行了計算,并繪出了信噪比-錯誤概率曲線;其次,利用DSPBuilder中的Signalcompiler將Chen-Mobius多路通信系統的主體模塊(函數及積分器的產生等)轉化成HDL硬件語言,后在QuartusⅡ軟件平臺上,結合利用VHDL編程的硬件程序模塊(分頻、延時、控制模塊等)構架完整的Chen-Mobius通信系統,并對此系統設計綜合、引腳分配、仿真驗證、時序分析等;最后,在Altera公司的Stratix 芯片上,實現硬件的編程和下載,從而完成了Chen-Mobius多路通信系統的FPGA硬件實現。 另外,利用Chen-Mobius單路通信系統的調制、解調系統分別對語音信號進行加密與解密,在兩塊DE2的FPGA開發板上成功實現了基于Chen-Mobius變換的語音加密雙工通信。完成本設計意義重大,它為今后Chen-Mobius通信系統應用于通信領域的各個方面,邁開堅實的一步。
標簽: ChenMobius FPGA 通信系統 硬件實現
上傳時間: 2013-07-24
上傳用戶:xaijhqx
?開發GAL/PAL的軟件,DOS界面進行行為級仿真,判斷設計的可行性,驗證模塊的功能和設計的debug。然后是調試和分析環境中使用代碼處理箱(verisure/for verilog) (VHDLCover/for VHDL)分析仿真結果,驗證測試級別。
上傳時間: 2013-04-24
上傳用戶:123312
Summit Design公司基于ESL設計產品的最新Visual Elite圖像產品具有Advanced SystemC建模及分析功能。該工具的最新版本包括原始SystemC構造,允許用戶在SystemC內建模并驗證設計。 該工具的HDL版本可幫助門級設計師們學習用Verilog和VHDL設計。最新版本的Visual Elite可幫助硬件設計師們和C/C++編程者迅速使用SystemC語言創建系統。Visual Elite 允許用戶熟悉語言后,使用預建圖形模塊創建系統并自行創建文本模塊。 該工具的瀏覽器
上傳時間: 2013-04-24
上傳用戶:東大小布
Cadence公司出品,很好的Verilog/VHDL仿真工具,其中NC-Verilog 的前身是著名的Verilog仿真軟件:Verilog-XL,用于Verilog仿真;NC-VHDL,用于VHDL仿真;NC-Sim,是Verilog/VHDL混合語言仿真工具
標簽: NC-Verlog NC-VHDL NC-SIM 1.150
上傳時間: 2013-05-26
上傳用戶:jacking
波束形成模塊是聲納信號處理系統中的核心部分,其作用為在空域上加強來自某一方向的信號,抑制干擾,同時探測目標的方位。因此,波束形成模塊的研究在水下探測器、水下武器引信等聲納系統中顯得尤為重要。本文基于陣列波束形成的原理對圓陣自適應波束形成展開了比較深入的研究。 首先,本文概述了聲納波束形成的研究背景和研究現狀。基于本課題所研究的主動聲納模型,分析了主動聲納信號,提出應用復基帶信號進行波束形成的方案;對接收波束形成的原理和方法進行了比較詳細的推導和論述。 其次,本文重點對均勻圓形陣列流形的波束形成作了詳細分析和波束圖函數推導,并且應用MATLAB軟件進行了仿真分析。然后對LMS自適應算法進行了介紹,由對LMS算法的分析推導了DLMS算法,并對LMS算法和DLMS算法進行了分析,并將DLMS算法應用于均勻圓陣波束形成。仿真結果表明,基于FIR濾波架構的DLMS算法以犧牲部分收斂速度為代價,可獲得高速并行處理能力。DLMS自適應波束形成方法能使目標方向信號加強,同時將干擾信號零陷。 最后,本文介紹了基于FPGA的并行度為2的8陣元DLMS自適應波束形成設計思路以及實現方法。系統的整體結構采用了并行處理架構,而在單個支路采用了流水線技術。并應用硬件描述(VHDL)語言在QuartusⅡ4.0環境下設計了各軟件模塊和功能仿真。
上傳時間: 2013-04-24
上傳用戶:moonkoo7
This application note provides a functional des cription of VHDL and Verilog source code for a
上傳時間: 2013-07-04
上傳用戶:李夢晗
此文檔為對高聚物注塑成型基本流動問題作了較詳細分析,在電子成品組裝常需用到塑料件固定,對于高聚物注塑加工時,傳質傳熱是注塑件性能、模具設計必須考慮問題,文檔對介紹常用流動模型
標簽: 基本知識
上傳時間: 2013-07-20
上傳用戶:bcjtao