亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

VHDL SDRAM

  • sdram.rar

    SDRAM控制器,Verilog源碼。適用SDRAM芯片:三星KM416S1120D,NEC uPD4516161AG5,OKI MSM56V1616,有詳細的說明,可直接使用!

    標簽: sdram

    上傳時間: 2013-07-11

    上傳用戶:nunnzhy

  • EDA技術培訓與VHDL之實用電路模塊設計

    EDA技術培訓與VHDL之實用電路模塊設計

    標簽: VHDL EDA 實用電路 模塊設計

    上傳時間: 2013-06-14

    上傳用戶:dancnc

  • VHDL深入教程

    VHDL深入教程

    標簽: VHDL 教程

    上傳時間: 2013-07-27

    上傳用戶:lishuoshi1996

  • 應用VHDL基于FPGA設計FIR濾波器

    伴隨高速DSP技術的廣泛應用,實時快速可靠地進行數字信號處理成為用戶追求的目標。同時,由于可編程器件在速度和集成度方面的飛速提高,使得利用硬件實現數字信號實時快速可靠處理有了新的途徑。 FIR濾波器是數字信號處理中常用部件,它的最大優點在于:設計任何幅頻特性時,可以具有嚴格的線性相位,這一點對數字信號的實時處理非常關鍵。 FPGA是常用的可編程器件,它所具有的查找表結構非常適用于實現實時快速可靠的FIR濾波器,在加上VHDL語言靈活的描述方法以及與硬件無關的特點,使得使用VHDL語言基于FPGA芯片實現FIR濾波器成為研究的方向。 本文對基于FPGA的FIR數字濾波器實現進行了研究,并設計了一個16階的FIR低通濾波器。所做的主要工作為: 1.以FIR數字濾波器的基本理論為依據,使用分布式算法作為濾波器的硬件實現算法,并對其進行了詳細的討論。針對分布式算法中查找表規模過大的缺點,采用多塊查找表的方式減小硬件規模。 2.在設計中采用了自頂向下的層次化、模塊化的設計思想,將整個濾波器劃分為多個模塊,利用VHDL語言的描述方法進行了各個功能模塊的設計,最終完成了FIR數字濾波器的系統設計。 3.采用FLEX10K系列器件實現一個16階的FIR低通濾波器的設計實例,用MAX+PLUSII軟件進行了仿真,并用MATLAB對仿真結果進行了分析,證明所設計的FIR數字濾波器功能正確。 仿真結果表明,本論文所設計的FIR濾波器硬件規模較小,采樣率達到了17.73MHz。同時只要將查找表進行相應的改動,就能分別實現低通、高通、帶通FIR濾波器,體現了設計的靈活性。

    標簽: VHDL FPGA FIR 濾波器

    上傳時間: 2013-04-24

    上傳用戶:zdluffy

  • VHDL流水燈程序

    VHDL流水燈程序,初學者們可以下載,學習學習

    標簽: VHDL 流水燈 程序

    上傳時間: 2013-04-24

    上傳用戶:user08x

  • VHDL實用教程[完整版]_潘松_PDF高清

    VHDL實用教程[完整版]_潘松_PDF高清

    標簽: VHDL 實用教程

    上傳時間: 2013-04-24

    上傳用戶:Zxcvbnm

  • 用VHDL編寫的實現二、三、四分頻

    在Quartus II 9.0環境下編寫的VHDL代碼,實現二分頻、三分頻、四分頻功能。

    標簽: VHDL 編寫 分頻

    上傳時間: 2013-04-24

    上傳用戶:哈哈hah

  • VHDL教程

    教會如何使用VHDL語言,下載它,你可以更好的了解學習VHDL語言

    標簽: VHDL 教程

    上傳時間: 2013-05-30

    上傳用戶:奈雁歸dxh

  • sdram讀寫

    sdram讀寫測試,連續向SDRAM寫滿數據(00~FF),然后讀出SDRAM中的數據并通過串口上傳給PC機,波特率9.6KBPS

    標簽: sdram 讀寫

    上傳時間: 2013-06-24

    上傳用戶:tongda

  • 高速并行信號處理板數據接口與控制的FPGA設計

    隨著信息社會的發展,人們要處理的各種信息總量變得越來越大,尤其在處理大數據量與實時處理數據方面,對處理設備的要求是非常高的。為滿足這些要求,實時快速的各種CPU、處理板應運而生。這類CPU與板卡處理數據速度快,效率高,并且不斷的完善與發展。此類板卡要求與外部設備通訊,同時也要進行內部的數據交換,于是板卡的接口設備調試與內部數據交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號處理板的外部接口和內部數據通道的設計。 本文首先介紹了通用信號處理板的應用開發背景,包括此類板卡使用的處理芯片、板上設備、發展概況以及和外部相連的各種總線概況,同時說明了本人所作的主要工作。 其次,介紹了PCI接口的有關規范,給出了通用信號處理板與CPCI的J1口的設計時序;介紹了DDR存儲器的概況、電平標準以及功能寄存器,并給出了與DDR.存儲器接口的設計時序;介紹了片上主要數據處理器件TS-202的有關概況,設計了板卡與DSP的接口時序。 再次,介紹了Altera公司FPGA的程序設計流程,并使用VHDL語言編程完成各個模塊之間的數據傳遞,并重點介紹了DDR控制核的編寫。 再次,介紹了WDM驅動程序的結構,程序設計方法等。 最后,通過從工控機向通用信號處理板寫連續遞增的數據驗證了整個系統已經正常工作。實現了信號處理板內部數據通道設計以及與外部接口的通訊;并且還提到了對此設計以后地完善與發展。 本文所作的工作如下: 1、設計完成了處理板各接口時序,使處理板可以從接口接受/發送數據。 2、完成了FPGA內部的數據通道的設計,使數據可以從CPCI準確的傳送到DSP進行處理,并編寫了DSP的測試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫。 4、完成了PCI驅動程序的編寫。

    標簽: FPGA 高速并行 信號處理板 數據接口

    上傳時間: 2013-06-30

    上傳用戶:唐僧他不信佛

主站蜘蛛池模板: 晋江市| 翁源县| 兴安盟| 焉耆| 乌拉特中旗| 龙州县| 武乡县| 镇平县| 鄱阳县| 昭苏县| 紫阳县| 陇川县| 西青区| 砚山县| 张家港市| 呼玛县| 元江| 芦溪县| 陇川县| 体育| 呼伦贝尔市| 大足县| 民乐县| 靖安县| 南雄市| 连云港市| 丹棱县| 遵义县| 页游| 青海省| 汾阳市| 涟水县| 搜索| 天等县| 韩城市| 遂川县| 柞水县| 白朗县| 平定县| 凉城县| 马公市|