這是一個FPGA的實驗源碼,可以實現(xiàn)對一段音樂的播放。用Verilog語言編寫的,對初學者會有一定的幫助。
標簽: FPGA 實驗 源碼
上傳時間: 2014-01-24
上傳用戶:luke5347
單片機RS232/RS485串行發(fā)送實驗(雙機通訊)。 實驗步驟: (1),準備兩臺598K實驗機,確定1號機為發(fā)送,2號機為接收; (2),當作RS232接口實驗時,1號機和2號機的P3.0和P3.1交叉相連,且兩機共地; (3),當作RS485接口實驗時,1號機和2號機的A、B作對應連接,同時1,2號機的R/TEN接P1.0, P3.0接R0, P3.1接DI。 (4),先運行2號機,鍵入[27]-->[EV]使2號機處于接收狀態(tài)P。,后運行1號機[26]-->[EV]使1號機處于發(fā)送狀態(tài),P。會閃爍,在1號機鍵盤上按動數(shù)字鍵,在2號機的數(shù)碼管上應顯示對應的數(shù)字鍵值。
標簽: RS 232 485 實驗
上傳時間: 2015-11-27
上傳用戶:thinode
在quaters下寫的比較數(shù)的大小輸出,verilog語言寫的,具有狀態(tài)機和存儲器
標簽: quaters 比較 輸出
上傳時間: 2015-12-02
上傳用戶:dongbaobao
這是一篇關(guān)于8位RISC CPU設(shè)計的文章,其中包含了用Verilog語言編寫的CPU內(nèi)核程序
標簽: RISC CPU 8位
上傳時間: 2013-12-22
上傳用戶:CHENKAI
背包問題是關(guān)於最佳化的問題,要解最佳化問題可以使用「動態(tài)規(guī)劃」(Dynamic programming),從空集合開始,每增加一個元素就先求出該階段的最佳解,直到所有的元素加入至集合中,最後得到的就是最佳解。 以背包問題為例,我們使用兩個陣列value與item,value表示目前的最佳解所得之總價,item表示最後一個放至背包的水果,假設(shè)有負重量 1~8的背包8個,並對每個背包求其最佳解
標簽:
上傳時間: 2014-01-22
上傳用戶:aix008
Yacc說明及使用文檔 yacc(Yet Another Compiler Compiler),是Unix/Linux上一個用來生成編譯器的編譯器(編譯器代碼生成器)。yacc生成的編譯器主要是用C語言寫成的語法解析器(Parser),需要與詞法解析器Lex一起使用,再把兩部份產(chǎn)生出來的C程序一併編譯。yacc本來只在Unix系統(tǒng)上才有,但現(xiàn)時已普遍移植往Windows及其他平臺。
標簽: Compiler Another Yacc yacc
上傳時間: 2016-01-26
上傳用戶:希醬大魔王
通過C++和GLUT,用OPENGL 實現(xiàn)的 二次 B spline 曲線渲染。 鼠標左鍵點擊,添加控制點,可以隨意移動控制點來改變曲線。 適合OPENGL初學者了解曲線生成過程。
標簽: GLUT
上傳用戶:ZJX5201314
硬盤接口的硬件實現(xiàn),VHDL和Verilog是吸納的,帶有文檔!
標簽: 硬盤接口 硬件實現(xiàn)
上傳時間: 2016-04-05
上傳用戶:onewq
「常見程式演算」主要收集一些常見的程式練習題目,您可以藉這些題目培養(yǎng)一些程式設(shè)計邏輯的感覺,對題目的分類只是個大概,方便索引而已,實作的部份是使用 C 及 Java。
標簽: 程式
上傳時間: 2014-01-05
上傳用戶:Breathe0125
OPNET的介紹電子書,包含模組的創(chuàng)見和連結(jié)、網(wǎng)路協(xié)定的設(shè)計等介紹
標簽: OPNET
上傳時間: 2014-01-08
上傳用戶:jcljkh
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1