本文論述了嵌入式TCP/IP協議棧的實現,介紹了TCP/IP協議棧的原理,以及硬線實現TCP/IP協議棧的意義和應用。 第一章為緒論,介紹論文研究的目的、內容、意義和國內外研究發展的現狀。 第二章介紹FPGA設計的流程和Verilog HDL設計語言。著重介紹了FPGA的代碼輸入、編譯、綜合、仿真和下載等等步驟,并且介紹了FPGA設計中使用到的EDA軟件。介紹了Verilog HDL語言的起源,以及Verilog HDL語言的優缺點,并與VHDL語言進行了簡單的比較。 第三章介紹嵌入式系統要實現的經過剪裁的TCP/IP協議棧的內容。著重介紹了要實現的TCP/IP協議棧的子協議,包括TCP協議、UDP協議、IP協議、ARP協議、ICMP協議。在介紹這些協議的時候,介紹了這些協議的工作原理,以及這些協議要用到的報文的格式。 第四章介紹實現剪裁的TCP/IP協議棧的實現,具體介紹的經過剪裁的TCP/IP各個模塊的設計工作。這個部分著重介紹各個模塊的設計方法,實現各個模塊的過程。在設計完這些模塊后,對這些模塊的仿真進行了仿真。 第五章是全文的總結,概括了作者在這次畢業設計中的主要工作和課題的意義,同時指出了進一步工作的方向和需要解決的問題。
上傳時間: 2013-04-24
上傳用戶:13215175592
本文利用Verilog HDL語言在FPGA上實現IC總線的規范,又簡要介紹了Quartus Ⅱ設計環境和設計方法,以及FPGA的設計流程。在此基礎上,重點介紹了I
上傳時間: 2013-04-24
上傳用戶:ajaxmoon
異步FIFO是一種先進先出的電路,使用在需要產時數據接口的部分,用來存儲、緩沖在兩個異步時鐘之間的數據傳輸。在異步電路中,由于時鐘之間周期和相位完全獨立,因而數據的丟失概率不為零。如何設計一個高可靠性、高速的異步FIFO電路便成為一個難點。本設計介紹解決這一問題的一種方法。本設計采用VHDL語言的形式,在QuartusII的開發平臺下完成,繼而下載到FPGA中實現。
上傳時間: 2013-07-30
上傳用戶:muyehuli
·本書從用戶的角度全面闡述了Verilog HDL語言的重要細節和基本設計方法,并詳細介紹了Verilog 2001版的主要改進部分。本書重點關注如何應用Verilog語言進行數字電路和系統的設計和驗證,而不僅僅講解語法。全書從基本概念講起,并逐漸過渡到編程語言接口以及邏輯綜合等高級主題。書中的內容全部符合Verilog HDL IEEE 1364-2001標準。本書適合電子、計算機、自動控制等專業
上傳時間: 2013-04-24
上傳用戶:gyq
基本信息 ·出版社:清華大學出版社 ·頁碼:360 頁 ·出版日期:2005年10月 ·ISBN:7302115095 ·條形碼:9787302115090 ·版本:第1版 ·裝幀:平裝 ·開本:16開 Pages Per Sheet -------------------------------------------------------------------------------- 內容簡介 《電子設計從零開始》全書分為三大部分,共17章。第1章至第8章深入淺出地介紹了模擬電路的相關知識;第9章至第11章是數字電路部分,介紹了一些基本概念和系統開發過程中經常使用的器件;從第12章到結束是以51單片機為例的單片機應用技術介紹,其中有大量的實例和完整的程序。 電子設計涉及的知識面廣、難度大,初學者往往不知從何入手。《電子設計從零開始》結合了作者多年的學習與輔導經驗,全面系統地介紹了進行電子設計與制作所需要的各種知識,包括模擬電路、數字電路和單片機應用基礎,并結合Multisim仿真軟件對大部分實例進行了演示。 -------------------------------------------------------------------------------- 編輯推薦 《電子設計從零開始》通過“講故事”的形式將這三部分內容逐步展開,并結合電路仿真軟Multisim 2001對一些實例進行了演示和驗證。著眼技術的應用,并不苛求計算和深刻的理論理解正是《電子設計從零開始》編寫時的目的;講求通俗易懂,在閱讀時應當注意提取知識點和實例中蘊含的技巧。書中還有一個特點就是插圖豐富,這對理解所講內容是很有幫助的。 《電子設計從零開始》適合電類本、專科學生作為全面掌握電子設計基礎知識的參考書;也可作為無線電愛好者的實例參考用書;對于學有余力的非電類工科學生以及對電子設計感興趣的中學生朋友來說,也是一本很好的全面了解電子設計基礎知識的入門讀物。 -------------------------------------------------------------------------------- 目錄 第一章 走進電子技術 第二章 收音機里蘊含知識 第三章 制作第一件電子作品 第四章 從擴音機中學放大器 第五章 制作一臺多媒體音箱 第六章 振蕩器豐富多彩 第七章 集成電路ABC 第八章 傳感器及其他器件 第九章 數字啟航 第十章 邏輯門應用 第十一章 翻轉與計數 第十二章 單片機就在我們身邊 第十三章 單片機和LED 第十四章 單片機下命令 第十五章 跑馬燈 第十六章 馬表與時鐘 第十七章 采集我們的聲音 附錄A Multisim2001的安裝 附錄B Multisim2001的菜單欄 附錄C Multisim2001中的虛擬儀表 附錄D 數字電路綜合設計——數字鐘 附錄E ASCⅡ碼表 參考文獻 ……
上傳時間: 2013-06-05
上傳用戶:HGH77P99
本文主要介紹了Verilog HDL 語言的一些基本知識,目的是使初學者能夠迅速掌握HDL 設計方法,初步了解并掌握Verilog HDL語言的基本要素,能夠讀懂簡單的設計代碼并能 夠進行一些簡單設計的Verilog HDL建模。
上傳時間: 2013-05-16
上傳用戶:mosliu
One of the most misunderstood constructs in the Verilog language is the nonblockingassignment. Even very experienced Verilog designers do not fully understand how nonblockingassignments are scheduled in an IEEE compliant Verilog simulator and do not understand whenand why nonblocking assignments should be used. This paper details how Verilog blocking andnonblocking assignments are scheduled, gives important coding guidelines to infer correctsynthesizable logic and details coding styles to avoid Verilog simulation race conditions
上傳時間: 2013-10-17
上傳用戶:tb_6877751
特點: 精確度0.1%滿刻度 可作各式數學演算式功能如:A+B/A-B/AxB/A/B/A&B(Hi or Lo)/|A|/ 16 BIT類比輸出功能 輸入與輸出絕緣耐壓2仟伏特/1分鐘(input/output/power) 寬范圍交直流兩用電源設計 尺寸小,穩定性高
上傳時間: 2014-12-23
上傳用戶:ydd3625
定點乘法器設計(中文) 運算符: + 對其兩邊的數據作加法操作; A + B - 從左邊的數據中減去右邊的數據; A - B - 對跟在其后的數據作取補操作,即用0減去跟在其后的數據; - B * 對其兩邊的數據作乘法操作; A * B & 對其兩邊的數據按位作與操作; A & B # 對其兩邊的數據按位作或操作; A # B @ 對其兩邊的數據按位作異或操作; A @ B ~ 對跟在其后的數據作按位取反操作; ~ B << 以右邊的數據為移位量將左邊的數據左移; A << B $ 將其兩邊的數據按從左至右順序拼接; A $ B
上傳時間: 2013-12-17
上傳用戶:trepb001
Pspice教程課程內容:在這個教程中,我們沒有提到關于網絡表中的Pspice 的網絡表文件輸出,有關內容將會在后面提到!而且我想對大家提個建議:就是我們不要只看波形好不好,而是要學會分析,分析不是分析的波形,而是學會分析數據,找出自己設計中出現的問題!有時候大家可能會看到,其實電路并沒有錯,只是有時候我們的仿真設置出了問題,需要修改。有時候是電路的參數設計的不合理,也可能導致一些莫明的錯誤!我覺得大家做一個分析后自己看看OutFile文件!點,就可以看到詳細的情況了!基本的分析內容:1.直流分析2.交流分析3.參數分析4.瞬態分析進階分析內容:1. 最壞情況分析.2. 蒙特卡洛分析3. 溫度分析4. 噪聲分析5. 傅利葉分析6. 靜態直注工作點分析數字電路設計部分淺談附錄A: 關于Simulation Setting的簡介附錄B: 關于測量函數的簡介附錄C:關于信號源的簡介
上傳時間: 2014-12-24
上傳用戶:plsee