亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

Verilog;FPGA;

  • FPGA和PC機(jī)之間串行通信對(duì)輸出正弦波頻率的控制

    1、 利用FLEX10的片內(nèi)RAM資源,根據(jù)DDS原理,設(shè)計(jì)產(chǎn)生正弦信號(hào)的各功能模塊和頂層原理圖; 2、 利用實(shí)驗(yàn)板上的TLC7259轉(zhuǎn)換器,將1中得到的正弦信號(hào),通過D/A轉(zhuǎn)換,通過ME5534濾波后在示波器上觀察; 3、 輸出波形要求: 在輸入時(shí)鐘頻率為16KHz時(shí),輸出正弦波分辨率達(dá)到1Hz; 在輸入時(shí)鐘頻率為4MHz時(shí),輸出正弦波分辨率達(dá)到256Hz; 4、 通過RS232C通信,實(shí)現(xiàn)FPGA和PC機(jī)之間串行通信,從而實(shí)現(xiàn)用PC機(jī)改變頻率控制字,實(shí)現(xiàn)對(duì)輸出正弦波頻率的控制。

    標(biāo)簽: FPGA PC機(jī) 串行通信 輸出

    上傳時(shí)間: 2013-09-06

    上傳用戶:zhuimenghuadie

  • 基于FPGA的八通道超聲探傷系統(tǒng)設(shè)計(jì)

    文中提出了一種基于FPGA的八通道超聲探傷系統(tǒng)設(shè)計(jì)方案。該系統(tǒng)利用低功耗可變?cè)鲆孢\(yùn)放和八通道ADC構(gòu)成高集成度的前端放大和數(shù)據(jù)采集模塊;采用FPGA和ARM作為數(shù)字信號(hào)處理的核心和人機(jī)交互的通道。為了滿足探傷系統(tǒng)實(shí)時(shí)、高速的要求,我們采用了硬件報(bào)警,缺陷回波峰值包絡(luò)存儲(chǔ)等關(guān)鍵技術(shù)。此外,該系統(tǒng)在小型化和數(shù)字化方面有顯著提高,為便攜式多通道超聲檢測(cè)系統(tǒng)設(shè)計(jì)奠定基礎(chǔ)

    標(biāo)簽: FPGA 八通道 超聲探傷 系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-11-07

    上傳用戶:xaijhqx

  • 高級(jí)FPGA設(shè)計(jì) 結(jié)構(gòu)、實(shí)現(xiàn)和優(yōu)化

      高級(jí)FPGA設(shè)計(jì)結(jié)構(gòu)、實(shí)現(xiàn)和優(yōu)化   作者:(美)克里茲著,孟憲元譯;出版社:機(jī)械工程出版社   學(xué)FPGA不一定需要開發(fā)板,自己學(xué)會(huì)modelsim仿真、寫testbench,用PC機(jī)仿真就能有不少長(zhǎng)進(jìn)。這些都看完,剩下的就靠做項(xiàng)目自己領(lǐng)悟,再加上高手指點(diǎn)。   《高級(jí)FPGA設(shè)計(jì):結(jié)構(gòu)、實(shí)現(xiàn)也優(yōu)化》以FPGA設(shè)計(jì)為主題,覆蓋了實(shí)踐過程中最可能遇到的深層次問題,并提供了經(jīng)驗(yàn)指導(dǎo)。在某些方面,《高級(jí)FPGA設(shè)計(jì):結(jié)構(gòu)、實(shí)現(xiàn)也優(yōu)化》能夠取代有限的工業(yè)經(jīng)歷,免去讀者學(xué)習(xí)的困難。這種先進(jìn)的、實(shí)用的方法,成為此書的特色。

    標(biāo)簽: FPGA

    上傳時(shí)間: 2013-11-01

    上傳用戶:zhaiyanzhong

  • Arria V系列 FPGA芯片白皮書(英文)

      Arria V系列 FPGA芯片基本描述   (1)28nm FPGA,在成本、功耗和性能上達(dá)到均衡;   (2)包括低功耗6G和10G串行收發(fā)器;   (3)總功耗比6G Arria II FPGA低40%;   (4)豐富的硬核IP模塊,提高了集成度   (5)目前市場(chǎng)上支持10.3125Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。

    標(biāo)簽: Arria FPGA V系列 芯片

    上傳時(shí)間: 2013-10-26

    上傳用戶:wsq921779565

  • 基于FPGA的多功能多路舵機(jī)控制器的實(shí)現(xiàn)

    伺服舵機(jī)作為基本的輸出執(zhí)行機(jī)構(gòu)廣泛應(yīng)用于 遙控航模以及人形機(jī)器人的控制中。舵機(jī)是一種位 置伺服的驅(qū)動(dòng)器,其控制信號(hào)是PWM信號(hào).,利 用占空比的變化改變舵機(jī)的位置,也可使用FPGA、 模擬電路、單片機(jī)來產(chǎn)生舵機(jī)的控制信號(hào)舊。應(yīng) 用模擬電路產(chǎn)生PWM信號(hào),應(yīng)用的元器件較多, 會(huì)增加電路的復(fù)雜程度;若用單片機(jī)產(chǎn)生PWM信 號(hào),當(dāng)信號(hào)路數(shù)較少時(shí)單片機(jī)能滿足要求,但當(dāng) PWM信號(hào)多于4路時(shí),由于單片機(jī)指令是順序執(zhí) 行的,會(huì)產(chǎn)生較大的延遲,從而使PWM信號(hào)波形 不穩(wěn),導(dǎo)致舵機(jī)發(fā)生顫振。

    標(biāo)簽: FPGA 多功能 多路 舵機(jī)

    上傳時(shí)間: 2014-12-28

    上傳用戶:ainimao

  • Altera FPGA的選型及開發(fā)

            本資料是關(guān)于Altera FPGA的選型及開發(fā),內(nèi)容大綱是:Altera的 FPGA體系結(jié)構(gòu)簡(jiǎn)介;Altera的 FPGA選型策略;嵌入式邏輯分析工具SignalTAPII的使用;基于CPLD的FPGA配制方法。

    標(biāo)簽: Altera FPGA 選型

    上傳時(shí)間: 2014-12-28

    上傳用戶:hebanlian

  • FPGA連接DDR2的問題討論

    我采用XC4VSX35或XC4VLX25 FPGA來連接DDR2 SODIMM和元件。SODIMM內(nèi)存條選用MT16HTS51264HY-667(4GB),分立器件選用8片MT47H512M8。設(shè)計(jì)目標(biāo):當(dāng)客戶使用內(nèi)存條時(shí),8片分立器件不焊接;當(dāng)使用直接貼片分立內(nèi)存顆粒時(shí),SODIMM內(nèi)存條不安裝。請(qǐng)問專家:1、在設(shè)計(jì)中,先用Xilinx MIG工具生成DDR2的Core后,管腳約束文件是否還可更改?若能更改,則必須要滿足什么條件下更改?生成的約束文件中,ADDR,data之間是否能調(diào)換? 2、對(duì)DDR2數(shù)據(jù)、地址和控制線路的匹配要注意些什么?通過兩只100歐的電阻分別連接到1.8V和GND進(jìn)行匹配 和 通過一只49.9歐的電阻連接到0.9V進(jìn)行匹配,哪種匹配方式更好? 3、V4中,PCB LayOut時(shí),DDR2線路阻抗單端為50歐,差分為100歐?Hyperlynx仿真時(shí),那些參數(shù)必須要達(dá)到那些指標(biāo)DDR2-667才能正常工作? 4、 若使用DDR2-667的SODIMM內(nèi)存條,能否降速使用?比如降速到DDR2-400或更低頻率使用? 5、板卡上有SODIMM的插座,又有8片內(nèi)存顆粒,則物理上兩部分是連在一起的,若實(shí)際使用時(shí),只安裝內(nèi)存條或只安裝8片內(nèi)存顆粒,是否會(huì)造成信號(hào)完成性的影響?若有影響,如何控制? 6、SODIMM內(nèi)存條(max:4GB)能否和8片分立器件(max:4GB)組合同時(shí)使用,構(gòu)成一個(gè)(max:8GB)的DDR2單元?若能,則布線阻抗和FPGA的DCI如何控制?地址和控制線的TOP圖應(yīng)該怎樣? 7、DDR2和FPGA(VREF pin)的參考電壓0.9V的實(shí)際工作電流有多大?工作時(shí)候,DDR2芯片是否很燙,一般如何考慮散熱? 8、由于多層板疊層的問題,可能頂層和中間層的銅箔不一樣后,中間的夾層后度不一樣時(shí),也可能造成阻抗的不同。請(qǐng)教DDR2-667的SODIMM在8層板上的推進(jìn)疊層?

    標(biāo)簽: FPGA DDR2 連接 問題討論

    上傳時(shí)間: 2013-10-12

    上傳用戶:han_zh

  • 手把手教你學(xué)CPLD/FPGA與單片機(jī)聯(lián)合設(shè)計(jì)(前3章)

      手把手教你學(xué)CPLD/FPGA與單片機(jī)聯(lián)合設(shè)計(jì)(前3章)   作者:周興華;出版社: 北京航空航天大學(xué)出版社   內(nèi)容簡(jiǎn)介:本書以實(shí)踐(實(shí)驗(yàn))為主線,以生動(dòng)短小的實(shí)例為靈魂,穿插介紹了Verilog HDL語(yǔ)言的語(yǔ)法及Altera公司的EPM7128S(或Atmel公司的ATFl508A5)設(shè)計(jì)開發(fā)編程。理論與實(shí)踐緊密結(jié)合,由淺入深、循序漸進(jìn)地引導(dǎo)讀者進(jìn)行學(xué)習(xí)、實(shí)驗(yàn),這樣讀者學(xué)得進(jìn)、記得牢,不會(huì)產(chǎn)生畏難情緒,無(wú)形之中就掌握了 CPLD/FPGA的聯(lián)合設(shè)計(jì)。

    標(biāo)簽: CPLD FPGA 手把手 單片機(jī)

    上傳時(shí)間: 2013-10-31

    上傳用戶:zczc

  • 基于VHDL的FPGA和Nios II實(shí)例精煉(劉福奇)

      基于VHDL的FPGA和Nios II 實(shí)例精煉【作者:劉福奇;出版社:北京航空航天大學(xué)出版社】(本書優(yōu)酷視頻地址:http://www.youku.com/playlist_show/id_5882081.html)   內(nèi)容簡(jiǎn)介:本書分為4個(gè)部分:Quartus Ⅱ軟件的基本操作、VHDL語(yǔ)法介紹、FPGA設(shè)計(jì)實(shí)例和Nios Ⅱ設(shè)計(jì)實(shí)例;總結(jié)了編者幾年來的FPGA設(shè)計(jì)經(jīng)驗(yàn),力求給初學(xué)者或是想接觸這方面知識(shí)的讀者提供一種快速入門的方法;適合電子相關(guān)專業(yè)的大學(xué)生、FPGA的初學(xué)者以及對(duì)FPGA有興趣的電子工程師。初學(xué)者可以按照步驟學(xué)習(xí)。本書中提及到時(shí)間計(jì)算問題,不光提出有時(shí)間戳的方法, 還介紹了一種通過讀取定時(shí)器的寄存器來計(jì)算時(shí)間的方法。其實(shí),有人認(rèn)為,本書最好的部分是:DMA的實(shí)現(xiàn)說明(本書從3個(gè)方面講述了DMA的使用)。現(xiàn)在學(xué)習(xí)Verilog HDL的人或許比較多,但是用VHDL的人可以學(xué)習(xí)下,這本書還是很不錯(cuò)的。

    標(biāo)簽: VHDL FPGA Nios

    上傳時(shí)間: 2014-07-10

    上傳用戶:米米陽(yáng)123

  • 用FPGA來控制2*16LCD的程序

    用FPGA來控制2*16LCD的程序,采用VHDL語(yǔ)言來編寫,并且我把他轉(zhuǎn)換為verilog語(yǔ)言,有意者請(qǐng)聯(lián)系;

    標(biāo)簽: FPGA LCD 16 控制

    上傳時(shí)間: 2014-01-08

    上傳用戶:ynwbosss

主站蜘蛛池模板: 盐山县| 灌南县| 嵊泗县| 株洲市| 呼图壁县| 辰溪县| 新津县| 鹿邑县| 衡阳县| 汕尾市| 洪泽县| 合肥市| 松江区| 武宁县| 安新县| 子长县| 米泉市| 卢龙县| 和硕县| 庐江县| 定襄县| 晋中市| 吉木萨尔县| 东宁县| 海林市| 广汉市| 介休市| 邯郸市| 大丰市| 北宁市| 乌兰县| 武宣县| 金阳县| 东城区| 丹寨县| 松滋市| 德昌县| 台东县| 兴安盟| 沧源| 灵山县|