亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

Verilog-ieee

  • I2C總線串行數(shù)據(jù)接口的Verilog 實(shí)現(xiàn)

    本文介紹了I2C總線規(guī)范,并根據(jù)該規(guī)范對(duì)I2C進(jìn)行模塊化設(shè)計(jì),用Verilog HDL 語(yǔ)言對(duì)每個(gè)模塊進(jìn)行具體描述,并通過(guò)模塊之間的調(diào)用,基本實(shí)現(xiàn)了I2C的主機(jī)從機(jī)的發(fā)送和接收功能。關(guān)

    標(biāo)簽: Verilog I2C 總線 串行數(shù)據(jù)

    上傳時(shí)間: 2013-04-24

    上傳用戶:kgylah

  • VERILOG HDL 數(shù)字系統(tǒng)設(shè)計(jì)

    夏宇聞教授的數(shù)字系統(tǒng)設(shè)計(jì)教程Verilog HDL

    標(biāo)簽: VERILOG HDL 數(shù)字系統(tǒng)設(shè)計(jì)

    上傳時(shí)間: 2013-07-20

    上傳用戶:FFAN

  • VERILOG入門(mén)

    Verilog入門(mén)教程,絕對(duì)超值 剛起步的人可以來(lái)看看

    標(biāo)簽: VERILOG

    上傳時(shí)間: 2013-05-29

    上傳用戶:siguazgb

  • 基于Verilog HDL設(shè)計(jì)的多功能數(shù)字鐘

    本文利用Verilog HDL 語(yǔ)言自頂向下的設(shè)計(jì)方法設(shè)計(jì)多功能數(shù)字鐘,突出了其作為硬件描述語(yǔ)言的良好的可讀性、可移植性和易理解等優(yōu)點(diǎn),并通過(guò)Altera QuartusⅡ 4.1 和ModelSim

    標(biāo)簽: Verilog HDL 多功能 數(shù)字

    上傳時(shí)間: 2013-07-21

    上傳用戶:ve3344

  • 基于FPGA的中值濾波Verilog程序

    運(yùn)用Verilog語(yǔ)言來(lái)實(shí)現(xiàn)在FPGA的中值濾波

    標(biāo)簽: Verilog FPGA 中值濾波 程序

    上傳時(shí)間: 2013-08-04

    上傳用戶:yd19890720

  • verilog十大基本功

    熟練掌握Verilog HDL的十大基本功

    標(biāo)簽: verilog

    上傳時(shí)間: 2013-05-18

    上傳用戶:familiarsmile

  • 視頻圖像采集verilog HDl源程序

    :視頻圖像采集verilog HDl源程序,視頻解碼芯片部分的,可以供參考

    標(biāo)簽: verilog HDl 視頻圖像 源程序

    上傳時(shí)間: 2013-04-24

    上傳用戶:koulian

  • 介紹配置曼徹斯特編碼器 譯碼器的VHDL和Verilog源代碼

    This application note provides a functional des cription of VHDL and Verilog source code for a

    標(biāo)簽: Verilog VHDL 曼徹斯特 編碼器

    上傳時(shí)間: 2013-07-04

    上傳用戶:李夢(mèng)晗

  • 周立功Verilog精華

    周立功Verilog精華教程,歡迎下載學(xué)習(xí)用

    標(biāo)簽: Verilog

    上傳時(shí)間: 2013-08-04

    上傳用戶:tedo811

  • 基于FPGA的OFDM基帶系統(tǒng)研究

    近幾年來(lái),OFDM技術(shù)引起了人們的廣泛注意,根據(jù)這項(xiàng)新技術(shù),很多相關(guān)協(xié)議被提出來(lái)。其中WiMax代表空中接口滿足IEEE802.16標(biāo)準(zhǔn)的寬帶無(wú)線通信系統(tǒng),IEEE標(biāo)準(zhǔn)在2004年定義了空中接口的物理層(PHY),即802.16d協(xié)議。該協(xié)議規(guī)定數(shù)據(jù)傳輸采用突發(fā)模式,調(diào)制方式采用OFDM技術(shù),傳輸速率較高且實(shí)現(xiàn)方便、成本低廉,已經(jīng)成為首先推廣應(yīng)用的商業(yè)化標(biāo)準(zhǔn)。本文對(duì)IEEE802.16d OFDM系統(tǒng)物理層進(jìn)行了研究,并在XILINX公司的Virtexpro II芯片上實(shí)現(xiàn)了基帶算法。    ⑴探討了OFDM基本原理及其關(guān)鍵技術(shù)。根據(jù)IEEE802.16d OFDM系統(tǒng)的物理層發(fā)送端流程搭建了基帶仿真鏈路,利用MATLAB/SIMULINK仿真了OFDM系統(tǒng)在有無(wú)循環(huán)前綴(CP)、多徑數(shù)目不同等情況下的性能變化。由于同步算法和信道估計(jì)算法計(jì)算量都很大,為了找到適合采用FPGA實(shí)現(xiàn)的算法,分析了同步誤差和不同信道估計(jì)算法對(duì)接收信號(hào)的影響,并結(jié)合計(jì)算量的大小提出了一種新的聯(lián)合同步算法,以及得出了LS信道估計(jì)算法最適合802.16d系統(tǒng)的結(jié)論。    ⑵完成了基帶發(fā)射機(jī)和接收機(jī)的FPGA硬件電路實(shí)現(xiàn)。為了使系統(tǒng)的時(shí)鐘頻率更高,采用了流水線的結(jié)構(gòu)。設(shè)計(jì)中采用編寫(xiě)Verilog程序和使用IP核相結(jié)合的辦法,實(shí)現(xiàn)了新的聯(lián)合同步算法,并且通過(guò)簡(jiǎn)化結(jié)構(gòu),避免了信道估計(jì)算法中的繁瑣除法。利用ISE9.2i和Modelsim6.Oc軟件平臺(tái)對(duì)程序進(jìn)行設(shè)計(jì)、綜合和仿真,并將仿真結(jié)果和MATLAB軟件計(jì)算結(jié)果相對(duì)比。結(jié)果表明,采用16位數(shù)據(jù)總線可達(dá)到理想的精度。    ⑶采用串口通信的方式對(duì)基帶系統(tǒng)進(jìn)行了驗(yàn)證。通過(guò)串口通信從功能上表明該系統(tǒng)確實(shí)可行。

    標(biāo)簽: FPGA OFDM 基帶 系統(tǒng)研究

    上傳時(shí)間: 2013-04-24

    上傳用戶:zhangyigenius

主站蜘蛛池模板: 密云县| 宁远县| 达日县| 武城县| 郁南县| 万全县| 庐江县| 芒康县| 云梦县| 颍上县| 宜昌市| 临夏市| 固镇县| 清水河县| 武胜县| 云安县| 苗栗县| 新绛县| 万州区| 秦安县| 伊吾县| 壤塘县| 娱乐| 兴宁市| 四会市| 龙胜| 阳谷县| 南丹县| 石楼县| 新河县| 精河县| 海淀区| 偃师市| 仪陇县| 扬中市| 慈溪市| 皋兰县| 延长县| 灵川县| 成武县| 封丘县|