亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

XILINXCPLD-JTAG

  • ADS1.2快速入門

    ADS 集成開發環境是ARM 公司推出的ARM 核微控制器集成開發工具,英文全稱為ARM Developer Suite,成熟版本為ADS1.2。ADS1.2 支持ARM10 之前的所有ARM 系列微控制器,支持軟件調試及JTAG 硬件仿真調試,支持匯編、C、C++源程序,具有編譯效率高、系統庫功能強等特點,可以在Windows98、Windows XP、Windows2000 以及RedHat Linux上運行。這里將簡單介紹使用 ADS1.2 建立工程,編譯連接設置,調試操作等等。最后還介紹了基于LPC2100 系列ARM7 微控制器的工程模板的使用,EasyJTAG 仿真器的安裝與使用。

    標簽: ADS 1.2 快速入門

    上傳時間: 2013-11-18

    上傳用戶:pol123

  • C8051Fxxx高速SOC單片機原理及應用_潘琢金

    本書介紹了Cygnal集成產品公司的C8051Fxxx高速片上系統(SOC)單片機的硬件結構和工作原理,詳細闡述了C8051Fxxx的定時器、可編程計數器陣列(PCA)、串行口、SMBus/I2C接口、SPI總線接口、ADC、DAC、比較器、復位源、振蕩器、看門狗定時器、JTAG接口等外設或功能部件的結構和使用方法。

    標簽: C8051 8051 Fxxx SOC

    上傳時間: 2013-10-26

    上傳用戶:born2007

  • MAXQUSBJTAGOW評估板軟件

    MAXQUSBJTAGOW評估板軟件:關鍵特性 Easily Load and Debug Code Interface Provides In-Application Debugging Features Step-by-Step Execution Tracing Breakpointing by Code Address, Data Memory Address, or Register Access Data Memory View and Edit Supports Logic Levels from 1.1V to 3.6V Supports JTAG and 1-Wire Protocols Each Adapter Has Its Own Unique Serial ID, Allowing Multiple Adapters to be Connected Without COM Port Conflicts Has In-Field Upgradable Capability if Firmware Needs to be Upgraded Enclosure Protects from Shorts and ESD

    標簽: MAXQUSBJTAGOW 評估板 軟件

    上傳時間: 2013-10-24

    上傳用戶:teddysha

  • MAXQUSBJTAGOW評估板軟件

    MAXQUSBJTAGOW評估板軟件:關鍵特性 Easily Load and Debug Code Interface Provides In-Application Debugging Features Step-by-Step Execution Tracing Breakpointing by Code Address, Data Memory Address, or Register Access Data Memory View and Edit Supports Logic Levels from 1.1V to 3.6V Supports JTAG and 1-Wire Protocols Each Adapter Has Its Own Unique Serial ID, Allowing Multiple Adapters to be Connected Without COM Port Conflicts Has In-Field Upgradable Capability if Firmware Needs to be Upgraded Enclosure Protects from Shorts and ESD

    標簽: MAXQUSBJTAGOW 評估板 軟件

    上傳時間: 2013-11-23

    上傳用戶:truth12

  • 透過USB設定FPGA

    本文探討如何透過USB來設定各種采用FPGA的系統與實現現場升級的彈性。這種方法還可用來取代熱門的JTAG組態介面,讓用戶不再需要用到機板上分立的JTAG連結器,就能降低成本并減少占用電路板的空間。

    標簽: FPGA USB 設定

    上傳時間: 2015-01-01

    上傳用戶:lz4v4

  • ALTERA的FPGA_的AS、PS和Jtag配置模式區別

    altera

    標簽: ALTERA FPGA Jtag 模式

    上傳時間: 2014-01-02

    上傳用戶:pinksun9

  • 基于CycloneIII構成的RS編碼系統

    本文采用Altera公司的FPGA器件Cyclone III系列EP3C10作為核心器件構成了R-S(255,223)編碼系統;利用Quartus II 9.0作為硬件仿真平臺,用硬件描述語言Verilog_HDL實現編程,并且通過JTAG接口與EP3C10連接。R-S(Reed-Solomon)碼是一類糾錯能力很強的特殊的非二進制BCH碼,能應對隨機性和突發性錯誤,廣泛應用于各種通信系統中和保密系統中。R-S(255,223)碼能夠檢測32字節長度和糾錯16字節長度的連續數據錯誤信息。

    標簽: CycloneIII RS編碼

    上傳時間: 2013-10-08

    上傳用戶:yuchunhai1990

  • XAPP503-針對Xilinx器件的SVF和XSVF文件格式

    This application note provides users with a general understanding of the SVF and XSVF fileformats as they apply to Xilinx devices. Some familiarity with IEEE STD 1149.1 (JTAG) isassumed. For information on using Serial Vector Format (SVF) and Xilinx Serial Vector Format(XSVF) files in embedded programming applications

    標簽: Xilinx XAPP XSVF 503

    上傳時間: 2015-01-02

    上傳用戶:時代將軍

  • xapp069 - 使用XC9500 JTAG邊界掃描接口

    This application note explains the XC9500™/XL/XV Boundary Scan interface anddemonstrates the software available for programming and testing XC9500/XL/XV CPLDs. Anappendix summarizes the iMPACT software operations and provides an overview of theadditional operations supported by XC9500/XL/XV CPLDs for in-system programming.

    標簽: xapp 9500 JTAG 069

    上傳時間: 2013-11-01

    上傳用戶:南國時代

  • XAPP058 -利用嵌入式微控制器實現Xilinx系統編程

      Xilinx 高性能 CPLD、FPGA 和配置 PROM 系列具備在系統可編程性、可靠的引腳鎖定以及JTAG 邊界掃描測試功能。此強大的功能組合允許設計人員在進行重大更改時,仍能保留原始的器件引腳,從而避免重組 PC 板。通過利用嵌入式控制器從板載 RAM 或 EPROM 對這些CPLD 和 FPGA 編程,設計人員可輕松升級、修改和測試設計,即使在現場也是如此。

    標簽: Xilinx XAPP 058 嵌入式

    上傳時間: 2013-11-03

    上傳用戶:dongbaobao

主站蜘蛛池模板: 铜鼓县| 陈巴尔虎旗| 新郑市| 五寨县| 仁化县| 霞浦县| 晴隆县| 金堂县| 营口市| 黄平县| 勐海县| 安岳县| 连平县| 西安市| 山东省| 桂林市| 盐津县| 稷山县| 岚皋县| 龙口市| 高淳县| 宁强县| 广东省| 荣成市| 黄石市| 富民县| 天全县| 保康县| 厦门市| 枣庄市| 马尔康县| 且末县| 新丰县| 兴国县| 饶平县| 郯城县| 安宁市| 毕节市| 安国市| 河南省| 奎屯市|