亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Xilinx-FPGA-Matlab-Simulate

  • 基于FPGA的GSM系統信道編碼技術研究

    本論文是以GSM基站系統為對象研究了軟件無線電思想在移動通信中應用的可行性,通過構造一個具有開放性、標準化、模塊化的通用硬件平臺,用軟件來完成各種功能。 本文首先從整體上介紹了GSM移動通信系統及其實現過程,通過大量的Matlab仿真詳細論述了GSM蜂窩通信系統中的語音編碼、信道編碼、交織、加密、調制等技術。 其次,文中介紹了GSM信道編碼規則,其中重點闡述了CRC、卷積碼和交織碼的基本原理和算法實現,并完成了三者編碼譯碼的軟件設計,采用FPGA技術實現并驗證了設計的正確性。 最后,對GMSK調制和解調的原理及特點進行論述,并提出了軟件實現的可行性方案,為下一步的軟件設計打下了堅實的基礎。硬件試驗平臺是軟件實現的基礎,因此,文中進行了詳細的分析與設計,并給出了部分電路設計圖,對相關課題的研究具有一定的指導意義和參考價值。

    標簽: FPGA GSM 信道編碼

    上傳時間: 2013-04-24

    上傳用戶:Yukiseop

  • 軟件無線電調制解調系統的研究及其FPGA實現

    軟件無線電是二十世紀九十年代提出的一種實現無線通信的體系結構,被認為是繼模擬通信、數字通信之后的第三代無線電通信技術。它的中心思想是:構造一個開放性、標準化、模塊化的通用硬件平臺,并使寬帶模數和數模轉換器盡可能靠近天線,從而將各種功能,如工作頻段、調制解調類型、數據格式、加密模式、通信協議等用軟件來完成。 本論文首先介紹了軟件無線電的基本原理和三種結構形式,綜述了軟件無線電的幾項關鍵技術及其最新研究進展。其中調制解調模塊是軟件無線電系統中的重要部分,集中體現了軟件無線電最顯著的優點——靈活性。目前這一部分的技術實現手段多種多樣。隨著近幾年來芯片制造工藝的飛速發展,可編程器件FPGA以其高速的處理性能、高容量和靈活的可重構能力,成為實現軟件無線電技術的重要手段。 本論文調制解調系統的設計,選擇有代表性的16QAM和QPSK兩種方式作為研究對象,采用SystemView軟件作為系統級開發工具進行集成化設計。在實現系統仿真和FPGA整體規劃后,著重分析用VHDL實現其中關鍵模塊以及利用嵌入FPGA的CPU核控制調制解調方式轉換的方法。同時,在設計中成功地調用了Xilinx公司的IP核,實現了設計復用。由于FPGA內部邏輯可以根據需要進行重構,因而硬件的調試和升級變得很容易,而內嵌CPU使信號處理過程可以用軟件進行控制,充分體現了軟件無線電的靈活性。 通過本論文的研究,初步驗證了在FPGA內實現數字調制解調過程及控制的技術可行性和應用的靈活性,并對將來的擴展問題進行了研究和討論,為實現完整的軟件無線電系統奠定了基礎。

    標簽: FPGA 軟件無線電 調制解調

    上傳時間: 2013-06-10

    上傳用戶:xhz1993

  • IEEE 802.16a RS-CC編譯碼VLSI算法研究及FPGA實現

      本論文依據IEEE802.16a物理層對RS-CC碼的參數要求,研究了RS-CC碼的高速編、譯碼的VLSI硬件算法,同時對FPGA開發技術進行了研究,以VerilogHDL為描述語言,在Xilinx公司的FPGA上實現了高速的RS-CC編、譯碼器。RS譯碼器中,錯誤位置多項式和錯誤值多項式的求解采用無求逆單元,并具有規則數據流、易于VLSI實現的改進的歐幾里德算法(MEA);CC譯碼器由采用模歸一化路徑度量的全并行的“加比選(ACS)”模塊和具有脈動陣列結構的幸存路徑回溯模塊組成。  在實現RS-CC譯碼器的過程中,分別從算法上和根據FPGA的結構特點上,對譯碼器做了一些優化工作,降低了硬件資源占有率和提高了譯碼速度。  此外,還搭建了以Xilinx公司40萬等效門的FPGASpartan-Ⅲ400-4PQ208為主體,以Cypress公司的USB2.0芯片CY7C68013為高速數據接口的硬件試驗平臺,并在此試驗平臺上實現了文中的高速RS-CC編譯碼系統。

    標簽: 802.16 RS-CC IEEE FPGA

    上傳時間: 2013-06-03

    上傳用戶:lx9076

  • SYSTEMVIEW教材

    SystemView的庫資源十分豐富,包括含若干圖標的基本庫(Main Library)及專業庫(Optional Library),基本庫中包括多種信號源、接收器、加法器、乘法器,各種函數運算器等;專業庫有通訊(Communication)、邏輯(Logic)、數字信號處理(DSP)、射頻/模擬(RF/Analog)等;它們特別適合于現代通信系統的設計、仿真和方案論證,尤其適合于無線電話、無繩電話、尋呼機、調制解調器、衛星通訊等通信系統;并可進行各種系統時域和頻域分析、譜分析,及對各種邏輯電路、射頻/模擬電路(混合器、放大器、RLC電路、運放電路等)進行理論分析和失真分析。   System View能自動執行系統連接檢查,給出連接錯誤信息或尚懸空的待連接端信息,通知用戶連接出錯并通過顯示指出出錯的圖標。這個特點對用戶系統的診斷是十分有效的。   System View的另一重要特點是它可以從各種不同角度、以不同方式,按要求設計多種濾波器,并可自動完成濾波器各指標—如幅頻特性(伯特圖)、傳遞函數、根軌跡圖等之間的轉換。   在系統設計和仿真分析方面,System View還提供了一個真實而靈活的窗口用以檢查、分析系統波形。在窗口內,可以通過鼠標方便地控制內部數據的圖形放大、縮小、滾動等。另外,分析窗中還帶有一個功能強大的“接收計算器”,可以完成對仿真運行結果的各種運算、譜分析、濾波。   System View還具有與外部文件的接口,可直接獲得并處理輸入/輸出數據。提供了與編程語言VC++或仿真工具Matlab的接口,可以很方便的調用其函數。還具備與硬件設計的接口:與Xilinx公司的軟件Core Generator配套,可以將System View系統中的部分器件生成下載FPGA芯片所需的數據文件;另外,System View還有與DSP芯片設計的接口,可以將其DSP庫中的部分器件生成DSP芯片編程的C語言源代碼。

    標簽: SYSTEMVIEW 教材

    上傳時間: 2013-04-24

    上傳用戶:doudouzdz

  • Turbo碼譯碼算法研究及其FPGA實現

    在通信系統中,人們一直致力于信息傳輸的有效性和可靠性的研究,信道糾錯編碼技術一直是人們研究的重點。1993年,Turbo碼的提出,以其接近Shannon極限的優異的譯碼性能在編碼界引起了轟動,并成為研究糾錯編碼的熱點課題。經過十幾年的研究和發展,目前,Turbo碼已經走向了實用化的道路,如何用硬件實現有效的Turbo碼編譯碼器成為了人們研究的重點。 論文以基于FPGA實現Turbo碼譯碼器為研究目標,首先分析了Turbo碼的基本編譯碼原理和3GPP標準的Turbo碼編碼結構和交織算法。然后重點分析了MAP譯碼算法,Log-MAP譯碼算法和:Max-Log-MAP譯碼算法,并對三種譯碼算法進行了詳細的理論推導和計算復雜度的定量分析比較,對影響Turbo碼譯碼性能的主要因素進行了MATLB仿真分析。 論文在深入分析比較上述三種譯碼算法的基礎之上,選擇Max-Log-MAP譯碼算法進行了Turbo碼譯碼器的FPGA設計實現。主要針對FPGA實現的數據量化、定點數據表示方式、Max-Log-MAP算法子譯碼器關鍵運算單元的FPGA設計和基于3GPP標準的Turbo碼譯碼器的內交織的FPGA設計進行了深入研究,完成了固定譯碼長度的Turbo碼譯碼器的FPGA設計實現,并利用ModelSim和MATLAB分別對譯碼器進行了功能時序驗證和FPGA定點仿真測試。

    標簽: Turbo FPGA 譯碼 算法研究

    上傳時間: 2013-07-09

    上傳用戶:caixiaoxu26

  • H.264幀內預測算法優化及幾個重要模塊的FPGA實現

    H.264作為新一代視頻編碼標準,相比上一代視頻編碼標準MPEG2,在相同畫質下,平均節約64﹪的碼流。該標準僅設定了碼流的語法結構和解碼器結構,實現靈活性極大,其規定了三個檔次,每個檔次支持一組特定的編碼功能,并支持一類特定的應用,因此。H.264的編碼器的設計可以根據需求的不同而不同。 H.264雖然具有優異的壓縮性能,但是其復雜度卻比一般編碼器高的多。本文對H.264進行了編碼復雜度分析,并統計了整個軟件編碼中計算量的分布。H.264中采用了率失真優化算法,提高了幀內預測編碼的效率。在該算法下進行幀內預測時,為了得到一個宏塊的預測模式,需要進行592次率失真代價計算。因此為了降低幀內預測模式選擇的計算復雜度,本文改進了幀內預測模式選擇算法。實踐證明,在PSNR值的損失可以忽略不計的情況下,該算法相比原算法,幀內編碼時間平均節約60﹪以上,對編碼的實時性有較大幫助。 為了實現實時編碼,考慮到FPGA的高效運算速度和使用靈活性,本文還研究了H.264編碼器基本檔次的FPGA實現。首先研究了H.264編碼器硬件實現架構,并對影響編碼速度,且具有硬件實現優越性的幾個重要部分進行了算法研究和FPGA.實現。本文主要研究了H.264編碼器中整數DCT變換、量化、Zig-Zag掃描、CAVLC編碼以及反量化、逆整數DCT變換等部分。分別對這些模塊進行了綜合和時序仿真,并將驗證后通過的系統模塊下載到Xilinx virtex-Ⅱ Pro的FPGA中,進行了在線測試,驗證了該系統對輸入的殘差數據實時壓縮編碼的功能。 本文對H.264編碼器幀內預測模式選擇算法的改進,算法實現簡單,對軟件編碼的實時性有很大幫助。本文對在單片FPGA上實現H.264編碼器做出了探索性嘗試,這對H.264編碼器芯片的設計有著積極的借鑒性。

    標簽: FPGA 264 幀內預測 算法優化

    上傳時間: 2013-05-25

    上傳用戶:refent

  • OFDM系統中信道均衡的技術研究及基于FPGA的實現

    最新的研究進展是OFDM的出現,并且在2000年出現了第一個采用此技術的無線標準(HYPERLAN-Ⅱ)。由于它與TDMA及CDMA相比能處理更高數據速率,因此可以預想在第四代系統中也將使用此技術。 寬帶應用和高速率數據傳輸是OFDM調制/多址技術通信系統的重要特征之一。作者通過參與國家863計劃項目“OFDM通信系統”一年以來的研發工作,對OFDM通信系統及相關技術有了深入的理解,積累了大量實際經驗,并在相關工作中取得了部分研究成果。 另一方面,關于寬帶自適應均衡技術的研究在近年來也引起了廣泛的關注。它是補償信道畸變的重要的技術之一。作者通過參與該項目FPGA部分的開發與調試工作,基于單片FPGA實現了均衡部分;此外,作者在頻域自適應均衡算法方面也取得了一些理論成果。 本文的主體部分就是根據上述工作的內容展開的。 首先介紹了本課題相關技術的發展情況,主要包括:OFDM系統的技術原理、技術優勢、歷史和現狀,均衡技術的特點和發展等。末尾敘述了本課題的來源和研究意義,并簡介了作者的主要工作和貢獻。確定將WSSUS分布和瑞利衰落作為本文研究的信道模型。主要分析了常用的時域均衡器,均是單載波非擴頻數字調制中常用到的均衡器和均衡算法,為接下來的進一步研究作理論參考。 接著,論述了均衡必須用到的信道估計技術。重點就該方案的核心算法(頻域均衡算法)進行了數學上進行了較深入的研究,建立系統模型,并據此推導了三種頻域均衡的算法:頻域消除HICI,Gauss-Seidel迭代算法,頻域線性內插。采用WSSUS信道模型進行了計算機仿真,得出了采用這些均衡算法在不同條件下的性能曲線。并且系統地、有重點地對該方案的原理和實質進行了較深入的討論。歸納比較了各種算法的算法復雜度和能達到的性能,并且結合信道糾錯編解碼進行了細致的分析。進一步嘗試設計了無線局域網OFDM系統的設計,采用典型的歐洲Hyperlan2系統為例,把研究成果引入到實際的整個系統中來看。結合具體的系統指出了該均衡算法在抗衰落和相位偏移方面的應用。 最后,描述了利用Xilinx的xc2v3000-4FG676型號芯片針對OFDM系統實現頻域自適應均衡的方法,主要給出了設計方法、時序仿真結果和處理速度估值等;并結合最新的FPGA發展動態和特點,對基于FPGA實現其他均衡算法的升級空間進行了討論。 本文的結束語中,對作者在本文中所作貢獻進行了總結,并指出了仍有待深入研究的幾個問題。

    標簽: OFDM FPGA 信道

    上傳時間: 2013-04-24

    上傳用戶:

  • FPGA軟硬件性能基準測試的研究

    現場可編程門陣列FPGA具有性能好、規模大、可重復編程、開發投資小等優點,在現代電子產品中應用得越來越廣泛。隨著微電子技術的高速發展,成本的不斷下降,FPGA正逐漸成為各種電子產品不可或缺的重要部件。 FPGA軟件復雜的設置和不同的算法、FPGA硬件多樣的結構和豐富的功能、各個廠商互不兼容的軟硬件等差異,都不僅使如何挑選合適的軟硬件用于產品設計成為FPGA用戶棘手的問題,而且使構造一個精確合理的FPGA軟硬件性能的測試方法變得十分復雜。 基準測試是用一個基準設計集按照統一的測試規范評估和量化目標系統的軟件或硬件性能,是目前計算機領域應用最廣泛、最主要的性能測試技術。 通過分析影響FPGA軟硬件性能基準測試的諸多因素,比如基準設計的挑選、基準設計的優化,FPGA軟件的設置和約等,本文基于設計和硬件分類、優化策略分類的基準測試規范,提出了一組詳盡的度量指標。 基準測試的規范如下,首先根據測試目的配置測試環境、挑選基準設計和硬件分類,針對不同的FPGA軟硬件優化基準設計,然后按照速度優先最少優化、速度優先最大優化、資源和功耗優先最少優化、資源和功耗優先最大優化四種優化策略分別編譯基準設計,并收集延時、成本、功耗和編譯時間這四種性能數據,最后使用速度優先最少優化下的性能集、速度優先最少優化性能集、資源和功耗優先最少優化下的性能集、資源和功耗優先最大優化下的性能集、速度優先最少和最大優化之間性能集的差、速度優先最少優化下性能集的比較等十個度量指標量化性能,生成測試報告。 最后,本基準測試規范被應用于評估和比較Altera和Xilinx兩廠商軟硬件在低成本領域帶處理器應用方面的性能。

    標簽: FPGA 軟硬件 性能 基準測試

    上傳時間: 2013-04-24

    上傳用戶:zhangyi99104144

  • 基于FPGA的3DES算法IPCORE設計

    加密算法一直在信息安全領域起著極其重要的作用,它直接影響著國家的安全和發展.隨著計算機技術的飛速發展,原有的數據加密標準(DES)已不能滿足人們的保密要求.在未來的20年內,高級數據加密標準(AES)將替代DES成為新的數據加密標準.在不對原有應用系統作大的改動的情況下,3-DES算法有了很大的生存空間.該文介紹了DES和3-DES算法的概要,給出了一種電路實現模型,并基于XILINX公司的FPGA器件設計了IP核,介紹了I P核設計中主要模塊的設計方法.最后對該IP核進行了分析,給出它的性能參數.該課題系統地論述了基3-DES算法的密碼IP核設計全過程.文章首先闡述了該設計的課題背景,給出了使用VHDL方法設計密碼電路的特點和研究思路和特點,然后對IP核的設計環境和密碼算法進行了介紹.在此基礎上,詳細討論了3-DES算法的密碼芯片設計方法和各個電路模塊實現的結構圖,包括算法電路、譯碼電路、接口電路和控制模塊電路等.通過對各個模塊設計的介紹,闡明了使用VHDL語言設計專用集成電路的原理和特點.

    標簽: IPCORE FPGA 3DES 算法

    上傳時間: 2013-04-24

    上傳用戶:萌萌噠小森森

  • 基于FPGA的PWM控制多重逆變器的設計與實現

    逆變器在自動控制系統、電機交流調速、電力變換以及電力系統控制中都起著重要的作用;各系統對逆變器的性能需求也越來越高。PWM控制多重逆變器正是基于這些需求,實現可變頻、調壓、調相、低諧波、高穩定性的解決方案。 PWM控制逆變器通過對每個脈沖寬度進行控制,以達到控制輸出電壓和改善輸出波形的目的;多重逆變器則是把幾個矩形波逆變器的輸出組合起來起來形成階梯波,從而消除諧波;PWM控制多重逆變器綜合上述兩種技術的特點,非常適合于應用在對諧波、電壓輸出及穩定性要求比較高的場合。電力半導體技術和集成電路技術的快速發展,使得多重逆變器的控制、實現成為可能。 本文首先分析風力發電系統對逆變器的要求,從多重逆變器理論和PWM逆變器理論出發,提出同步式PWM控制電壓型串聯多重逆變器系統解決方案。本方案也可以應用在逆變電源、交流電機調速及電力變換領域中。 文中建立了一個多重逆變器的PWM控制算法模型。該算法可完成頻率、相位、幅值可調的多重逆變器的PWM控制,且能完成逆變器故障運行下的保護與告警。并在MATLAB/SIMULINK環境下對算法模型進行仿真與分析。 在比較了現有PWM發生解決方案的基礎上,本文提出了一個基于FPGA(可編程邏輯陣列)的多重逆變器PWM控制系統實現方案。并給出一個主要由FPGA、ADC/DAC、驅動與保護電路、逆變器主回路及其他外圍電路構成的多重逆變器系統解決方案。實驗結果表明,此方案系統結構簡單、可行,很好完成上述多重逆變器的PWM控制算法。

    標簽: FPGA PWM 控制 多重

    上傳時間: 2013-06-28

    上傳用戶:wmwai1314

主站蜘蛛池模板: 通榆县| 甘肃省| 襄汾县| 墨脱县| 乡宁县| 晋江市| 合肥市| 郎溪县| 三门峡市| 太白县| 广西| 江山市| 漯河市| 安多县| 周口市| 武宣县| 康平县| 江津市| 江城| 商水县| 年辖:市辖区| 那坡县| 商丘市| 上饶市| 嘉兴市| 凤凰县| 贵溪市| 丁青县| 峨边| 阿鲁科尔沁旗| 镶黄旗| 乐都县| 叶城县| 德州市| 抚顺县| 宁阳县| 小金县| 靖西县| 海南省| 琼结县| 思南县|