亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

Zernike多項式

  • 基于Verilog HDL設計的多功能數字鐘

    本文利用Verilog HDL 語言自頂向下的設計方法設計多功能數字鐘,突出了其作為硬件描述語言的良好的可讀性、可移植性和易理解等優點,并通過Altera QuartusⅡ 4.1 和ModelSim SE 6.0 完成綜合、仿真。此程序通過下載到FPGA 芯片后,可應用于實際的數字鐘顯示中。 關鍵詞:Verilog HDL;硬件描述語言;FPGA Abstract: In this paper, the process of designing multifunctional digital clock by the Verilog HDL top-down design method is presented, which has shown the readability, portability and easily understanding of Verilog HDL as a hard description language. Circuit synthesis and simulation are performed by Altera QuartusⅡ 4.1 and ModelSim SE 6.0. The program can be used in the truly digital clock display by downloading to the FPGA chip. Keywords: Verilog HDL;hardware description language;FPGA

    標簽: Verilog HDL 多功能 數字

    上傳時間: 2013-11-10

    上傳用戶:hz07104032

  • 磁芯電感器的諧波失真分析

    磁芯電感器的諧波失真分析 摘  要:簡述了改進鐵氧體軟磁材料比損耗系數和磁滯常數ηB,從而降低總諧波失真THD的歷史過程,分析了諸多因數對諧波測量的影響,提出了磁心性能的調控方向。 關鍵詞:比損耗系數, 磁滯常數ηB ,直流偏置特性DC-Bias,總諧波失真THD  Analysis on THD of the fer rite co res u se d i n i nductancShi Yan Nanjing Finemag Technology Co. Ltd., Nanjing 210033   Abstract:    Histrory of decreasing THD by improving the ratio loss coefficient and hysteresis constant of soft magnetic ferrite is briefly narrated. The effect of many factors which affect the harmonic wave testing is analysed. The way of improving the performance of ferrite cores is put forward.  Key words: ratio loss coefficient,hysteresis constant,DC-Bias,THD  近年來,變壓器生產廠家和軟磁鐵氧體生產廠家,在電感器和變壓器產品的總諧波失真指標控制上,進行了深入的探討和廣泛的合作,逐步弄清了一些似是而非的問題。從工藝技術上采取了不少有效措施,促進了質量問題的迅速解決。本文將就此熱門話題作一些粗淺探討。  一、 歷史回顧 總諧波失真(Total harmonic distortion) ,簡稱THD,并不是什么新的概念,早在幾十年前的載波通信技術中就已有嚴格要求<1>。1978年郵電部公布的標準YD/Z17-78“載波用鐵氧體罐形磁心”中,規定了高μQ材料制作的無中心柱配對罐形磁心詳細的測試電路和方法。如圖一電路所示,利用LC組成的150KHz低通濾波器在高電平輸入的情況下測量磁心產生的非線性失真。這種相對比較的實用方法,專用于無中心柱配對罐形磁心的諧波衰耗測試。 這種磁心主要用于載波電報、電話設備的遙測振蕩器和線路放大器系統,其非線性失真有很嚴格的要求。  圖中  ZD   —— QF867 型阻容式載頻振蕩器,輸出阻抗 150Ω, Ld47 —— 47KHz 低通濾波器,阻抗 150Ω,阻帶衰耗大于61dB,       Lg88 ——并聯高低通濾波器,阻抗 150Ω,三次諧波衰耗大于61dB Ld88 ——并聯高低通濾波器,阻抗 150Ω,三次諧波衰耗大于61dB FD   —— 30~50KHz 放大器, 阻抗 150Ω, 增益不小于 43 dB,三次諧波衰耗b3(0)≥91 dB, DP  —— Qp373 選頻電平表,輸入高阻抗, L ——被測無心罐形磁心及線圈, C  ——聚苯乙烯薄膜電容器CMO-100V-707APF±0.5%,二只。 測量時,所配用線圈應用絲包銅電磁線SQJ9×0.12(JB661-75)在直徑為16.1mm的線架上繞制 120 匝, (線架為一格) , 其空心電感值為 318μH(誤差1%) 被測磁心配對安裝好后,先調節振蕩器頻率為 36.6~40KHz,  使輸出電平值為+17.4 dB, 即選頻表在 22′端子測得的主波電平 (P2)為+17.4 dB,然后在33′端子處測得輸出的三次諧波電平(P3), 則三次諧波衰耗值為:b3(+2)= P2+S+ P3 式中:S 為放大器增益dB 從以往的資料引證, 就可以發現諧波失真的測量是一項很精細的工作,其中測量系統的高、低通濾波器,信號源和放大器本身的三次諧波衰耗控制很嚴,阻抗必須匹配,薄膜電容器的非線性也有相應要求。濾波器的電感全由不帶任何磁介質的大空心線圈繞成,以保證本身的“潔凈” ,不至于造成對磁心分選的誤判。 為了滿足多路通信整機的小型化和穩定性要求, 必須生產低損耗高穩定磁心。上世紀 70 年代初,1409 所和四機部、郵電部各廠,從工藝上改變了推板空氣窯燒結,出窯后經真空罐冷卻的落后方式,改用真空爐,并控制燒結、冷卻氣氛。技術上采用共沉淀法攻關試制出了μQ乘積 60 萬和 100 萬的低損耗高穩定材料,在此基礎上,還實現了高μ7000~10000材料的突破,從而大大縮短了與國外企業的技術差異。當時正處于通信技術由FDM(頻率劃分調制)向PCM(脈沖編碼調制) 轉換時期, 日本人明石雅夫發表了μQ乘積125 萬為 0.8×10 ,100KHz)的超優鐵氧體材料<3>,其磁滯系數降為優鐵

    標簽: 磁芯 電感器 諧波失真

    上傳時間: 2013-12-15

    上傳用戶:天空說我在

  • pcb layout design(臺灣硬件工程師15年經驗

    PCB LAYOUT 術語解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設計之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設計之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:單、雙層板之各層線路;多層板之上、下兩層線路及內層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範圍,不與零件腳相接。10. THERMAL PAD:多層板內NEGATIVE LAYER 上必須零件腳時所使用之PAD,一般稱為散熱孔或導通孔。11. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應相同。12. Moat : 不同信號的 Power& GND plane 之間的分隔線13. Grid : 佈線時的走線格點2. Test Point : ATE 測試點供工廠ICT 測試治具使用ICT 測試點 LAYOUT 注意事項:PCB 的每條TRACE 都要有一個作為測試用之TEST PAD(測試點),其原則如下:1. 一般測試點大小均為30-35mil,元件分布較密時,測試點最小可至30mil.測試點與元件PAD 的距離最小為40mil。2. 測試點與測試點間的間距最小為50-75mil,一般使用75mil。密度高時可使用50mil,3. 測試點必須均勻分佈於PCB 上,避免測試時造成板面受力不均。4. 多層板必須透過貫穿孔(VIA)將測試點留於錫爐著錫面上(Solder Side)。5. 測試點必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerpcb v3.5)供廠商分析可測率7. 測試點設置處:Setup􀃆pads􀃆stacks

    標簽: layout design pcb 硬件工程師

    上傳時間: 2013-11-17

    上傳用戶:cjf0304

  • 被動組件之電感設計與分析

    隨著高頻微波在日常生活上的廣泛應用,例如行動電話、無線個人計算機、無線網絡等,高頻電路的技術也日新月異。良好的高頻電路設計的實現與改善,則建立在于精確的組件模型的基礎上。被動組件如電感、濾波器等的電路模型與電路制作的材料、制程有緊密的關系,而建立這些組件等效電路模型的方法稱為參數萃取。 早期的電感制作以金屬繞線為主要的材料與技術,而近年來,由于高頻與高速電路的應用日益廣泛,加上電路設計趨向輕薄短小,電感制作的材質與技術也不斷的進步。例如射頻機體電路(RFIC)運用硅材質,微波集成電路則廣泛的運用砷化鎵(GaAs)技術;此外,在低成本的無線通訊射頻應用上,如混合(Hybrid)集成電路則運用有機多芯片模塊(MCMs)結合傳統的玻璃基板制程,以及低溫共燒陶瓷(LTCC)技術,制作印刷式平面電感等,以提升組件的質量與效能,并減少體積與成本。 本章的重點包涵探討電感的原理與專有名詞,以及以常見的電感結構,并分析影響電感效能的主要因素與其電路模型,最后將以電感的模擬設計為例,說明電感參數的萃取。

    標簽: 被動組件 電感 設計與分析

    上傳時間: 2014-06-16

    上傳用戶:南國時代

  • 基于半實物仿真系統的多假目標航跡欺騙研究

    根據半實物仿真的特點和優點,本文提出了基于半實物仿真系統的多假目標航跡欺騙研究的優勢和價值。然后從實現多假目標航跡欺騙的必要條件、航跡欺騙產生的原理、多假目標欺騙的參數匹配、多目標欺騙航跡的數據預算4個方面詳細闡述了多假目標航跡欺騙原理,以及對半實物仿真系統的組成、軟硬件設計特點進行了介紹,最后通過半實物仿真系統驗證了兩批假目標預定航跡的真實性和置信度,結果證明這種方式對研究多假目標航跡欺騙技術和戰術應用的可行性和有效性。

    標簽: 半實物仿真

    上傳時間: 2013-11-11

    上傳用戶:攏共湖塘

  • 多路溫度采集監控系統的硬件設計

    電子技術課程設計---多路溫度采集監控系統的硬件設計

    標簽: 多路 溫度采集監控系統 硬件設計

    上傳時間: 2013-11-22

    上傳用戶:氣溫達上千萬的

  • 基于OPC的半潛式鉆井平臺監控系統的開發

     針對半潛式鉆井平臺中設備類型多樣、設備接口眾多以及已有子系統監控層次不齊等問題,為滿足集成監控系統的易維護、易操作、可擴展以及復用能力強等要求,采用基于OPC技術規范標準的通信方法,通過OPC驅動程序將KOSRDK工具包設計的OPC服務器程序和組態軟件iFIX開發的客戶端連接,使得異構數據能夠以統一的OPC數據格式進行傳輸,實現對半潛式鉆井平臺的監控功能。  

    標簽: OPC 鉆井 監控系統

    上傳時間: 2013-10-23

    上傳用戶:ysystc699

  • 全面介紹枕式包裝機原理知識

    枕式包裝機原理

    標簽: 枕式包裝機

    上傳時間: 2013-10-10

    上傳用戶:ly1994

  • 電能濾波控制器

    TPF100電能濾波控制器是集濾波控制和無功補償與一體的多功能型控制器,主要應用于以中頻爐為典型負載的濾波裝置上,合理有效的控制濾波回路的投入和切除。采用全數字化設計,包含兩路交流模擬電流和一路交流電壓模擬量的數據采集和處理。采用高亮大屏幕OLED中文液晶屏顯示,可實時顯示負載及電網功率因數、電壓、電流、有功功率、無功功率、頻率的平均值、諧波總畸變率、1-13次諧波含量和輸出口投切狀態等信息,可以快速查看濾波效果。各種操作界面均為中文界面,數字輸入。取樣物理量為負載功率,控制方式為前饋式,可控制6路交流接觸器。具有過壓、欠壓、電容過電流和電容放電時間等保護功能。具有手動和自動兩種補償方式。

    標簽: 電能濾波 控制器

    上傳時間: 2013-12-20

    上傳用戶:18888888888

  • 一種快速查詢多點DS18B20溫度的方法

    一種快速查詢多點DS18B20溫度的方法

    標簽: 18B B20 DS 18

    上傳時間: 2013-10-09

    上傳用戶:hzht

主站蜘蛛池模板: 岳普湖县| 河间市| 百色市| 富民县| 柏乡县| 姚安县| 枞阳县| 泗洪县| 深泽县| 嘉定区| 平度市| 华池县| 龙陵县| 叶城县| 泗洪县| 奎屯市| 商丘市| 泸水县| 玉田县| 和静县| 屏东市| 繁昌县| 奇台县| 江山市| 南陵县| 恩施市| 赤峰市| 阳朔县| 陈巴尔虎旗| 息烽县| 丰城市| 武宣县| 讷河市| 闸北区| 蒙城县| 和平县| 营口市| 井冈山市| 洮南市| 曲水县| 绍兴市|