當前,在系統級互連設計中高速串行I/O技術迅速取代傳統的并行I/O技術正成為業界趨勢。人們已經意識到串行I/O“潮流”是不可避免的,因為在高于1Gbps的速度下,并行I/O方案已經達到了物理極限,不能再提供可靠和經濟的信號同步方法。基于串行I/O的設計帶來許多傳統并行方法所無法提供的優點,包括:更少的器件引腳、更低的電路板空間要求、減少印刷電路板(PCB)層數、PCB布局布線更容易、接頭更小、EMI更少,而且抵抗噪聲的能力也更好。高速串行I/O技術正被越來越廣泛地應用于各種系統設計中,包括PC、消費電子、海量存儲、服務器、通信網絡、工業計算和控制、測試設備等。迄今業界已經發展出了多種串行系統接口標準,如PCI Express、串行RapidIO、InfiniBand、千兆以太網、10G以太網XAUI、串行ATA等等。 Aurora協議是為私有上層協議或標準上層協議提供透明接口的串行互連協議,它允許任何數據分組通過Aurora協議封裝并在芯片間、電路板間甚至機箱間傳輸。Aurora鏈路層協議在物理層采用千兆位串行技術,每物理通道的傳輸波特率可從622Mbps擴展到3.125Gbps。Aurora還可將1至16個物理通道綁定在一起形成一個虛擬鏈路。16個通道綁定而成的虛擬鏈路可提供50Gbps的傳輸波特率和最大40Gbps的全雙工數據傳輸速率。Aurora可優化支持范圍廣泛的應用,如太位級路由器和交換機、遠程接入交換機、HDTV廣播系統、分布式服務器和存儲子系統等需要極高數據傳輸速率的應用。 傳統的標準背板如VME總線和CompactPCI總線都是采用并行總線方式。然而對帶寬需求的不斷增加使新興的高速串行總線背板正在逐漸取代傳統的并行總線背板。現在,高速串行背板速率普遍從622Mbps到3.125Gbps,甚至超過10Gbps。AdvancedTCA(先進電信計算架構)正是在這種背景下作為新一代的標準背板平臺被提出并得到快速的發展。它由PCI工業計算機制造商協會(PICMG)開發,其主要目的是定義一種開放的通信和計算架構,使它們能被方便而迅速地集成,滿足高性能系統業務的要求。ATCA作為標準串行總線結構,支持高速互聯、不同背板拓撲、高信號密度、標準機械與電氣特性、足夠步線長度等特性,滿足當前和未來高系統帶寬的要求。 采用FPGA設計高速串行接口將為設計帶來巨大的靈活性和可擴展能力。Xilinx Virtex-IIPro系列FPGA芯片內置了最多24個RocketIO收發器,提供從622Mbps到3.125Gbps的數據速率并支持所有新興的高速串行I/O接口標準。結合其強大的邏輯處理能力、豐富的IP核心支持和內置PowerPC處理器,為企業從并行連接向串行連接的過渡提供了一個理想的連接平臺。 本文論述了采用Xilinx Virtex-IIPro FPGA設計傳輸速率為2.5Gbps的高速串行背板接口,該背板接口完全符合PICMG3.0規范。本文對串行高速通道技術的發展背景、現狀及應用進行了簡要的介紹和分析,詳細分析了所涉及到的主要技術包括線路編解碼、控制字符、逗點檢測、擾碼、時鐘校正、通道綁定、預加重等。同時對AdvancedTCA規范以及Aurora鏈路層協議進行了分析, 并在此基礎上給出了FPGA的設計方法。最后介紹了基于Virtex-IIPro FPGA的ATCA接口板和MultiBERT設計工具,可在標準ATCA機框內完成單通道速率為2.5Gbps的全網格互聯。
上傳時間: 2013-05-29
上傳用戶:frank1234
作者研究了當前流行的縮放算法,對圖像紋理相關性大小和邊緣方向的判斷上提出了一種新的方法,并在此基礎上發展了一套適用于數字視頻芯片的圖像縮放算法。仿真結果表明此算法由優于目前流行的圖像縮放算法。 介紹了FPGA的開發工作大致可以分為設計和驗證兩大部分,在具體開發流程上可以根據要求靈活控制。縮放芯片的開發可以分為:芯片結構設計、時鐘系統設計、存儲器讀寫控制、IP核復用設計、計算精度控制等方面的電路設計。在設計完成各級子模塊以后拼接各子模快完成整個縮放模塊的設計。通過測試發現設計中存在的缺陷,修改再測試,最終完成整個模塊的設計。
上傳時間: 2013-05-31
上傳用戶:tdyoung
論文首先介紹了SRAM型FPGA的典型代表XC4000系列的結構和主要特性,并對XC4000系列器件的配置模式和配置順序做了簡單介紹。根據XC4000系列器件各組成模塊的功能和特點,可以將其分為可編程邏輯功能塊(CLB)、輸入輸出功能塊(IOB)、互連資源(IR)、可配置接口模塊(CIM)和進位邏輯(CLM)等五大部分組成。 對于這五個功能模塊,可以采用“分治法”分別考慮各個模塊的測試問題。論文隨后深入討論了各模塊的測試問題,由于RAM測試的特殊性,所以對函數發生器RAM模式的測試單獨進行了討論。
上傳時間: 2013-06-29
上傳用戶:牛津鞋
本文分析了誤碼儀系統需求,制定出誤碼儀由誤碼測試子系統和人機界面子系統構成的總體結構圖.提出采用FPGA進行誤碼測試子系統模塊設計,提高了系統功能擴展性和系統的集成度,使用嵌入式操作系統進行系統應用軟件設計提高系統實時性.研究了傳統誤碼儀在誤碼測試子系統上設計方法,給出了偽隨機碼、人工碼、誤碼插入、誤碼計算模塊的設計原理,介紹了帶同步保護的同步判決模塊的設計方法,采用數據復合和數據分解技術,實現了高速人工碼發送以及誤碼測試,還制定了子系統間的通信協議.設計了人機界面子系統硬件電路圖,并詳細介紹了人機界面子系統中顯示模塊、實時時鐘模塊、數據存儲模塊、串行RS232通信模塊、鍵盤接口模塊的硬件設計及其驅動程序的開發.介紹了Small RTOS51嵌入式操作系統的特點,運行條件,重要概念以及移植方法,提出了使用Small RTOS51嵌入式操作系統的原因.分析了系統應用軟件需求,給出了基于Small RTOS51嵌入式操作系統任務創建方法,以及任務調度關系,詳細介紹了各任務執行流程圖.
上傳時間: 2013-07-10
上傳用戶:yolo_cc
激光測距技術被廣泛應用于現代工業測量、航空與大地的測量、國防及通信等諸多領域。本文從已獲得廣泛應用的脈沖激光測距技術入手,重點分析了近年提出的自觸發脈沖激光測距技術(STPLR)特別是其中的雙自觸發脈沖激光測距技術(BSTPLR),通過分析發現其核心部件之一就是用于測量激光脈沖飛行時間(周期)的高精度高速計數器,而目前一般的方式是采用昂貴的進口高速計數器或專用集成電路(ASIC)來完成,這使得激光測距儀在研發、系統的改造升級和自主知識產權保護等諸多方面受到制約,同時在其整體性能上特別是在集成化、小型化和高可靠性方面帶來阻礙。為此,本文研究了采用現場可編程門陣列(FPGA)來實現脈沖激光測距中的高精度高速計數及其他相關功能,基本解決了以上存在的問題。 論文通過對雙自觸發脈沖激光測距的主要技術要求和技術指標進行分析,對其中的信號處理單元采用了FPGA+單片機的設計形式。由FPGA主控芯片(EPF10K20TC144-4)作為周期測量模塊,在整個測距系統中是信號處理的核心部件,借助其用戶可編程特性及很高的內部時鐘頻率,設計了專用于BSTPLR的高速高精度計數芯片,負責對測距信號產生電路中的時刻鑒別電路輸出信號進行計數。數據處理模塊則主要由單片機(AT89C51)來實現。系統可以通過鍵盤預置門控信號的寬度以均衡測量的精度和速度,測量結果采用7位LED數碼管顯示。本設計在近距離(大尺寸)范圍內實驗測試時基本滿足設計要求。
上傳時間: 2013-06-02
上傳用戶:
隨著圖像處理和模式識別技術的進步,基于生物特征的識別技術成為蓬勃發展的高技術之一,根據IBG(InternationalBiometricGroup)組織對生物特征市場的統計和預測,該領域的收入的年增長率30-50%,到2008年,全球總收入將達到46.39億美元。而基于指紋特征的識別技術由于其獨特的可靠性,穩定性,方便快捷的特點,恰好符合了市場的需求。目前指紋識別技術是生物識別領域中應用最廣泛的識別技術,也是研究與應用的一個熱點。 SOPC片上可編程系統和嵌入式系統是當前電子設計領域中最熱門的概念。NiosⅡ是Altera公司開發的一種采用流水線技術、單指令流的RISC嵌入式處理器軟核,可以將它嵌入FPGA內部,與用戶自定義邏輯結合構成一個基于FPGA的片上系統。與嵌入式硬核相比較,嵌入式軟核具有更大的靈活性。而FPGA的高速性、恰恰滿足了指紋識別系統對速度的要求。 本文對指紋識別技術中各個環節的算法進行了較為深入的研究,結合NiosⅡ嵌入式處理器的特點,對算法進行了合理的選擇與優化,形成了一套完整的指紋識別算法,并提出了一種基于FPGA的指紋識別系統硬件設計方案。 論文的內容主要包括以下幾個方面: 1、對指紋圖像預處理、后處理和匹配算法進行了改進,提高了算法的性能;設計了一種適用于快速匹配的指紋特征數據結構;提出了一套基于特征點匹配的指紋識別算法。實驗結果表明該算法速度快、誤識率較低、可靠性較高,可以滿足實用的要求。 2、本著增加系統集成度、減小系統體積、提高便攜性、降低功耗和成本,同時提升系統的性能的原則,使用Altera公司提供的外圍設備IP核配合NiosⅡ處理器軟核搭建了一個單片嵌入式系統,然后以內嵌NiosⅡ軟核的FPGA和FPS200指紋采集器為核心芯片,外配片外RAM和Flash存儲器以及小鍵盤和LCD顯示屏等器件,設計了一個便攜式指紋識別系統,提出了一套基于FPGA的硬件設計方案。 3、利用NiosⅡ開發板對硬件設計方案進行了初步的驗證,實現了指紋采集芯片FPS200與FPGA的接口,并進行了算法的移植。 實驗結果表明本文所提出的系統設計方案是可行的。基于FPGA的自動指紋識別系統在速度、功耗、體積、擴展性方面有著獨特的優勢,具有廣闊的發展空間。最后提出了對這一設計繼續改進的思路和下一步研究的內容。
上傳時間: 2013-06-07
上傳用戶:kikye
通信領域的主導技術有兩種:用于內部商業通信的局域網(LAN)中的以太網(Ethernet)和廣域網(WAN)中的SDH(SynchronousDigitalHierarchy)。因為在SDH網絡上不直接支持以太網,當企業(客戶)間需要彼此通信或企業(客戶)內需要將其總部與分部連至同一LAN網時互連問題便應運而生。 該研究課題的目的是研究在EoS(EthernetoverSDH)實現過程中存在的技術難題和協議實現的復雜性,提出一種簡單、快速、高效的協議實現方法。主要關注的是EoS系統中與協議幀映射相關的關鍵技術,例如:自定義幀結構、幀定位、全數字鎖相技術、流量控制技術等,最終完成EoS中這些關鍵技術模塊的設計。 該課題簡單分析EoS系統相關協議幀結構及EoS系統的原理,闡述了FPGA技術的實現方法,重點在于利用業界最先進的EDA工具實現EoS系統中幀映射技術。系統中采用一種簡化了的點對點實現方案,對以太網的數據幀直接進行HDLC幀格式封裝,采用多通道的E1信道承載完整的HIDLC幀方式將HDLC幀映射到E1信道中,然后采用單通道承載多個完整的E1幀方式將E1映射到SDH信道中,從而把以太網幀有效地映射到SDH的負荷中,實現“透明的局域網服務”。這對在現有的SDH傳輸設備上承載以太網,開發實現以太網的廣域連接設備,將會具有重要的意義。
上傳時間: 2013-04-24
上傳用戶:bugtamor
一、EMC 工程師必須具備的八大技能 二、EMC 常用元件 三、EMI/EMC 設計經典 85 問 四、EMC 專用名詞大全 五、產品內部的 EMC 設計技巧 六、電磁干擾的屏蔽方法 七、電磁兼容(EMC)設計如何融入產品研發流程
上傳時間: 2013-04-24
上傳用戶:love1314
基于電子鼻技術和嵌入式技術的智能乙醇電子鼻系統是針對乙醇氣體濃度檢測的集成系統,可以在規定的溫度、濕度和氣壓條件下,分析測量出氣體中乙醇含量,具有廣闊的應用前景。本文中智能乙醇電子鼻系統的研制涉及到測量人體肺深部氣體中的乙醇含量,即呼出氣體中的乙醇含量BrA.(breat.alcoho.concentration),然后根據比例關系得出人體血液中的乙醇含量BAC(bloo.alcoho.concentration),本文的研究內容如下: 第一章提出了課題來源及研究意義;在此基礎上分析電子鼻技術和嵌入式技術的國內外研究現狀,涉及到乙醇電子鼻、氣敏傳感器,以及嵌入式操作系統等技術;然后根據這些技術特點,確定了本文的研究內容和實施路線;最后,給出了論文的框架結構。 第二章分析系統需求,結合嵌入式技術理論,確定系統硬件方案和軟件方案;在硬件方案中涉及到信息的處理、存儲、通信等,在軟件方案中涉及到嵌入式操作系統、文件系統、GUI系統的選擇;對于乙醇電子鼻傳感器方案,詳細論述了乙醇燃料電池的工作過程及原理;最后,制定了智能乙醇電子鼻系統的總體技術及實施方案。 第三章著重闡述了系統的硬件設計過程,采用模塊化思想,分階段、分步驟地設計了硬件電路:分別從中央處理單元、信息采集及預處理、數據顯示及報警、數據通信、數據存儲、人機交互這六個方面,詳細描述了硬件電路的工作過程和原理;至此,搭建出了硬件平臺。 第四章主要描述了系統的軟件設計過程,按照軟件開發的流程,從系統引導代碼BootLoader的編寫,到嵌入式操作系統μClinux的移植,再到文件系統JFFS2的移植,最后到MiniGUI圖形庫的移植,都一一詳細論述了實現過程;至此,搭建出了系統的軟件平臺。 第五章基于搭建的軟件平臺,闡述了系統相關驅動程序的開發過程、操作界面和應用程序的設計過程,給出了系統的界面圖與操作流程圖,明確體現了系統的功能模塊;至此,完成了智能乙醇電子鼻系統的驅動及應用程序開發。 第六章和第七章,針對智能乙醇電子鼻系統的測試分析,搭建了系統測試平臺,指定了符合本系統的測試指標及標準;對測試結果進行詳細分析和對比,得出了系統性能的評價。根據這些評價,提出了系統的不足和今后要進一步研究和完善的方面。關鍵詞:乙醇電子鼻;嵌入式系統;燃料電池;ARM;μCLinux操作系統
上傳時間: 2013-07-24
上傳用戶:dajin
ARM嵌入式技術在工業和生活中正得到越來越廣泛的應用,為了適應技術的發展和社會的需求,滿足為社會培養創新型人才的需要,高校通信類和電子類專業開設ARM嵌入式技術相關課程及其實驗課程將成為趨勢。在課程中設置合理實驗,可以有效提高學生的動手能力和培養創新性思維,幫助學生更快、更好地掌握理論和應用技術。 論文設計的ARM嵌入式教學實驗系統包括一塊適合普通高校嵌入式技術實驗課程教學的實驗開發板及其配套的實驗。該實驗系統針對一般高校所開設的ARM嵌入式技術相關課程的要求而設計,配套實驗符合教學大綱及實驗課時的要求。 論文設計的實驗開發板主要組成模塊有:最小系統,包括控制器模塊、電源模塊、復位模塊、Flash ROM模塊、SDRAM模塊、JTAG接口等;擴展接口,包括LED、鍵盤、RS232串口、I2C接口、液晶模塊、以太網模塊等。實驗開發板采用S3C4510B網絡控制芯片用作控制和信號處理,使用網絡接口芯片DM9161和隔離變壓器H1102完成網絡接入,使用AM29LV160和HY57V641620HG構建16位存儲單元,使用AT24C01和PCF8583來構建I2C接口,使用MAX232完成TTL電平轉換以擴展RS232串口,并擴展鍵盤和LCD實現人機交互。實驗開發板的硬件設計充分考慮了一般高校實驗室的條件和需求,能夠較好地將成本控制在150元左右,有利于在有限的條件下為每個學生盡可能的創造動手制作PCB的實驗條件。實驗板的接口設計能夠讓學生較為方便地開展實驗,并考慮了實驗板擴展和二次開發的需要。 論文設計的實驗系統配套實驗主要有基礎實驗、擴展實驗和設計實驗。基礎實驗主要幫助學生熟悉嵌入式系統的片內資源和特殊功能寄存器的配置方法,對整個嵌入式系統的架構有一定的理解,能編程完成一些簡單的控制功能;擴展實驗主要幫助學生建立嵌入式系統開發和設計的基本理念,能夠設計和實現常見的外設驅動程序,能夠進行操作系統的配置和移植,能夠自行對實驗板進行一定程度的擴展;設計實驗能夠幫助學生提高嵌入式系統的設計開發能力,使學生能根據需要設計出實現一定功能的擴展模塊,從而使實驗板擴展成實現具體功能的工業產品。基礎實驗包括ADS集成環境實驗、鍵盤實驗(GPIO輸入)、LED實驗(GPIO輸出)、定時器實驗、外部中斷實驗、UART串口通信實驗、I2C接口實驗、液晶顯示實驗;擴展實驗包括建立交叉編譯環境實驗、操作系統編譯實驗、操作系統移植實驗、以太網通信實驗、TFTP實驗、WEB訪問實驗;設計實驗包括TCP/IP協議棧實驗、Web服務器實驗。學生通過完成基礎實驗、擴展實驗和設計實驗來達到教學大綱的要求,并可以在此基礎上進行更深入的創新性開發實驗,可以滿足一般高校嵌入式技術實驗課程教學的需要。 論文介紹了嵌入式交叉編譯環境的建立以及實驗開發板設計完成后進行的調試。實驗開發板移植的嵌入式操作系統為uClinux,采用的Bootloader為U-boot。論文還簡單介紹了實驗系統的擴展方案和二次開發方案,并對嵌入式新技術的發展做了粗淺的探討。 論文所做的工作以科學發展觀為指導,是對普通高校ARM嵌入式技術實驗課程設計的一次有益探索。
上傳時間: 2013-04-24
上傳用戶:jjq719719