亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

bga芯片

  • 6.2.3 ALTERA芯片配置電路設(shè)計

    6.2.3 ALTERA芯片配置電路設(shè)計。

    標(biāo)簽: ALTERA 芯片 配置電路

    上傳時間: 2013-10-31

    上傳用戶:cainaifa

  • FPGA-CPLD芯片設(shè)置方法

    FPGA-CPLD芯片設(shè)置方法

    標(biāo)簽: FPGA-CPLD 芯片設(shè)置

    上傳時間: 2015-01-01

    上傳用戶:luopoguixiong

  • BGA焊球重置工藝

    BGA焊球重置工藝

    標(biāo)簽: BGA 焊球重置 工藝

    上傳時間: 2013-11-24

    上傳用戶:大融融rr

  • 各種集成芯片的封裝尺寸

    各種集成芯片的封裝尺寸,學(xué)習(xí)PCB的必備材料

    標(biāo)簽: 集成芯片 封裝尺寸

    上傳時間: 2013-11-18

    上傳用戶:kristycreasy

  • 芯片封裝方式詳解

    最全的芯片封裝方式(圖文對照)

    標(biāo)簽: 芯片封裝 方式

    上傳時間: 2015-01-01

    上傳用戶:yanyueshen

  • Altera 28nm FPGA芯片精彩剖析

    電子發(fā)燒友網(wǎng)訊: Altera公司 28nm FPGA系列芯片共包括三大系列:Stratix V、Arria V與Cyclone V系列芯片。近日,Altera公司也正式宣布該三大系列芯片已全部開始量產(chǎn)出貨。Altera公司憑借著其28nm FPGA芯片在性能和成本上的優(yōu)勢,未來的前景勢必?zé)o法估量。通過本文對Altera公司 28nm FPGA系列芯片的基本性能、市場優(yōu)勢、型號差異以及典型應(yīng)用等介紹,電子發(fā)燒友網(wǎng)小編將帶領(lǐng)大家一起來感受Altera公司28nm FPGA系列芯片的“雄韜偉略”,深入闡述如何更好地為你未來的設(shè)計選擇相應(yīng)的Altera 28nm FPGA 芯片。  

    標(biāo)簽: Altera FPGA 28 nm

    上傳時間: 2013-10-31

    上傳用戶:半熟1994

  • Arria V系列 FPGA芯片白皮書(英文)

      Arria V系列 FPGA芯片基本描述   (1)28nm FPGA,在成本、功耗和性能上達(dá)到均衡;   (2)包括低功耗6G和10G串行收發(fā)器;   (3)總功耗比6G Arria II FPGA低40%;   (4)豐富的硬核IP模塊,提高了集成度   (5)目前市場上支持10.3125Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。

    標(biāo)簽: Arria FPGA V系列 芯片

    上傳時間: 2013-10-21

    上傳用戶:lht618

  • 全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析

        全新賽靈思(Xilinx)FPGA 7系列芯片精彩剖析:賽靈思的最新7系列FPGA芯片包括3個子系列,Artix-7、 Kintex-7和Virtex-7。在介紹芯片之前,先看看三個子系列芯片的介紹表,如下表1所示:   表1 全新Xilinx FPGA 7系列子系列介紹表   (1) Artix-7 FPGA系列——業(yè)界最低功耗和最低成本   通過表1我們不難得出以下結(jié)論: 與上一代 FPGA相比,其功耗降低了50%,成本削減了35%,性能提高30%,占用面積縮減了50%,賽靈思FPGA芯片在升級中,功耗和性能平衡得非常好。

    標(biāo)簽: Xilinx FPGA 賽靈思 系列芯片

    上傳時間: 2013-12-20

    上傳用戶:dongbaobao

  • 賽靈思FPGA芯片架構(gòu)分析

    賽靈思FPGA芯片論文,值得一看。

    標(biāo)簽: FPGA 賽靈思 芯片架構(gòu)

    上傳時間: 2015-01-02

    上傳用戶:ljt101007

  • 用FPGA實現(xiàn)RS485通信接口芯片

    在點對多點主從通信系統(tǒng)中,需要合適的接口形式和通信協(xié)議實現(xiàn)主站與各從站的信息交換。RS -485 接口是適合這種需求的一種標(biāo)準(zhǔn)接口形式。當(dāng)選擇主從多點同步通信方式時,工作過程與幀格式符合HDLC/SDLC協(xié)議。介紹了采用VHDL 語言在FPGA 上實現(xiàn)的以HDLC/ SDLC 協(xié)議控制為基礎(chǔ)的RS - 485 通信接口芯片。實驗表明,這種接口芯片操作簡單、體積小、功耗低、可靠性高,極具實用價值。

    標(biāo)簽: FPGA 485 RS 通信接口

    上傳時間: 2014-01-02

    上傳用戶:z240529971

主站蜘蛛池模板: 霍州市| 汕尾市| 区。| 吕梁市| 淮安市| 鹤峰县| 紫金县| 铜山县| 镇原县| 乐陵市| 固安县| 满洲里市| 桃江县| 凤阳县| 中山市| 辰溪县| 黄陵县| 黄大仙区| 社旗县| 西林县| 邵阳县| 曲麻莱县| 霍城县| 大城县| 喀什市| 嵩明县| 清流县| 庆安县| 应用必备| 香河县| 闵行区| 平乡县| 喀喇| 永泰县| 策勒县| 厦门市| 许昌县| 东乡族自治县| 南投市| 酉阳| 宣城市|