基于DSP和dDS的數(shù)字立體聲調(diào)頻發(fā)射系統(tǒng)
標簽: DSP dDS 數(shù)字立體聲 調(diào)頻發(fā)射系統(tǒng)
上傳時間: 2013-06-18
上傳用戶:eeworm
基才DSP、dDS和ARM的雷達中頻信號模擬器設(shè)計與實現(xiàn)
上傳時間: 2013-06-03
上傳用戶:eeworm
作為電子類專業(yè)學(xué)生,實驗是提高學(xué)生對所學(xué)知識的印象以及發(fā)現(xiàn)問題和解決問題的能力,增加學(xué)生動手能力的必須環(huán)節(jié)。本設(shè)計的目的就是開發(fā)一套滿足學(xué)生實驗需求的信號源,基于此目的本信號源并不需要突出的性能,但經(jīng)濟上要求低成本,同時要求操作簡單,能夠輸出多種波形,并且利于學(xué)生在此平臺上認識信號源原理,同時方便在此平臺上進行拓展開發(fā)。 設(shè)計中運用虛擬儀器技術(shù)將計算機屏幕作為儀器面板,采用EPP接口,同時在FPGA上開發(fā)控制電路,為后續(xù)開發(fā)留下了空間,同時節(jié)省了成本。本設(shè)計采用地址線16位,數(shù)據(jù)線12位的靜態(tài)RAM作為信號源的波形存儲器,后端采用兩種濾波類型對需要濾波的信號進行濾波。啟動信號時軟件需要先將波形數(shù)據(jù)預(yù)存在存儲器中便于調(diào)用,最后得到的結(jié)果基本滿足教學(xué)實驗的需求。 本文結(jié)構(gòu)上首先介紹了直接采用dDS芯片制作信號源的利弊,及作者采用這種設(shè)計的初衷,然后介紹了信號源的整體結(jié)構(gòu),總體模塊。以下章節(jié)首先介紹FPGA內(nèi)部設(shè)計,包括總體結(jié)構(gòu)和幾大部分模塊,包括:時鐘產(chǎn)生電路,相位累加器,數(shù)據(jù)輸入控制電路,濾波器控制電路,信號源啟動控制電路。 然后介紹了其他模塊的設(shè)計,包括存儲器選擇,幅度控制電路的設(shè)計以及濾波器電路的設(shè)計,本設(shè)計的幅度控制采用兩級DA級聯(lián),以及后端電阻分壓網(wǎng)絡(luò)調(diào)節(jié)的方式進行設(shè)計,提高了幅度調(diào)節(jié)的范圍。對于濾波器的設(shè)計,依據(jù)不同的信號頻率,分成了4個部分,對于500K以下的信號采用的是二階巴特沃斯有源低通濾波,對于500K以上至5M以下信號采用的五階RC低通濾波器。 在軟件設(shè)計部分,分成兩個部分,對于底層驅(qū)動程序采用以Labwindows/CVI為平臺進行開發(fā),利用其編譯和執(zhí)行速度快,并且和LabVIEW能夠很好連接的特性。對于上層控制軟件,采用以LabVIEW為平臺進行開發(fā),充分利用其圖化設(shè)計,易于擴展。 論文最后對所做工作進行了總結(jié),提出了進一步改進的方向。
上傳時間: 2013-04-24
上傳用戶:afeiafei309
直接數(shù)字頻率合成(dDS)是七十年代初提出的一種新的頻率合成技術(shù),其數(shù)字結(jié)構(gòu)滿足了現(xiàn)代電子系統(tǒng)的許多要求,因而得到了迅速的發(fā)展。現(xiàn)場可編程門陣列器件(FPGA)的出現(xiàn),改變了現(xiàn)代電子數(shù)字系統(tǒng)的設(shè)計方法,提供了一種全新的設(shè)計模式。本論文結(jié)合這兩項技術(shù),并利用單片機控制靈活的特點,開發(fā)了一種雙通道波形發(fā)生器。在實現(xiàn)過程中,選用了Altera公司的EP1C6Q240C8芯片作為產(chǎn)生波形數(shù)據(jù)的主芯片,充分利用了該芯片的超大集成性和快速性。在控制芯片上選用ATMAL的AT89C51單片機作為控制芯片。本設(shè)計中,F(xiàn)PGA芯片的設(shè)計和與控制芯片的接口設(shè)計是一個難點,本文利用Altera的設(shè)計工具Quartus Ⅱ并結(jié)合Verilog-HDL語言,采用硬件編程的方法很好地解決了這一問題。 本文首先介紹了波形發(fā)生器的研究背景和dDS的理論。然后詳盡地敘述了用EP1C6Q240C8完成dDS模塊的設(shè)計過程,這是設(shè)計的基礎(chǔ)。接著分析了整個設(shè)計中應(yīng)處理的問題,根據(jù)設(shè)計原理就功能上進行了劃分,將整個儀器功能劃分為控制模塊、外圍硬件、FPGA器件三個部分來實現(xiàn)。然后就這三個部分分別詳細地進行了闡述。并且通過系列實驗,詳細地分析了該波形發(fā)生器的功能、性能、實現(xiàn)和實驗結(jié)果。最后,結(jié)合在設(shè)計中的一些心得體會,提出了本設(shè)計中的一些不足和改進意見。通過實驗說明,本設(shè)計達到了預(yù)定的要求,并證明了采用軟硬件結(jié)合,利用FPGA實現(xiàn)基于dDS架構(gòu)的雙路波形發(fā)生器是可行的。
上傳時間: 2013-06-09
上傳用戶:wxhwjf
頻率合成技術(shù)廣泛應(yīng)用于通信、航空航天、儀器儀表等領(lǐng)域,目前,常用的頻率合成技術(shù)有直接頻率合成、鎖相頻率合成和直接數(shù)字頻率合成(dDS)等。其中dDS是一種新的頻率合成方法,是頻率合成的一次革命。全數(shù)字化的dDS技術(shù)由于具有頻率分辨率高、頻率切換速度快、相位噪聲低和頻率穩(wěn)定度高等優(yōu)點而成為現(xiàn)代頻率合成技術(shù)中的佼佼者。隨著數(shù)字集成電路、微電子技術(shù)和EDA技術(shù)的深入研究,dDS技術(shù)得到了飛速的發(fā)展。 dDS是把一系列數(shù)字量化形式的信號通過D/A轉(zhuǎn)換形成模擬量形式的信號的合成技術(shù)。主要是利用高速存儲器作查尋表,然后通過高速D/A轉(zhuǎn)換產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其它任意波形)。一個典型的dDS系統(tǒng)應(yīng)包括以下三個部分:相位累加器可以時鐘的控制下完成相位的累加;相位一幅度碼轉(zhuǎn)換電路一般由ROM實現(xiàn);D/A轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號。 現(xiàn)場可編程門陣列(FPGA)設(shè)計靈活、速度快,在數(shù)字專用集成電路的設(shè)計中得到了廣泛的應(yīng)用。本論文主要討論了如何利用FPGA來實現(xiàn)一個dDS系統(tǒng),該dDS系統(tǒng)的硬件結(jié)構(gòu)是以FPGA為核心實現(xiàn)的,使用Altera公司的Cyclone系列FPGA。 文章首先介紹了頻率合成器的發(fā)展,闡述了基于FPGA實現(xiàn)dDS技術(shù)的意義;然后介紹了dDS的基本理論;接著介紹了FPGA的基礎(chǔ)知識如結(jié)構(gòu)特點、開發(fā)流程、使用工具等;隨后介紹了利用FPGA實現(xiàn)直接數(shù)字頻率合成(dDS)的原理、電路結(jié)構(gòu)、優(yōu)化方法等。重點介紹dDS技術(shù)在FPGA中的實現(xiàn)方法,給出了部分VHDL源程序。采用該方法設(shè)計的dDS系統(tǒng)可以很容易地嵌入到其他系統(tǒng)中而不用外接專用dDS芯片,具有高性能、高性價比,電路結(jié)構(gòu)簡單等特點;接著對輸出信號頻譜進行了分析,特別是對信號的相位截斷誤差和幅度量化誤差進行了詳細的討論,由此得出了改善系統(tǒng)性能的幾種方法;最后給出硬件實物照片和測試結(jié)果,并對此作了一定的分析。
上傳時間: 2013-07-05
上傳用戶:suxuan110425
頻率合成技術(shù)廣泛應(yīng)用于通信、航空航天、儀器儀表等領(lǐng)域。目前,常用的頻率合成技術(shù)有直接式頻率合成,鎖相頻率合成和直接數(shù)字頻率合成(dDS)。本次設(shè)計是利用FPGA完成一個dDS系統(tǒng)并利用該系統(tǒng)實現(xiàn)模擬信號的數(shù)字化調(diào)頻。 dDS是把一系列數(shù)字量形式的信號通過D/A轉(zhuǎn)換形成模擬量形式的信號的合成技術(shù)。主要是利用高速存儲器作查尋表,然后通過高速D/A轉(zhuǎn)換器產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其他任意波形)。一個典型的dDS系統(tǒng)應(yīng)包括:相位累加器,可在時鐘的控制下完成相位的累加;相位碼—幅度碼轉(zhuǎn)換電路,一般由ROM實現(xiàn);DA轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號。dDS系統(tǒng)可以很方便地獲得頻率分辨率很精細且相位連續(xù)的信號,也可以通過改變相位字改變信號的相位,因此也廣泛用于數(shù)字調(diào)頻和調(diào)相。本次數(shù)字化調(diào)頻的基本思想是利用AD轉(zhuǎn)換電路將模擬信號轉(zhuǎn)換成數(shù)字信號,同時用該數(shù)字信號與一個固定的頻率字累加,形成一個受模擬信號幅度控制的頻率字,從而獲得一個頻率受模擬信號的幅度控制的正弦波,即實現(xiàn)了調(diào)頻。該dDS數(shù)字化調(diào)頻方案的硬件系統(tǒng)是以FPGA為核心實現(xiàn)的。使用Altera公司的ACEX1K系列FPGA,整個系統(tǒng)由VHDL語言編程,開發(fā)軟件為MAX+PLUSⅡ。經(jīng)過實際測試,該系統(tǒng)在頻率較低時與理論值完全符合,但在高頻時,受器件速度的限制,波形有較大的失真。
標簽: FPGA dDS 數(shù)字化 調(diào)頻
上傳時間: 2013-06-14
上傳用戶:ljt101007
dDS(Direct Digital Synthesis直接數(shù)字頻率合成技術(shù))是廣泛應(yīng)用的信號生成方法,其優(yōu)點是易于程控,輸出頻率分辨率高,同時芯片的集成度高,適合于嵌入式系統(tǒng)設(shè)計。針對現(xiàn)有的壓電陶瓷電源輸出波形頻率、相位等不能程控、電路集成度不高、體積和功耗較大等問題,本文以ARM作為控制電路核心,引入dDS技術(shù)產(chǎn)生輸出的波形信號,并由集成高壓運放將波形信號提高至輸出級的電壓和功率。 在壓電陶瓷電源硬件電路中采用了模塊化設(shè)計,主要分為ARM控制電路、dDS系統(tǒng)驅(qū)動電路和波形調(diào)理電路、高壓運放電路等幾個部分。電源控制電路以三星公司的S3C2440控制器為核心,以觸摸屏作為人機輸入界面;dDS芯片選用ADI公司的AD9851,設(shè)計了dDS系統(tǒng)外圍驅(qū)動電路,濾波和信號調(diào)理電路,并應(yīng)用了將dDS與鎖相環(huán)技術(shù)相結(jié)合的雜散問題解決方案;高壓運放電路由兩級運放電路組成,采用了電壓控制型驅(qū)動原理,放大電路的核心是PA92集成高壓運放,加入了補償電路以提高系統(tǒng)的響應(yīng)帶寬,并在電源輸出設(shè)置了過電流保護和快速放電的放電回路。 電源軟件部分采用WINCE嵌入式系統(tǒng),根據(jù)WINCE系統(tǒng)驅(qū)動架構(gòu)設(shè)計dDS芯片的流接口程序,編寫了流接口函數(shù)和配置文件,并將流驅(qū)動程序集成入WINCE系統(tǒng);編寫了基于EVC的觸摸屏人機界面主程序,由主程序?qū)⒂脩糨斎雲(yún)?shù)轉(zhuǎn)換為dDS芯片的控制字,并采用動態(tài)加載流驅(qū)動方式將控制字送入dDS芯片實現(xiàn)了對其輸出的控制。 對電源進行了不同典型波形輸出的測試實驗。在實驗中,測試了dDS信號波形輸出的精度和分辨率、電源動態(tài)輸出精度和對信號波形的跟隨性和響應(yīng)性能。實驗表明,壓電陶瓷電源輸出信號波形精度較高,對波形、頻率等參數(shù)改變的響應(yīng)速度快,達到電源輸出穩(wěn)定性要求。
上傳時間: 2013-04-24
上傳用戶:haoxiyizhong
介紹了美國AD公司采用先進的直接數(shù)字頻率合成(dDS)技術(shù)推出的高集成度頻率合成器AD9850的工作原理、主要特點及其與MCS51單片機的接口,并給出了接口電路圖和部分源程序.
上傳時間: 2013-06-02
上傳用戶:myworkpost
以混合信號單片機C8051F020 及dDS 芯片AD9834 為核心,采用直接數(shù)字合成(dDS)技術(shù)完成多功能高頻正弦信號發(fā)生器的設(shè)計。該正弦信號發(fā)生器可輸出可調(diào)頻穩(wěn)定正弦信號,頻率最高可達
標簽: dDS 高頻 正弦波發(fā)生器
上傳時間: 2013-04-24
上傳用戶:pinksun9
頻率合成技術(shù)廣泛應(yīng)用于通信、航空航天、儀器儀表等領(lǐng)域。目前,常用的頻率合成技術(shù)有直接式頻率合成、鎖相頻率合成和直接數(shù)字頻率合成(dDS)。dDS系統(tǒng)可以很方便地獲得頻率分辨率很精細且相位連續(xù)的信號,也可以通過改變相位字改變信號的相位,因此也廣泛用于數(shù)字通信領(lǐng)域。 本論文是利用FPGA完成一個dDS系統(tǒng)。dDS是把一系列數(shù)字量形式的信號通過D/A轉(zhuǎn)換形成模擬量形式的信號的合成技術(shù)。主要是利用高速存儲器作查尋表,然后通過高速D/A轉(zhuǎn)換器產(chǎn)生已經(jīng)用數(shù)字形式存入的正弦波(或其他任意波形)。一個典型的dDS系統(tǒng)應(yīng)包括:相位累加器,可在時鐘的控制下完成相位的累加(一般由ROM實現(xiàn));DA轉(zhuǎn)換電路,將數(shù)字形式的幅度碼轉(zhuǎn)換成模擬信號。 本文根據(jù)設(shè)計指標,進行了dDS系統(tǒng)分析和設(shè)計,包括dDS系統(tǒng)框圖的設(shè)計,相位控制字和頻率控字的設(shè)計,以及軟件和硬件設(shè)計,重點在于利用FPGA改進設(shè)計,包括控制系統(tǒng)(頻率控制器和初始相位控制器),尋址系統(tǒng)(相位累加器和數(shù)據(jù)存儲器),以及轉(zhuǎn)換系統(tǒng)(D/A轉(zhuǎn)換器和濾波器)的設(shè)計。介紹了利用現(xiàn)場可編程邏輯門陣列(FPGA)實現(xiàn)數(shù)控振蕩器(DNO,即dDS)的原理、電路結(jié)構(gòu),重點介紹了dDS技術(shù)在FPGA中的實現(xiàn)方法,給出了采用ALTERA公司的FIEX1OK系列FPGA芯片EPF10K20TC144-4芯片進行直接數(shù)字頻率合成的VHDL源程序。
上傳時間: 2013-04-24
上傳用戶:huangzchytems
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1