目前利用dDS技術產生信號源的方法得到了廣泛的應用,dDS技術已經成為頻率合成技術的發展的主流方向!
標簽: FPGA dDS 移相 信號發生器
上傳時間: 2013-11-05
上傳用戶:wyiman
首先介紹了采用直接數字頻率合成(dDS)技術的正弦信號發生器的基本原理和采用FPGA實現dDS信號發生器的基本方法,然后結合dDS的原理分析了采用dDS方法實現的正弦信號發生器的優缺點,其中重點分析了幅度量化雜散產生的誤差及其原因,最后針對dDS原理上存在的幅度量化雜散,利用FPGA時鐘頻率可調的特點,重點提出了基于FPGA實現的dDS正弦信號發生器的兩種改進方法,經過MATLAB仿真驗證,改進方法較好的抑制了幅度量化雜散,減小了誤差。
標簽: FPGA dDS 雜散分析
上傳時間: 2013-11-21
上傳用戶:himbly
基于FPGA和dDS技術的正弦信號發生器設計
標簽: FPGA dDS 正弦信號發生器
上傳時間: 2013-10-23
上傳用戶:cjf0304
dDS
標簽: dDS
上傳時間: 2013-10-28
上傳用戶:weixiao99
基于FPGA的傳統dDS方法優化設計
標簽: FPGA dDS 優化設計
上傳時間: 2013-11-09
上傳用戶:ydd3625
基于dDS的多波形信號發生器設計
標簽: dDS 多波形 信號發生器
上傳時間: 2013-10-15
上傳用戶:zhishenglu
以Altera公司的Quartus Ⅱ 7.2作為開發工具,研究了基于FPGA的dDS IP核設計,并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測試結果。將設計的dDS IP核封裝成為SOPC Builder自定義的組件,結合32位嵌入式CPU軟核Nios II,構成可編程片上系統(SOPC),利用極少的硬件資源實現了可重構信號源。該系統基本功能都在FPGA芯片內完成,利用 SOPC技術,在一片 FPGA 芯片上實現了整個信號源的硬件開發平臺,達到既簡化電路設計、又提高系統穩定性和可靠性的目的。
標簽: FPGA dDS IP核 設計方案
上傳時間: 2013-12-22
上傳用戶:forzalife
直接數字頻率合成器dDS資料
標簽: dDS 數字頻率合成器
上傳時間: 2015-02-23
上傳用戶:zsjzc
AD9850 dDS chip driver
標簽: driver 9850 chip dDS
上傳時間: 2015-03-15
上傳用戶:妄想演繹師
講述了dDS直接數字頻率合成的基本原理,同時用VHDL語言編寫dDS原代碼用于生成正弦波,并在ISE開發平臺進行仿真和MATLAB驗證正弦波輸出結果
標簽: dDS 數字頻率合成
上傳時間: 2015-03-18
上傳用戶:cxl274287265
蟲蟲下載站版權所有 京ICP備2021023401號-1