亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

ddr-SDRAM

  • XAPP708 -133MHz PCI-X到128MB DDR小型DIMM存儲器橋

      The Virtex-4 features, such as the programmable IDELAY and built-in FIFO support, simplifythe bridging of a high-speed, PCI-X core to large amounts of ddr-SDRAM memory. Onechallenge is meeting the PCI-X target initial latency specification. PCI-X Protocol Addendum tothe PCI Local Bus Specification Revision 2.0a ([Ref 6]) dictates that when a target signals adata transfer, "the target must do so within 16 clocks of the assertion of FRAME#." PCItermination transactions, such as Split Response/Complete, are commonly used to meet thelatency specifications. This method adds complexity to the design, as well as additional systemlatency. Another solution is to increase the ratio of the memory frequency to the PCI-X busfrequency. However, this solution increases the required power and clock resource usage.

    標簽: PCI-X XAPP DIMM 708

    上傳時間: 2013-11-24

    上傳用戶:18707733937

  • This leon3 design is tailored to the Altera NiosII Startix2 Development board, with 16-bit DDR SDR

    This leon3 design is tailored to the Altera NiosII Startix2 Development board, with 16-bit DDR SDRAM and 2 Mbyte of SSRAM. As of this time, the DDR interface only works up to 120 MHz. At 130, DDR data can be read but not written. NOTE: the test bench cannot be simulated with DDR enabled because the Altera pads do not have the correct delay models. * How to program the flash prom with a FPGA programming file 1. Create a hex file of the programming file with Quartus. 2. Convert it to srecord and adjust the load address: objcopy --adjust-vma=0x800000 output_file.hexout -O srec fpga.srec 3. Program the flash memory using grmon: flash erase 0x800000 0xb00000 flash load fpga.srec

    標簽: Development Startix2 tailored Altera

    上傳時間: 2014-01-19

    上傳用戶:chongcongying

  • 這個設計是使用Virtex-4實現DDR的控制器的

    這個設計是使用Virtex-4實現DDR的控制器的,設計分為三個主要模塊:Front-End FIFOs,DDR SDRAM Controller和Datapath Module。其中主要是DDR SDRAM Controller,當然還有測試模塊。

    標簽: Virtex DDR 控制器

    上傳時間: 2017-05-20

    上傳用戶:llandlu

  • DDR_SDRAM_verilog.rar

    DDR SDRAM控制器verilog代碼及中文說明文檔,注釋非常詳細。

    標簽: DDR_SDRAM_verilog

    上傳時間: 2013-07-02

    上傳用戶:wanghui2438

  • 基于FPGA的圖像處理平臺及3D加速引擎的設計.rar

    3D加速引擎是3D圖形加速系統的重要組成部分,以往在軟件平臺上對3D引擎的研究,實現了復雜的渲染模型和渲染算法,但這些復雜算法與模型在FPGA上綜合實現具有一定難度,針對FPGA的3D加速引擎設計及其平臺實現需要進一步研究。 本文在研究3D加速引擎結構的基礎上,實現了基于FPGA的圖像處理平臺,使用模塊化的思想,利用IP核技術分析設計實現了3D加速管道及其他模塊,并進行了仿真、驗證、實現。 圖像處理平臺選用Virtex-Ⅳ FPGA為核心器件,并搭載了Hynix HY5DU573222F-25、AT91FR40162S、XCF32P VO48及其他組件。 為滿足3D加速引擎的實現與驗證,設計搭建的圖像處理平臺還實現了ddr-SDRAM控制器模塊、VGA輸出模塊、總線控制器模塊、命令解釋模塊、指令寄存器模塊及控制寄存器模塊。 3D加速引擎設計包含3D加速渲染管道、視角變換管道、基元讀取、頂點FIFO、基元FIFO、寫內存等模塊。針對FPGA的特性,簡化、設計、實現了光照管道、紋理管道、著色管道和Alpha融合管道。 最后使用Modelsim進行了仿真測試和圖像處理平臺上的驗證,其結果表明3D加速引擎設計的大部分功能得到實現,結果令人滿意。

    標簽: FPGA 3D加速 圖像

    上傳時間: 2013-07-30

    上傳用戶:lepoke

  • 高速并行信號處理板數據接口與控制的FPGA設計

    隨著信息社會的發展,人們要處理的各種信息總量變得越來越大,尤其在處理大數據量與實時處理數據方面,對處理設備的要求是非常高的。為滿足這些要求,實時快速的各種CPU、處理板應運而生。這類CPU與板卡處理數據速度快,效率高,并且不斷的完善與發展。此類板卡要求與外部設備通訊,同時也要進行內部的數據交換,于是板卡的接口設備調試與內部數據交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號處理板的外部接口和內部數據通道的設計。 本文首先介紹了通用信號處理板的應用開發背景,包括此類板卡使用的處理芯片、板上設備、發展概況以及和外部相連的各種總線概況,同時說明了本人所作的主要工作。 其次,介紹了PCI接口的有關規范,給出了通用信號處理板與CPCI的J1口的設計時序;介紹了DDR存儲器的概況、電平標準以及功能寄存器,并給出了與DDR.存儲器接口的設計時序;介紹了片上主要數據處理器件TS-202的有關概況,設計了板卡與DSP的接口時序。 再次,介紹了Altera公司FPGA的程序設計流程,并使用VHDL語言編程完成各個模塊之間的數據傳遞,并重點介紹了DDR控制核的編寫。 再次,介紹了WDM驅動程序的結構,程序設計方法等。 最后,通過從工控機向通用信號處理板寫連續遞增的數據驗證了整個系統已經正常工作。實現了信號處理板內部數據通道設計以及與外部接口的通訊;并且還提到了對此設計以后地完善與發展。 本文所作的工作如下: 1、設計完成了處理板各接口時序,使處理板可以從接口接受/發送數據。 2、完成了FPGA內部的數據通道的設計,使數據可以從CPCI準確的傳送到DSP進行處理,并編寫了DSP的測試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫。 4、完成了PCI驅動程序的編寫。

    標簽: FPGA 高速并行 信號處理板 數據接口

    上傳時間: 2013-06-30

    上傳用戶:唐僧他不信佛

  • 基于FPGA的嵌入式導航雷達顯示系統

    雷達即無線電探測和測距。雷達裝在船上用于航行避讓、船舶定位和引航的稱為船用導航雷達。船用導航雷達是測定本船位置和預防沖撞事故所不可缺少的系統。它能夠準確捕獲其它船只、陸地、航線標志等物標信息,并將其顯示在顯示屏上。 本文圍繞船用導航雷達展開了研究,研究內容分為以下幾個部分: 首先介紹了雷達的概念、基本原理和主要應用,而且詳細敘述了船用導航雷達的發展和工作原理及特性。 然后根據雷達的基本原理和船用導航雷達的特點,設計了基于FPGA、ARM、DSP的船用導航雷達系統,并采用了DDR SDRAM存儲器。ARM、DSP和FPGA是當今主流的高速數字信號處理芯片,滿足了船用導航雷達系統的要求。 最后根據VGA顯示器的原理和雷達圖像的疊加原理,實現了基于FPGA的VGA雷達圖像疊加顯示,并得到了所需的雷達圖像。從結果可以看出,本系統的設計是符合要求的。

    標簽: FPGA 嵌入式 導航雷達 顯示系統

    上傳時間: 2013-07-20

    上傳用戶:dwzjt

  • DDR2SDRAM存儲器接口設計

    內部存儲器負責計算機系統內部數據的中轉、存儲與讀取,作為計算機系統中必不可少的三大件之一,它對計算機系統性能至關重要。內存可以說是CPU處理數據的“大倉庫”,所有經過CPU處理的指令和數據都要經過內存傳遞到電腦其他配件上,因此內存性能的好壞,直接影響到系統的穩定性和運行性能。在當今的電子系統設計中,內存被使用得越來越多,并且對內存的要求越來越高。既要求內存讀寫速度盡可能的快、容量盡可能的大,同時由于競爭的加劇以及利潤率的下降,人們希望在保持、甚至提高系統性能的同時也能降低內存產品的成本。面對這種趨勢,設計和實現大容量高速讀寫的內存顯得尤為重要。因此,近年來內存產品正經歷著從小容量到大容量、從低速到高速的不斷變化,從技術上也就有了從DRAM到SDRAM,再到DDR SDRAM及DDR2 SDRAM等的不斷演進。和普通SDRAM的接口設計相比,DDR2 SDRAM存儲器在獲得大容量和高速率的同時,對存儲器的接口設計也提出了更高的要求,其接口設計復雜度也大幅增加。一方面,由于I/O塊中的資源是有限的,數據多路分解和時鐘轉換邏輯必須在FPGA核心邏輯中實現,設計者可能不得不對接口邏輯進行手工布線以確保臨界時序。而另一方面,不得不處理好與DDR2接口有關的時序問題(包括溫度和電壓補償)。要正確的實現DDR2接口需要非常細致的工作,并在提供設計靈活性的同時確保系統性能和可靠性。 本文對通過Xilinx的Spartan3 FPGA實現DDR2內存接口的設計與實現進行了詳細闡述。通過Xilinx FPGA提供了I/O模塊和邏輯資源,從而使接口設計變得更簡單、更可靠。本設計中對I/O模塊及其他邏輯在RTL代碼中進行了配置、嚴整、執行,并正確連接到FPGA上,經過仔細仿真,然后在硬件中驗證,以確保存儲器接口系統的可靠性。

    標簽: DDR2SDRAM 存儲器 接口設計

    上傳時間: 2013-06-08

    上傳用戶:fairy0212

  • 用Xilinx_FPGA實現DDR_SDRAM控制器

    ·摘要:  DDB SDRAM使用雙倍數據速率結構,它能獲得比SDRAM更高的性能.DDR SDRAM需要特定的DDB控制器才能完成與DSP、FPGA之間的通信.由于Xilinx VirtexTM-4系列FPGA具備ChipSync源同步技術等優勢,本設計采用它來實現DDRSDRAM控制器.該DDR SDRAM控制器采用直接時鐘數據捕獲技術,本文將重點闡述該技術. 

    標簽: Xilinx_FPGA DDR_SDRAM 控制器

    上傳時間: 2013-05-24

    上傳用戶:zxc23456789

  • DevKit8000評估套件簡介及應用

    DevKit8000評估套件簡介及應用 OMAP3530應用處理器集成600-MHz ARM Cortex-A8核及430-MHz TMS320C64x DSP核 板載128MByte DDR SDRAM,32bit 板載128MByte NAND Flash

    標簽: DevKit 8000 評估套件

    上傳時間: 2014-12-27

    上傳用戶:lliuhhui

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
国产精品青草久久久久福利99| 亚洲在线观看视频网站| 久久综合狠狠综合久久激情| 亚洲免费人成在线视频观看| 亚洲作爱视频| 亚洲人成久久| 亚洲国产精品一区二区三区| 日韩午夜电影av| 美女精品在线观看| 亚洲国产精品久久久久秋霞蜜臀| 欧美精品久久99| 欧美日韩一视频区二区| 亚洲一区在线看| 国产精品自拍三区| 国产欧美另类| 午夜日韩在线观看| 国产欧美日韩视频| 欧美精品v日韩精品v国产精品| 欧美一区二区视频免费观看| 欧美顶级少妇做爰| 国产日韩精品视频一区| 日韩视频一区| 另类春色校园亚洲| 国产日韩一区二区| 亚洲最新视频在线播放| 久久夜色撩人精品| 国产欧美69| 国产精品99久久久久久久久久久久| 久久都是精品| 国产精品老女人精品视频| 亚洲高清资源综合久久精品| 老司机成人在线视频| 国产美女扒开尿口久久久| 国产一区深夜福利| 亚洲一区中文| 欧美色中文字幕| 一本久久知道综合久久| 免费不卡在线视频| 极品尤物久久久av免费看| 亚洲欧美成人一区二区三区| 欧美日韩高清在线一区| 亚洲日本无吗高清不卡| 久久久精品午夜少妇| 国产区在线观看成人精品| 亚洲一区在线观看视频| 国产精品magnet| 亚洲国产日韩综合一区| 欧美不卡三区| 夜夜嗨av一区二区三区| 欧美日韩一区二区精品| 宅男精品视频| 国产无一区二区| 久久综合综合久久综合| 亚洲高清视频一区二区| 国产精品久久久久免费a∨大胸| 午夜在线成人av| 亚洲成人影音| 国产欧美三级| 免费高清在线视频一区·| 在线亚洲一区二区| 欧美日韩一区三区| 先锋亚洲精品| 激情综合在线| 欧美午夜一区| 理论片一区二区在线| 在线一区日本视频| 国产一区二区0| 欧美日本簧片| 久久久久久久久伊人| 亚洲香蕉网站| 亚洲激情啪啪| 国产午夜精品全部视频播放| 欧美日本国产精品| 免费在线亚洲欧美| 久久免费视频在线观看| 午夜精品在线| 一本色道精品久久一区二区三区| 国产日韩一区二区三区| 欧美日韩精品久久| 久久视频一区二区| 性欧美暴力猛交69hd| 亚洲视频观看| 一区二区动漫| 亚洲精品免费网站| 亚洲国产日本| 激情小说亚洲一区| 国产自产v一区二区三区c| 国产精品综合不卡av| 国产精品成人在线| 国产精品激情偷乱一区二区∴| 欧美日韩视频专区在线播放| 欧美日本韩国| 国产精品一区三区| 国产精品v欧美精品v日本精品动漫| 欧美jizz19性欧美| 国产一区二区三区在线观看视频| 国产日产欧美a一级在线| 国产一区二区三区久久久| 国产乱理伦片在线观看夜一区| 国产精品入口麻豆原神| 黄色精品网站| 夜夜狂射影院欧美极品| 午夜国产精品视频| 久久综合99re88久久爱| 欧美精品色综合| 国产女主播视频一区二区| 一区二区三区在线高清| 亚洲精品视频一区| 亚洲欧美视频一区| 欧美成人亚洲| 国产欧美日韩视频一区二区三区| 亚洲福利国产精品| 久久黄色影院| 欧美成人一区二区三区在线观看| 欧美午夜国产| 黄色国产精品| 欧美一区二区精美| 欧美另类综合| 一区二区三区中文在线观看| 在线视频亚洲| 老司机67194精品线观看| 国产精品麻豆成人av电影艾秋| 在线免费观看欧美| 午夜影院日韩| 国产精品不卡在线| 91久久精品网| 久久综合99re88久久爱| 国产精品日日摸夜夜摸av| 日韩亚洲不卡在线| 欧美精品一区二区三区蜜臀| 一区二区视频欧美| 久久精品网址| 国内精品视频在线播放| 久久久久成人网| 女同性一区二区三区人了人一| 欧美a级在线| 国产婷婷色一区二区三区四区| 亚洲精品美女91| 老司机凹凸av亚洲导航| 国产精品美女一区二区| 亚洲精品乱码久久久久| 欧美电影免费观看| 性一交一乱一区二区洋洋av| 欧美视频一区二区三区在线观看| 一区二区三区国产盗摄| 欧美三级乱码| 国产精品九九| 国产丝袜一区二区| 亚洲女同精品视频| 国产精品videossex久久发布| 99在线观看免费视频精品观看| 欧美精品色综合| 亚洲免费视频在线观看| 国产精品国产三级国产专区53| 亚洲欧美日韩精品久久久| 国产三级欧美三级日产三级99| 久久精品二区三区| 红桃视频欧美| 久久蜜桃av一区精品变态类天堂| 欧美第一黄色网| 99精品欧美一区二区三区| 六月丁香综合| 亚洲精品无人区| 免费观看成人网| 99国内精品久久久久久久软件| 欧美日韩美女在线观看| 午夜精品一区二区在线观看| 亚洲综合首页| 亚洲乱码精品一二三四区日韩在线 | 1769国产精品| 欧美精品激情| 欧美在线一区二区| 日韩午夜中文字幕| 加勒比av一区二区| 国产精品一级久久久| 午夜久久99| 欧美另类一区| 亚洲欧美日本国产专区一区| 激情成人av| 国产欧美精品va在线观看| 欧美成人免费全部| 欧美一级专区免费大片| 日韩视频一区二区三区在线播放免费观看| 欧美性开放视频| 欧美大胆成人| 免费一区二区三区| 中文精品在线| 欧美寡妇偷汉性猛交| 亚洲深夜福利| 亚洲精品激情| 亚洲日韩欧美视频| 亚洲国产日韩一级| 1024日韩| 亚洲日本成人女熟在线观看| 激情视频一区二区| 精品不卡视频| 亚洲国产精品久久91精品| 永久域名在线精品| 在线观看亚洲一区| 欧美日韩ab片|