亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

deviCE

  • 研華PCL_818L 數(shù)據(jù)采集卡的DMA 驅(qū)動模塊開發(fā)

    采用NUMEGA Software 公司出品的VxD(virtual deviCE driver)開發(fā)軟件包VtoolsD,開發(fā)出了DMA 方式下的PCL_818L 數(shù)據(jù)采集卡虛擬設(shè)備驅(qū)

    標簽: PCL 818 DMA 研華

    上傳時間: 2013-04-24

    上傳用戶:s363994250

  • 基于FPGA的計算機可編程外圍接口芯片的設(shè)計與實現(xiàn)

    隨著電子技術(shù)和EDA技術(shù)的發(fā)展,大規(guī)模可編程邏輯器件PLD(Programmable Logic deviCE)、現(xiàn)場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實現(xiàn)計算機可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計算機接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點,而且還具有獨特的用戶可編程能力,從而實現(xiàn)計算機系統(tǒng)的功能重構(gòu).該課題以Altera公司FPGA(FLEX10K)系列產(chǎn)品為載體,在MAX+PLUSⅡ開發(fā)環(huán)境下采用VHDL語言,設(shè)計并實現(xiàn)了計算機可編程并行接芯片8255的功能.設(shè)計采用VHDL的結(jié)構(gòu)描述風(fēng)格,依據(jù)芯片功能將系統(tǒng)劃分為內(nèi)核和外圍邏輯兩大模塊,其中內(nèi)核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機可編程并行接芯片8255的功能.

    標簽: FPGA 計算機 可編程 外圍接口

    上傳時間: 2013-06-08

    上傳用戶:asddsd

  • 基于FPGA的星圖采集及預(yù)處理算法實現(xiàn)

    本文的目的就是研究如何應(yīng)用FPGA這種大規(guī)模的可編程邏輯器件實現(xiàn)CCD(Charge Coupled deviCE,電荷耦合器件)數(shù)字圖像的實時采集及預(yù)處理。基于對實時圖像處理系統(tǒng)的研究與設(shè)計,本文主要研究工作及成果如下: 1.本論文詳細的介紹了圖像采集卡的結(jié)構(gòu)和基本工作原理。同時,針對高分辨率的CCD攝像機,探討了有關(guān)點目標與CCD像元一一對應(yīng)的圖像采集及其硬件和軟件設(shè)計方法。 2.本文分析了星圖中弱小目標、噪聲以及背景的特點,給出了點目標的場景圖像的數(shù)學(xué)模型及復(fù)雜背景下點目標檢測的預(yù)處理方法。針對星圖灰度分布的特點,采用高斯低通濾波算法和高通濾波算法對星圖進行預(yù)處理,同時還對圖像掃描聚類算法進行了研究與分析。 3.數(shù)字信號處理器常常因為在復(fù)雜性、運算速度等方面的限制,難以實時的實現(xiàn)復(fù)雜的檢測算法。本文采用FPGA技術(shù),實現(xiàn)了復(fù)雜背景下弱點目標的預(yù)處理算法,解決了計算、數(shù)據(jù)緩沖和存儲操作協(xié)調(diào)一致的問題,同時采用并行高密度加法器和流水線的工作方式,使整個系統(tǒng)的數(shù)據(jù)交換和處理速度得以很大的提高,合理的解決了資源和速度之間的相互制約問題,并在實際中取得滿意的結(jié)果。

    標簽: FPGA 采集 預(yù)處理算法

    上傳時間: 2013-07-03

    上傳用戶:wang5829

  • 數(shù)字圖像監(jiān)控系統(tǒng)解碼芯片的設(shè)計及其FPGA實現(xiàn)

    該文就多媒體信息的主體之一-圖像信號的壓縮和解壓進行了分析,并結(jié)合實際課題所設(shè)計的數(shù)字圖像監(jiān)控系統(tǒng)對其中的圖像解碼過程進行了軟硬件的實現(xiàn).首先我們在ANALOG deviCE公司的ADSP-2189上進行了解碼系統(tǒng)的驗證,就解碼輸出的質(zhì)量進行了主觀評價.通過軟件仿真,我們還進一步得到了解碼過程中,哪些指令占用較多的指令執(zhí)行時間,哪些指令會成為硬件實現(xiàn)時的瓶頸.它為我們的FPGA優(yōu)化設(shè)計提供了理論上的依據(jù).綜合考慮設(shè)計方案的復(fù)雜程度、系統(tǒng)規(guī)模、系統(tǒng)時延、器件成本等各項因素,通過對各種FPGA器件性能與開發(fā)工具的選擇比較,決定選用Altera公司的FLEX10K器件來做最終的硬件實現(xiàn).它不僅為圖像解碼系統(tǒng)的ASIC實現(xiàn)做了一定的理論分析和技術(shù)準備,也為FPGA技術(shù)在數(shù)字信號處理領(lǐng)域的應(yīng)用開辟了新的研究方向.在硬件設(shè)計過程中,根據(jù)FPGA技術(shù)的優(yōu)點,采用"自上而下"和"自下而上"相結(jié)合的設(shè)計方法,將整個系統(tǒng)進行功能模塊分割并分別實現(xiàn).所有處理模塊均采用VERILIG語言編寫,對其中的主要模塊都進行了優(yōu)化設(shè)計.通過這些優(yōu)化不僅提高了解壓性能,還減少了處理時間和所占用的硬件空間.最后通過仿真表明了所實現(xiàn)的圖像解碼系統(tǒng)具有良好的性能,具有一定的使用價值.

    標簽: FPGA 數(shù)字圖像 監(jiān)控系統(tǒng) 片的設(shè)計

    上傳時間: 2013-06-26

    上傳用戶:再見大盤雞

  • 基于ARM和CPLD的可擴展嵌入式系統(tǒng)設(shè)計

    進入20世紀90年代后,隨著全球信息化、智能化、網(wǎng)絡(luò)化的發(fā)展,嵌入式系統(tǒng)技術(shù)獲得了前所未有的發(fā)展空間。 嵌入式系統(tǒng)的最大特點之_是其所具有的目的性或針對性,即每一套嵌入式系統(tǒng)的開發(fā)設(shè)計都有其特殊的應(yīng)用場合與特定功能,這也是嵌入式系統(tǒng)與通剛的計算機系統(tǒng)最主要的區(qū)別。由于嵌入式系統(tǒng)是為特定的目的而設(shè)計的,且常常受到體積、成本、功能、處理能力等各種條件的限制。因此,如果可以最大限度地提高應(yīng)用系統(tǒng)硬件上和軟件上的靈活性,就可以用最低的成本,最少的時間,快速的完成功能的轉(zhuǎn)換。 本課題的目的在于提出并設(shè)計一種基于ARM(Advanced RISC Machines)和CPLD(Complex Programmable Logic deviCE)的可擴展功能嵌入式系統(tǒng)平臺,并完成了系統(tǒng)的硬件設(shè)計和PCI(Peripheral Component Interconnect)橋的固件設(shè)計。設(shè)計過程中采用美國ALTIUM公司的ALTIUM DESIGNER 6.0 EDA軟件開發(fā)了系統(tǒng)的硬件部分。在整個硬件開發(fā)環(huán)節(jié)中,充分采用高速PCB(Printed Circuit Board)的設(shè)計原則,并進行全面的電路仿真試驗,保證了硬件系統(tǒng)的高度可靠性。本系統(tǒng)承襲了ARM7系列處理器高性能、低功耗、低成本的優(yōu)點,并充分考慮到用戶的需要,擴展了多種常用的外部設(shè)備接口以及藍牙無線接口等,為將米各種可能的應(yīng)用提供了完善的硬件基礎(chǔ)。概括總結(jié)起來本文具體工作如下: 1.完全自主設(shè)計了具有高擴展性的基于LPC2292嵌入式處理器的嵌入式系統(tǒng)應(yīng)用開發(fā)平臺。基于該硬件平臺,可以實現(xiàn)許多基于ARM架構(gòu)處理器的嵌入式應(yīng)剛而無需對硬什系統(tǒng)作出大的改變,如多協(xié)議轉(zhuǎn)換器、CAN(Control Area Network)總線網(wǎng)關(guān)、以太網(wǎng)關(guān)、各種工業(yè)控制應(yīng)用等。并在具體的設(shè)計實踐中,總結(jié)出了嵌入式系統(tǒng)硬件平臺的設(shè)計原則及設(shè)計方法。 2.完成了基于CPLD的PCI橋接芯片的同什設(shè)計,在ARM硬件平臺上成功擴展了PCI設(shè)備,成功解決了ARM處理器和PCI從設(shè)備之間通訊的問題。 3.完成了對所開發(fā)的嵌入式系統(tǒng)硬件平臺的測試工作,完成了基于AT89C51的PCI測試卡軟硬件設(shè)計。基于此測試卡,可以實現(xiàn)對系統(tǒng)中的PCI通訊功能進行有效測試,以保證整個硬件系統(tǒng)正常、高效、穩(wěn)定地運行。本系統(tǒng)的設(shè)計完成,使其可以作為嵌入式應(yīng)用的二次開發(fā)或?qū)嶒炂脚_,用于工業(yè)產(chǎn)品開發(fā)及高校相關(guān)專業(yè)的實踐教學(xué)。

    標簽: CPLD ARM 擴展 嵌入式系統(tǒng)設(shè)計

    上傳時間: 2013-05-22

    上傳用戶:sztfjm

  • 基于ARM平臺的嵌入式網(wǎng)絡(luò)控制器的設(shè)計與實現(xiàn)

    隨著計算機技術(shù)、通信技術(shù)、集成電路技術(shù)和控制技術(shù)的發(fā)展,傳統(tǒng)的工業(yè)控制領(lǐng)域正經(jīng)歷著一場前所未有的變革,開始向網(wǎng)絡(luò)化方向發(fā)展。本文即從未來工業(yè)控制網(wǎng)絡(luò)發(fā)展的需要出發(fā),設(shè)計并實現(xiàn)了以S3C2410微處理器為核心的嵌入式網(wǎng)絡(luò)控制器。 本文以S3C2410-32 位微處理為核心,設(shè)計并實現(xiàn)了具有1路以太網(wǎng)接口、1路 USB Host 接口、1路USB deviCE 接口、3路RS232串口、1個CAN總線擴展卡、1個RS485擴展卡、1個RS422擴展卡使用、8路A/D、1路D/A、4路 PWM、一個 240×320TFT LCD 顯示觸摸屏的功能強大的嵌入式網(wǎng)絡(luò)控制器。并在此基礎(chǔ)上,結(jié)合嵌入式操作系統(tǒng)Windows CE建立了一個嵌入式軟件開發(fā)平臺。 在深入研究和分析CANopen協(xié)議的基礎(chǔ)上,實現(xiàn)了基于Windows CE 的嵌入式 CANopen 協(xié)議棧,大大提高了嵌入式網(wǎng)絡(luò)控制器在現(xiàn)場總線上的通信和控制能力,為新型的網(wǎng)絡(luò)控制算法研究提供了實驗平臺。在探討了TCP/IP協(xié)議的基礎(chǔ)上研究了基于 Windows CE 的嵌入式 TCP/IP 協(xié)議棧,掌握了Windows CE 平臺的網(wǎng)絡(luò) Socket 通信編程,使控制器能夠通過以太網(wǎng)接到Intranet或Intemet上。 在完成嵌入式網(wǎng)絡(luò)控制器硬件與軟件設(shè)計的基礎(chǔ)上,將控制器應(yīng)用到了網(wǎng)絡(luò)化的嵌入式數(shù)控系統(tǒng)的中央數(shù)控單元中,實現(xiàn)數(shù)控系統(tǒng)等數(shù)控設(shè)備小型化、網(wǎng)絡(luò)化和集成化的需要。并以此為基礎(chǔ),結(jié)合計算機控制實驗室建設(shè),構(gòu)建了三層(信息層、控制層和設(shè)備層)工業(yè)網(wǎng)絡(luò)實驗平臺,實現(xiàn)了實驗室設(shè)備真正的網(wǎng)絡(luò)互連,為網(wǎng)絡(luò)控制研究提供了一個高性能的平臺。

    標簽: ARM 嵌入式網(wǎng)絡(luò) 控制器

    上傳時間: 2013-06-10

    上傳用戶:hzy5825468

  • 實驗開發(fā)評估板設(shè)計與實現(xiàn)

    信號與信息處理是信息科學(xué)中近幾年來發(fā)展最為迅速的學(xué)科之一,隨著片上系統(tǒng)(SOC,System On Chip)時代的到來,FPGA正處于革命性數(shù)字信號處理的前沿。基于FPGA的設(shè)計可以在系統(tǒng)可再編程及在系統(tǒng)調(diào)試,具有吞吐量高,能夠更好地防止授權(quán)復(fù)制、元器件和開發(fā)成本進一步降低、開發(fā)時間也大大縮短等優(yōu)點。然而,FPGA器件是基于SRAM結(jié)構(gòu)的編程工藝,掉電后編程信息立即丟失,每次加電時,配置數(shù)據(jù)都必須重新下載,并且器件支持多種配置方式,所以研究FPGA器件的配置方案在FPGA系統(tǒng)設(shè)計中具有極其重要的價值,這也給用于可編程邏輯器件編程的配置接口電路和實驗開發(fā)設(shè)備提出了更高的要求。 本論文基于IEEE1149.1標準和USB2.0技術(shù),完成了FPGA配置接口電路及實驗開發(fā)板的設(shè)計與實現(xiàn)。作者在充分理解IEEE1149.1標準和USB技術(shù)原理的基礎(chǔ)上,針對Altcra公司專用的USB數(shù)據(jù)配置電纜USB-Blaster,對其內(nèi)部工作原理及工作時序進行測試與詳細分析,完成了基于USB配置接口的FPGA芯片開發(fā)實驗電路的完整軟硬件設(shè)計及功能時序仿真。作者最后進行了軟硬件調(diào)試,完成測試與驗證,實現(xiàn)了對Altera系列PLD的配置功能及實驗開發(fā)板的功能。 本文討論的USB下載接口電路被驗證能在Altera的QuartusII開發(fā)環(huán)境下直接使用,無須在主機端另行設(shè)計通信軟件,其兼容性較現(xiàn)有設(shè)計有所提高。由于PLD(Programmable Logic deviCE)廠商對其知識產(chǎn)權(quán)嚴格保密,使得基于USB接口的配置電路應(yīng)用受到很大限制,同時也加大了自行對其進行開發(fā)設(shè)計的難度。 與傳統(tǒng)的基于PC并口的下載接口電路相比,本設(shè)計的基于USB下載接口電路及FPGA實驗開發(fā)板具有更高的編程下載速率、支持熱插拔、體積小、便于攜帶、降低對PC硬件傷害,且具備其它下載接口電路不具備的SignalTapII嵌入式邏輯分析儀和調(diào)試NiosII嵌入式軟核處理器等明顯優(yōu)勢。從成本來看,本設(shè)計的USB配置接口電路及FPGA實驗開發(fā)板與其同類產(chǎn)品相比有較強的競爭力。

    標簽: 實驗 評估板

    上傳時間: 2013-06-07

    上傳用戶:2525775

  • WinCE設(shè)備驅(qū)動程序開發(fā)指南

    Microsoft Windows CE deviCE Driver Kit設(shè)備驅(qū)動程序開發(fā)指南,北京希望電子出版社,微軟公司著,希望圖書創(chuàng)作室譯。WinCE開發(fā)人員系列叢書之一。全書的內(nèi)容主要包括Windows CE設(shè)備驅(qū)動程序工具包介紹、開發(fā)本機設(shè)備驅(qū)動程序、開發(fā)流接口設(shè)備驅(qū)動程序、聲音驅(qū)動程序、打印機驅(qū)動程序、顯示器驅(qū)動程序、通用串行總線驅(qū)動程序、NDIS網(wǎng)絡(luò)驅(qū)動程序和塊設(shè)備驅(qū)動程序。

    標簽: WinCE 設(shè)備 開發(fā)指南 驅(qū)動程序

    上傳時間: 2013-04-24

    上傳用戶:qulele

  • 雙音多頻(DTMF)信號發(fā)生器的使用源程序

    ·詳細說明:雙音多頻(DTMF)信號發(fā)生器的使用源程序,vc 編寫,與《雙音多頻(DTMF)接收器的使用源程序》聯(lián)合用- The double sound multi- frequencies (DTMF) the signal generating deviCE use source program, the vc compilation, (DTMF) Receiver Use Source p

    標簽: DTMF 雙音多頻 信號發(fā)生器 源程序

    上傳時間: 2013-07-23

    上傳用戶:tianjinfan

  • LPC1788用戶手冊LPC178X_7X_Rev3

    LPC178* 177*用戶手冊 LPC178x/7x 32-bit ARM Cortex-M3 microcontroller; up to 512 kB flash and 96 kB SRAM; USB deviCE/Host/OTG; Ethernet; LCD; EMC Rev. 3 — 27 December 2011 Objective data sheet

    標簽: LPC X_Rev 1788 178

    上傳時間: 2013-04-24

    上傳用戶:胡佳明胡佳明

主站蜘蛛池模板: 应城市| 南靖县| 常熟市| 西盟| 巫溪县| 体育| 绍兴县| 商城县| 翁牛特旗| 泰顺县| 高淳县| 岳普湖县| 天门市| 桓台县| 长治市| 沅陵县| 灌云县| 天全县| 三穗县| 炎陵县| 朝阳县| 蛟河市| 登封市| 九台市| 博客| 武宣县| 茂名市| 普兰店市| 白朗县| 砀山县| 沭阳县| 凯里市| 上虞市| 高唐县| 科尔| 武清区| 重庆市| 桃园市| 出国| 池州市| 万荣县|