亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

dtcp-ip

  • 基于EDA技術(shù)的單片機(jī)IP核設(shè)計(jì)

    本文介紹了利用EDA技術(shù)設(shè)計(jì)出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經(jīng)過(guò)驗(yàn)證獲得了滿意的效果。

    標(biāo)簽: EDA 單片機(jī) IP核

    上傳時(shí)間: 2013-11-14

    上傳用戶:qq1604324866

  • 用VHDL語(yǔ)言進(jìn)行MCS-51兼容單片機(jī)ip核開(kāi)發(fā)

    用VHDL語(yǔ)言進(jìn)行MCS-51兼容單片機(jī)ip核開(kāi)發(fā)  

    標(biāo)簽: VHDL MCS 51兼容 語(yǔ)言

    上傳時(shí)間: 2013-10-28

    上傳用戶:nem567397

  • 基于TMS20C6416T的IP視頻電話加密

    采用DSP處理器TMS320C6416T,基于AES分組密碼算法和SPI總線實(shí)現(xiàn)IP視頻電話加密通信。設(shè)計(jì)了系統(tǒng)硬件結(jié)構(gòu),選擇了合理的加密算法和加密方式,提出了高效的通信機(jī)制和數(shù)據(jù)格式,分析了軟硬件設(shè)計(jì)關(guān)鍵環(huán)節(jié)。

    標(biāo)簽: C6416 6416T 6416 TMS

    上傳時(shí)間: 2013-10-11

    上傳用戶:yuzhou229843982

  • 使用LabVIEW FPGA模塊設(shè)計(jì)IP核

    對(duì)于利用LabVIEW FPGA實(shí)現(xiàn)RIO目標(biāo)平臺(tái)上的定制硬件的工程師與開(kāi)發(fā)人員,他們可以很容易地利用所推薦的組件設(shè)計(jì)構(gòu)建適合其應(yīng)用的、可復(fù)用且可擴(kuò)展的代碼模塊。基于已經(jīng)驗(yàn)證的設(shè)計(jì)進(jìn)行代碼模塊開(kāi)發(fā),將使現(xiàn)有IP在未來(lái)應(yīng)用中得到更好的復(fù)用,也可以使在不同開(kāi)發(fā)人員和內(nèi)部組織之間進(jìn)行共享和交換的代碼更好服用

    標(biāo)簽: LabVIEW FPGA IP核 模塊設(shè)計(jì)

    上傳時(shí)間: 2013-11-20

    上傳用戶:lnnn30

  • 基于Quartus II免費(fèi)IP核的雙端口RAM設(shè)計(jì)實(shí)例

      QuartusII中利用免費(fèi)IP核的設(shè)計(jì)   作者:雷達(dá)室   以設(shè)計(jì)雙端口RAM為例說(shuō)明。   Step1:打開(kāi)QuartusII,選擇File—New Project Wizard,創(chuàng)建新工程,出現(xiàn)圖示對(duì)話框,點(diǎn)擊Next;

    標(biāo)簽: Quartus RAM IP核 雙端口

    上傳時(shí)間: 2014-12-28

    上傳用戶:fghygef

  • 基于FPGA的GPIB接口IP核的研究與設(shè)計(jì)

    基于FPGA的GPIB接口IP核的研究與設(shè)計(jì)

    標(biāo)簽: FPGA GPIB 接口 IP核

    上傳時(shí)間: 2013-11-04

    上傳用戶:bensonlly

  • ISE新建工程及使用IP核步驟詳解

    ISE新建工程及使用IP核步驟詳解

    標(biāo)簽: ISE IP核 工程

    上傳時(shí)間: 2013-11-18

    上傳用戶:peterli123456

  • 基于FPGA的DDS IP核設(shè)計(jì)方案

    以Altera公司的Quartus Ⅱ 7.2作為開(kāi)發(fā)工具,研究了基于FPGA的DDS IP核設(shè)計(jì),并給出基于Signal Tap II嵌入式邏輯分析儀的仿真測(cè)試結(jié)果。將設(shè)計(jì)的DDS IP核封裝成為SOPC Builder自定義的組件,結(jié)合32位嵌入式CPU軟核Nios II,構(gòu)成可編程片上系統(tǒng)(SOPC),利用極少的硬件資源實(shí)現(xiàn)了可重構(gòu)信號(hào)源。該系統(tǒng)基本功能都在FPGA芯片內(nèi)完成,利用 SOPC技術(shù),在一片 FPGA 芯片上實(shí)現(xiàn)了整個(gè)信號(hào)源的硬件開(kāi)發(fā)平臺(tái),達(dá)到既簡(jiǎn)化電路設(shè)計(jì)、又提高系統(tǒng)穩(wěn)定性和可靠性的目的。

    標(biāo)簽: FPGA DDS IP核 設(shè)計(jì)方案

    上傳時(shí)間: 2013-11-06

    上傳用戶:songkun

  • wp379 AXI4即插即用IP

    In the past decade, the size and complexity of manyFPGA designs exceeds the time and resourcesavailable to most design teams, making the use andreuse of Intellectual Property (IP) imperative.However, integrating numerous IP blocks acquiredfrom both internal and external sources can be adaunting challenge that often extends, rather thanshortens, design time. As today's designs integrateincreasing amounts of functionality, it is vital thatdesigners have access to proven, up-to-date IP fromreliable sources.

    標(biāo)簽: AXI4 379 wp 即插即用

    上傳時(shí)間: 2013-11-15

    上傳用戶:lyy1234

  • UG157 LogiCORE IP Initiator/Ta

    UG157 - LogiCORE™ IP Initiator/Target v3.1 for PCI™ 入門指南

    標(biāo)簽: Initiator LogiCORE 157 UG

    上傳時(shí)間: 2013-11-06

    上傳用戶:ewtrwrtwe

主站蜘蛛池模板: 二手房| 榆林市| 衡阳市| 普兰县| 谢通门县| 洛川县| 泰安市| 突泉县| 若尔盖县| 平定县| 芦山县| 东乌珠穆沁旗| 柳河县| 泉州市| 永丰县| 平遥县| 盐亭县| 泸定县| 南昌市| 黔江区| 金寨县| 黄大仙区| 新田县| 周口市| 昌宁县| 钟祥市| 屏东县| 湖南省| 绵阳市| 尼勒克县| 昭苏县| 龙岩市| 阿拉善左旗| 正蓝旗| 时尚| 陆川县| 云龙县| 武陟县| 新建县| 景宁| 图们市|