本軟件是多種eda軟件的鼠標(biāo)增強(qiáng)工具,綠色單文件,支持Win9x/NT/2000/XP/WIN7,其中WIN7需要以管理員模式運(yùn)行,另外,Win9x需要編譯成非UNICODE版本,有需要的用戶可發(fā)郵件給我索取,支持protel99se,DXP(AD),PADS,OrCAD的capture、Cam350、Saber、PC Schematic、Allegro、CircuitCAM,并且對(duì)每個(gè)軟件的功能都可設(shè)置,用戶可根據(jù)使用習(xí)慣打開(kāi)或者關(guān)閉功能。 軟件啟動(dòng)時(shí)和啟動(dòng)后每隔24小時(shí)檢查更新,如果系統(tǒng)能上網(wǎng),有更新時(shí)會(huì)有增量更新信息。 針對(duì)protel99se, DXP,Altium Designer: 1. 向上滾動(dòng)滾輪 --> 放大,相當(dāng)于PageUp(不能改掉軟件原來(lái)的快捷鍵,否則就不靈了) 2. 向下滾動(dòng)滾輪 --> 縮小,相當(dāng)于PageDown(不能改掉軟件原來(lái)的快捷鍵,否則就不靈了) 3. 按下滾輪 --> 切換有效圖層并刷新,相當(dāng)于小鍵盤'*'的功能 4. 按左鍵拖目標(biāo) --> 再按右鍵可旋轉(zhuǎn),相當(dāng)于空格鍵的功能,在布局時(shí)非常好用,請(qǐng)留意 5. 按右鍵拖動(dòng)屏幕 6. 原理圖里單擊中鍵呼出放置菜單,相當(dāng)于按“P”鍵1次,連按兩次相當(dāng)于直接放置元件 7. 按中鍵向左移動(dòng)撤消操作,相當(dāng)于ALT+Backspace 8. 按中鍵向右移動(dòng)重做操作,相當(dāng)于CTRL+Backspace 9. 按中鍵向上移動(dòng),畫(huà)線時(shí)刪除上一次操作,相當(dāng)于按Backspace 10.按中鍵向下移動(dòng),可刪除當(dāng)前焦點(diǎn)或選中內(nèi)容,相當(dāng)于按DELETE和CTRL+DELETE 針對(duì)PADS(支持各種版本logic, pcb): 1. 向上滾動(dòng)滾輪 --> 放大,相當(dāng)于PageUp 2. 向下滾動(dòng)滾輪 --> 縮小,相當(dāng)于PageDown 3. 按住鼠標(biāo)右鍵移動(dòng),可移動(dòng)工作區(qū),相當(dāng)于SHIFT+滾輪或者ALT+滾輪,不平滑 4. 鼠標(biāo)中鍵點(diǎn)擊 --> 切換圖層,相當(dāng)于F4,原中鍵點(diǎn)擊功能廢棄 5. 按左鍵拖目標(biāo) --> 再按右鍵可旋轉(zhuǎn),相當(dāng)于TAB鍵的功能,在布局時(shí)非常好用,請(qǐng)留意
標(biāo)簽: eda
上傳時(shí)間: 2013-11-08
上傳用戶:cooran
上傳時(shí)間: 2014-01-14
上傳用戶:竺羽翎2222
eda初學(xué)者秘籍
上傳時(shí)間: 2014-01-02
上傳用戶:sssl
《eda工具手冊(cè)》PCB設(shè)計(jì)分冊(cè)
標(biāo)簽: eda PCB 分
上傳時(shí)間: 2013-11-23
上傳用戶:yanyangtian
vhdl語(yǔ)言 eda 2實(shí)驗(yàn)
標(biāo)簽: vhdl eda 語(yǔ)言 實(shí)驗(yàn)
上傳時(shí)間: 2013-11-06
上傳用戶:bqc1245824354
eda技術(shù)與VHDL程序設(shè)計(jì)基礎(chǔ)教程
標(biāo)簽: VHDL eda 程序設(shè)計(jì)
上傳時(shí)間: 2013-11-18
上傳用戶:fqscfqj
eda技術(shù)實(shí)用教程VHDL版本課件
標(biāo)簽: VHDL eda 實(shí)用教程 版本
上傳時(shí)間: 2013-10-10
上傳用戶:ruan2570406
eda技術(shù)實(shí)用教程課后答案———潘松版(第三版)
標(biāo)簽: eda 實(shí)用教程
上傳時(shí)間: 2013-10-29
上傳用戶:GHF
第1章 數(shù)字系統(tǒng)eda設(shè)計(jì)概論 第2章 可編程邏輯器件設(shè)計(jì)方法 第3章 VHDL語(yǔ)言基礎(chǔ) 第4章 數(shù)字邏輯單元設(shè)計(jì) 第5章 數(shù)字系統(tǒng)高級(jí)設(shè)計(jì)技術(shù)(*) 第6章 基于HDL設(shè)計(jì)輸入 第7章 基于原理圖設(shè)計(jì)輸入 第8章 設(shè)計(jì)綜合和行為仿真 第9章 設(shè)計(jì)實(shí)現(xiàn)和時(shí)序仿真 第10章 設(shè)計(jì)下載和調(diào)試 第11章 數(shù)字時(shí)鐘設(shè)計(jì)及實(shí)現(xiàn)(*) 第12章 通用異步接收發(fā)送器設(shè)計(jì)及實(shí)現(xiàn)(*) 第13章 數(shù)字電壓表設(shè)計(jì)及實(shí)現(xiàn)(*) 第14章 軟核處理器PicoBlaze原理及應(yīng)用(*) 注:帶*的內(nèi)容可根據(jù)課時(shí)的安排選講
標(biāo)簽: VHDL eda
上傳時(shí)間: 2013-11-01
上傳用戶:atdawn
本資料是《eda原理及應(yīng)用》一書(shū)的配套實(shí)驗(yàn)課件,一共有18個(gè)實(shí)驗(yàn)。大家可以參考著自己做!當(dāng)然做完后也可以到電子發(fā)燒友網(wǎng)站FPGA技術(shù)聯(lián)盟QQ群(263281510)討論討論...
標(biāo)簽: eda 實(shí)驗(yàn)
上傳時(shí)間: 2013-11-10
上傳用戶:rlgl123
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1