第1章-eda設(shè)計導(dǎo)論 第2章-可編程邏輯器件設(shè)計方法 第3章-VHDL語言基礎(chǔ) 第4章-數(shù)字邏輯單元設(shè)計 第5章-VHDL高級設(shè)計技術(shù) 第6章-基于HDL和原理圖的設(shè)計輸入 第7章-設(shè)計綜合和行為仿真 第8章-設(shè)計實現(xiàn)和時序仿真 第9章-設(shè)計下載和調(diào)試 第10章-設(shè)計示例(數(shù)字鐘、UART、數(shù)字電壓表) 點擊鏈接,【《eda原理及應(yīng)用》(何賓教授)實驗課件下載 】
標(biāo)簽: eda
上傳時間: 2013-11-10
上傳用戶:zhangliming420
有關(guān)eda的一些問題
標(biāo)簽: eda 試題
上傳時間: 2014-01-13
上傳用戶:wli25203
eda課程設(shè)計
上傳時間: 2013-10-18
上傳用戶:heart520beat
eda (Electronic Design Automation)即“電子設(shè)計自動化”,是指以計算機為工作平臺,以eda軟件為開發(fā)環(huán)境,以硬件描述語言為設(shè)計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動化設(shè)計過程。“工欲善其事,必先利其器”,因此,eda工具在電子系統(tǒng)設(shè)計中所占的份量越來越高。下面就介紹一些目前較為流行的eda工具軟件。 PLD 及IC設(shè)計開發(fā)領(lǐng)域的eda工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領(lǐng)域的eda工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計及電路仿真軟件。目前流行的eda工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是eda 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的eda工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優(yōu)化設(shè)計,提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢是功能全集成化,可以加快動態(tài)調(diào)試,縮短開發(fā)周期;缺點是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對設(shè)計輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語句(通常是系統(tǒng)級的行為描述語句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計時,基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設(shè)計進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計,一般需要使用這些專業(yè)的仿真軟件。因為同樣的設(shè)計輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的eda 工具軟件。它們在性能上各有所長,有的綜合優(yōu)化能力突出,有的仿真模擬功能強,好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的eda軟件,用戶可以在QuartusII軟件中通過設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計的硬件系統(tǒng)不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發(fā)環(huán)境中完成整個設(shè)計流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計,則常規(guī)的方法是多種eda工具協(xié)調(diào)工作,集各家之所長來完成設(shè)計流程。
標(biāo)簽: eda 編輯 邏輯
上傳時間: 2013-10-11
上傳用戶:1079836864
eda的發(fā)展趨勢: 在一個芯片上完成的系統(tǒng)級的集成已成為可能可編程邏輯器件開始進(jìn)入傳統(tǒng)的ASIC市場eda工具和IP核應(yīng)用更為廣泛高性能的eda工具得到長足的發(fā)展計算機硬件平臺性能大幅度提高,為復(fù)雜的SoC設(shè)計提供了物理基礎(chǔ)。
標(biāo)簽: eda 實用教程
上傳時間: 2013-12-02
上傳用戶:windwolf2000
eda工程建模及其管理方法研究2 1 隨著微電子技術(shù)與計算機技術(shù)的日益成熟,電子設(shè)計自動化(eda)技術(shù)在電子產(chǎn)品與集成電路 (IC)芯片特別是單片集成(SoC)芯片的設(shè)計應(yīng)用中顯得越來越重要。eda技術(shù)采用“自上至下”的設(shè)計思想,允許設(shè)計人員能夠從系統(tǒng)功能級或電路功能級進(jìn)行產(chǎn)品或芯片的設(shè)計,有利于產(chǎn)品在系統(tǒng)功能上的綜合優(yōu)化,從而提高了電子設(shè)計項目的協(xié)作開發(fā)效率,降低新產(chǎn)品的研發(fā)成本。 近十年來,eda電路設(shè)計技術(shù)和工程管理方面的發(fā)展主要呈現(xiàn)出兩個趨勢: (1) 電路的集成水平已經(jīng)進(jìn)入了深亞微米的階段,其復(fù)雜程度以每年58%的幅度迅速增加,芯片設(shè)計的抽象層次越來越高,而產(chǎn)品的研發(fā)時限卻不斷縮短。 (2) IC芯片的開發(fā)過程也日趨復(fù)雜。從前期的整體設(shè)計、功能分,到具體的邏輯綜合、仿真測試,直至后期的電路封裝、排版布線,都需要反復(fù)的驗證和修改,單靠個人力量無法完成。IC芯片的開發(fā)已經(jīng)實行多人分組協(xié)作。由此可見,如何提高設(shè)計的抽象層次,在較短時間內(nèi)設(shè)計出較高性能的芯片,如何改進(jìn)eda工程管理,保證芯片在多組協(xié)作設(shè)計下的兼容性和穩(wěn)定性,已經(jīng)成為當(dāng)前eda工程中最受關(guān)注的問題。
標(biāo)簽: eda 工程建模 管理方法
上傳時間: 2013-10-15
上傳用戶:shen007yue
eda驅(qū)動程序的編寫
標(biāo)簽: eda 驅(qū)動程序 編寫
上傳時間: 2014-08-15
上傳用戶:aig85
tiny web-server for MB90f497 chematics ACCEL eda 15
標(biāo)簽: web-server chematics ACCEL tiny
上傳時間: 2015-01-21
上傳用戶:xauthu
做eda的,就不用介紹這個文件了吧,IEEE1364標(biāo)準(zhǔn)(開放)。
上傳時間: 2015-03-09
上傳用戶:lyy1234
eda中很重要的小程序,保證按鍵可靠性,防止抖動誤差信號產(chǎn)生,外部信號輸入時必用此消抖函數(shù)
標(biāo)簽: eda 程序
上傳時間: 2015-03-22
上傳用戶:songnanhua
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1