eda工程建模及其管理方法研究2 1 隨著微電子技術與計算機技術的日益成熟,電子設計自動化(eda)技術在電子產品與集成電路 (IC)芯片特別是單片集成(SoC)芯片的設計應用中顯得越來越重要。eda技術采用“自上至下”的設計思想,允許設計人員能夠從系統功能級或電路功能級進行產品或芯片的設計,有利于產品在系統功能上的綜合優化,從而提高了電子設計項目的協作開發效率,降低新產品的研發成本。 近十年來,eda電路設計技術和工程管理方面的發展主要呈現出兩個趨勢: (1) 電路的集成水平已經進入了深亞微米的階段,其復雜程度以每年58%的幅度迅速增加,芯片設計的抽象層次越來越高,而產品的研發時限卻不斷縮短。 (2) IC芯片的開發過程也日趨復雜。從前期的整體設計、功能分,到具體的邏輯綜合、仿真測試,直至后期的電路封裝、排版布線,都需要反復的驗證和修改,單靠個人力量無法完成。IC芯片的開發已經實行多人分組協作。由此可見,如何提高設計的抽象層次,在較短時間內設計出較高性能的芯片,如何改進eda工程管理,保證芯片在多組協作設計下的兼容性和穩定性,已經成為當前eda工程中最受關注的問題。
標簽: eda 工程建模 管理方法
上傳時間: 2013-11-10
上傳用戶:yan2267246
有關eda的一些問題
標簽: eda 試題
上傳時間: 2013-10-20
上傳用戶:kelimu
eda (Electronic Design Automation)即“電子設計自動化”,是指以計算機為工作平臺,以eda軟件為開發環境,以硬件描述語言為設計語言,以可編程器件PLD為實驗載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標器件的電子產品自動化設計過程。“工欲善其事,必先利其器”,因此,eda工具在電子系統設計中所占的份量越來越高。下面就介紹一些目前較為流行的eda工具軟件。 PLD 及IC設計開發領域的eda工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個特殊的軟件包中的一個或多個,因此這一領域的eda工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設計及電路仿真軟件。目前流行的eda工具軟件有兩種分類方法:一種是按公司類別進行分類,另一種是按功能進行劃分。 若按公司類別分,大體可分兩類:一類是eda 專業軟件公司,業內最著名的三家公司是Cadence、Synopsys和Mentor Graphics;另一類是PLD器件廠商為了銷售其產品而開發的eda工具,較著名的公司有Altera、Xilinx、lattice等。前者獨立于半導體器件廠商,具有良好的標準化和兼容性,適合于學術研究單位使用,但系統復雜、難于掌握且價格昂貴;后者能針對自己器件的工藝特點作出優化設計,提高資源利用率,降低功耗,改善性能,比較適合產品開發單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發環境 由半導體公司提供,基本上可以完成從設計輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優勢是功能全集成化,可以加快動態調試,縮短開發周期;缺點是在綜合和仿真環節與專業的軟件相比,都不是非常優秀的。 (2) 綜合類 這類軟件的功能是對設計輸入進行邏輯分析、綜合和優化,將硬件描述語句(通常是系統級的行為描述語句)翻譯成最基本的與或非門的連接關系(網表),導出給PLD/FPGA廠家的軟件進行布局和布線。為了優化結果,在進行較復雜的設計時,基本上都使用這些專業的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對設計進行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時、線延時等的“時序仿真”(也叫“后仿真”)。復雜一些的設計,一般需要使用這些專業的仿真軟件。因為同樣的設計輸入,專業軟件的仿真速度比集成環境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的eda 工具軟件。它們在性能上各有所長,有的綜合優化能力突出,有的仿真模擬功能強,好在多數工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發工具,就支持多種第三方的eda軟件,用戶可以在QuartusII軟件中通過設置直接調用Modelsim和 Synplify進行仿真和綜合。 如果設計的硬件系統不是很大,對綜合和仿真的要求不是很高,那么可以在一個集成的開發環境中完成整個設計流程。如果要進行復雜系統的設計,則常規的方法是多種eda工具協調工作,集各家之所長來完成設計流程。
標簽: eda 編輯 邏輯
上傳時間: 2013-11-19
上傳用戶:wxqman
eda的發展趨勢: 在一個芯片上完成的系統級的集成已成為可能可編程邏輯器件開始進入傳統的ASIC市場eda工具和IP核應用更為廣泛高性能的eda工具得到長足的發展計算機硬件平臺性能大幅度提高,為復雜的SoC設計提供了物理基礎。
標簽: eda 實用教程
上傳時間: 2013-11-05
上傳用戶:Togetherheronce
隨著電子技術的飛速發展,基于數字技術、單片機控制技術及eda技術的混合設計方法給數字系統自動化設計、計算機硬件系統設計帶來了革命性變革。業界對該領域的專業人才需求與日俱增,這對各高等院校人才培養提出了新的挑戰。 我公司作為高新技術產業開發企業,多年來和全國各高校保持教學和科研的緊密聯系,結合高校為本科生開設數字邏輯電路、單片機及數字系統設計自動化課程教學實踐,設計了面向理工科學生使用的多功能數字邏輯電路、單片機及eda仿真/教學綜合實驗系統。使學校以最小的經費投入,取得最大的教學效果。采用該實驗系統,通過理論教學與實驗環節的實施,可使學生正確理解數字邏輯電路、單片機及eda技術的基本概念、基本原理,掌握這些課程之間的內在相互關系及混合設計的基本方法,使學生由淺入深地逐步掌握綜合運用數字邏輯芯片及單片機的軟、硬件技術及eda技術分析設計實際問題的能力,為工業生產、科學研究和實驗設備等領域的數字邏輯、單片機及eda應用和開發打下良好的基礎,該實驗箱內容的實驗實踐也是進一步學習計算機原理和有關接口知識等相關課程的重要環節。
標簽: eda 數字邏輯電路 單片機 實驗箱
上傳時間: 2013-11-23
上傳用戶:yeling1919
本文介紹了利用eda技術設計出與MCS-51系列微處理器指令集完全兼容的8位嵌入式微處理器芯片的IP核,并經過驗證獲得了滿意的效果。
標簽: eda 單片機 IP核
上傳時間: 2013-10-28
上傳用戶:標點符號
上傳時間: 2013-11-14
上傳用戶:qq1604324866
eda技術課程設計:可控計數器的設計 設計要求:1.設計一個五進制計數器,由兩個控制鍵sel控制不同的計數方式;2.當sel=00時,按0、1、2、3、4、0、1、2、3、4......順序計數;3.當sel=01時,按0、2、4、6、8、0、2、4、6、8......順序計數4.當sel=10時,按1、3、5、7、9、1、3、5、7、9......順序計數5.當sel=11時,按5、4、3、2、1、5、4、3、2、1......順序計數6.由數碼管分別譯碼顯示控制信號和計數狀態,分別用3位數碼管動態顯示;7.給出VHDL設計的源程序。
標簽: eda 計數器
上傳時間: 2013-12-16
上傳用戶:YYRR
eda,實例 有源代碼的哈
標簽: eda DSP 上機程序
上傳時間: 2013-10-19
上傳用戶:marten
eda 三分頻器
標簽: eda
上傳時間: 2013-12-17
上傳用戶:cccole0605
蟲蟲下載站版權所有 京ICP備2021023401號-1