基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C語言對MC8051 IP Core進行編程,以其作為控制核心,實現(xiàn)系統(tǒng)控制。在FPGA芯片中,利用Verilog HDL語言進行編程,設計了以MC8051 IP Core為核心的控制模塊、計數(shù)模塊、鎖存模塊和LCD顯示模塊等幾部分,實現(xiàn)了頻率的自動測量,測量范圍為0.1Hz~50MHz,測量誤差0.01%。并實現(xiàn)測頻率、周期、占空比等功能。
100-Gb光傳送網(wǎng)(OTN)復用轉發(fā)器
a. 提供連續(xù)數(shù)據(jù)范圍在600 Mbps到14.1 Gbps之間的串行收發(fā)器,通過使用方便的部分重新配置功能支持多標準客戶側接口;
b. 44個獨立發(fā)送時鐘域,提高了時鐘靈活性;
c. 收發(fā)器集成電信號散射補償(EDC)功能,可直接驅動光模塊(SFP+、SFP、QSFP、CFP);
d. 支持下一代光接口的28-Gbps收發(fā)器;
e. 替代外部壓控晶體振蕩器(VCXO)的高級fPLL。