通過對LCD1602/LCD12864顯示模塊控制時序和指令集的對比分析,利用Verilog HDL描述語言完成了多功能LCD顯示控制模塊的IP核設計.所設計的LCD顯示控制器具有很好的可移植性,只需通過端口的使能參數配置便可以驅動LCD1602/LCD12864模塊實現字符或圖形的實時顯示,并且該多功能LCD控制器的可行性也在Cyclone II系列的EP2C5T144C8 FPGA芯片上得到了很好的驗證.
標簽: FPGA LCD 多功能 顯示控制器
上傳時間: 2014-06-23
上傳用戶:hasan2015
手把手教你學CPLD/FPGA與單片機聯合設計(前3章) 作者:周興華;出版社: 北京航空航天大學出版社 內容簡介:本書以實踐(實驗)為主線,以生動短小的實例為靈魂,穿插介紹了Verilog HDL語言的語法及Altera公司的EPM7128S(或Atmel公司的ATFl508A5)設計開發編程。理論與實踐緊密結合,由淺入深、循序漸進地引導讀者進行學習、實驗,這樣讀者學得進、記得牢,不會產生畏難情緒,無形之中就掌握了 CPLD/FPGA的聯合設計。
標簽: CPLD FPGA 手把手 單片機
上傳時間: 2013-10-20
上傳用戶:xjz632
基于Altera公司FPGA芯片EP2C8Q208,嵌入MC8051 IP Core,用C語言對MC8051 IP Core進行編程,以其作為控制核心,實現系統控制。在FPGA芯片中,利用Verilog HDL語言進行編程,設計了以MC8051 IP Core為核心的控制模塊、計數模塊、鎖存模塊和LCD顯示模塊等幾部分,實現了頻率的自動測量,測量范圍為0.1Hz~50MHz,測量誤差0.01%。并實現測頻率、周期、占空比等功能。
標簽: FPGA 多功能 頻率計
上傳時間: 2013-10-14
上傳用戶:1214209695
提出一種基于FPGA的實時視頻信號處理平臺的設計方法,該系統接收低幀率數字YCbCr 視頻信號,對接收的視頻信號進行格式和彩色空間轉換、像素和,利用片外SDRAM存儲器作為幀緩存且通過時序控制器進行幀率提高,最后通過VGA控制模塊對圖像信號進行像素放大并在VGA顯示器上實時顯示。整個設計使用Verilog HDL語言實現,采用Altera公司的EP2S60F1020C3N芯片作為核心器件并對功能進行了驗證。
標簽: FPGA 實時視頻 信號處理平臺
上傳時間: 2013-11-10
上傳用戶:sjb555
ETL-002 FPGA開發板是以Altera公司的最新系列Cyclone III中的3C10為主芯片,并提供了極為豐富的芯片外圍接口資源以及下載線,數據線以及資料光盤等。除了這些硬件外,我們還提供了十多個接口實驗,并公開了電路原理圖和實驗的Verilog源代碼,以便于大家對照學習,并可以在該開發板上進行二次開發。
標簽: Cyclone Altera FPGA ETL
上傳時間: 2013-10-29
上傳用戶:1477849018@qq.com
專用集成電路( ASIC )的出現 ASIC的提出和發展說明集成電路進入了一個新階段。 通用的、標準的集成電路已不能完全適應電子系統的急劇變化和更新換代。各個電子系統廠家都希望生產出具有自己特色的合格產品,只有ASIC產品才能達到這種要求。這也就是自80年代中期以來,ASIC得到廣泛重視的根本原因。 ASIC電路的蓬勃發展推動著設計方法和設計工具的完善,同時也促進著系統設計人員與芯片設計人員的結合和相互滲透。 FPGA的發展:IC-〉ASIC-〉FPGA FPGA分類、結構、設計流程,FPGA設計工具: VHDL Verilog VHDL的仿真 VHDL的綜合 FPGA實現過程 FPGA實現高性能DSP FPGA嵌入式系統設計
標簽: FPGA 理工 大學 講義
上傳時間: 2013-11-06
上傳用戶:lanjisu111
設計了一種基于FPGA純硬件方式實現方向濾波的指紋圖像增強算法。設計采用寄存器傳輸級(RTL)硬件描述語言(Verilog HDL),利用時分復用和流水線處理等技術,完成了方向濾波指紋圖像增強算法在FPGA上的實現。整個系統通過了Modelsim的仿真驗證并在Terasic公司的DE2平臺上完成了硬件測試。設計共消耗了3716個邏輯單元,最高處理速度可達92.93MHz。以50MHz頻率工作時,可在0.5s以內完成一幅256×256指紋圖像的增強處理。
標簽: FPGA 方向 指紋 圖像增強算法
上傳時間: 2013-10-12
上傳用戶:攏共湖塘
數字三相鎖相環中含有大量乘法運算和三角函數運算,占用大量的硬件邏輯資源。為此,提出一種數字三相鎖相環的優化實現方案,利用乘法模塊復用和CORDIC算法實現三角函數運算,并用Verilog HDL硬件描述語言對優化前后的算法進行了編碼實現。仿真和實驗結果表明,優化后的數字三相鎖相環大大節省了FPGA的資源,并能快速、準確地鎖定相位,具有良好的性能。
標簽: FPGA 數字 三相 優化設計
上傳時間: 2013-11-15
上傳用戶:yjj631
51的VERILOG代碼!適用于Xilinx的FPGA
標簽: VERILOG Xilinx FPGA 代碼
上傳時間: 2015-02-04
上傳用戶:lijianyu172
能綜合的YCrCb2RGB模塊(verilog)_采用3級流水線,用fpga做小數運算,還有就是流水線技術
標簽: YCrCb2RGB verilog fpga 模塊
上傳時間: 2013-12-06
上傳用戶:aa17807091
蟲蟲下載站版權所有 京ICP備2021023401號-1