ISIS 有一個(gè)很完善的圖形系統(tǒng)允許你自定義原理圖所包含項(xiàng)目的外觀比如線條格式,填充色,文本的字體,文本的效果等等… 這個(gè)系統(tǒng)非常強(qiáng)大并且允許你自己定義部分或者全部的原理圖的全部外觀,同時(shí)允許加載某些對(duì)象到你本地的外觀屬性. 在ISIS中所有的圖形對(duì)象都是根據(jù)圖形格式所畫出. 圖形格式(graphics style)是一個(gè)完整的描述,關(guān)于怎樣去畫出和填充一個(gè)圖形(比如一條線條,一個(gè)方框,圓或別的)并且包含線條的格式(實(shí)心線,點(diǎn)線,虛線等等),寬度,顏色,填充格式,填充的前臺(tái)色和背景色,等等..同樣,所有的標(biāo)號(hào)(label)和文字塊(cript blocks)在ISIS(終端標(biāo)號(hào),管腳名,等等)都是根據(jù)文本格式所畫出來(lái).文本格式(text style)是一個(gè)完整的描述,關(guān)于怎樣去畫出一些文本和包含字體的屬性(比如:亞洲字體,羅馬字體,等等),字符的高度,寬度,顏色,等等… 在ISIS 中,大多數(shù)的對(duì)象,例如2D圖形,線條,終端標(biāo)號(hào),等等…每一個(gè)都有屬于自己的格式以便他們能被定義,也就是說(shuō),比如,一條線條和另外一條線條有不同的外觀. 這些項(xiàng)目作為這個(gè)對(duì)象的格式被設(shè)定,別的對(duì)象比如管腳名,子電路體,等等 是早已經(jīng)被預(yù)先定義好的格式,因此這些對(duì)象只能定義要么全有要么全無(wú)的特性,也就是說(shuō),比如,子電路體可以有不同的你所想要的外觀,但是所有的子電路體必須有相同的外觀.
上傳時(shí)間: 2013-10-11
上傳用戶:qwer0574
EDA (Electronic Design Automation)即“電子設(shè)計(jì)自動(dòng)化”,是指以計(jì)算機(jī)為工作平臺(tái),以EDA軟件為開發(fā)環(huán)境,以硬件描述語(yǔ)言為設(shè)計(jì)語(yǔ)言,以可編程器件PLD為實(shí)驗(yàn)載體(包括CPLD、FPGA、EPLD等),以集成電路芯片為目標(biāo)器件的電子產(chǎn)品自動(dòng)化設(shè)計(jì)過(guò)程。“工欲善其事,必先利其器”,因此,EDA工具在電子系統(tǒng)設(shè)計(jì)中所占的份量越來(lái)越高。下面就介紹一些目前較為流行的EDA工具軟件。 PLD 及IC設(shè)計(jì)開發(fā)領(lǐng)域的EDA工具,一般至少要包含仿真器(Simulator)、綜合器(Synthesizer)和配置器(Place and Routing, P&R)等幾個(gè)特殊的軟件包中的一個(gè)或多個(gè),因此這一領(lǐng)域的EDA工具就不包括Protel、PSpice、Ewb等原理圖和PCB板設(shè)計(jì)及電路仿真軟件。目前流行的EDA工具軟件有兩種分類方法:一種是按公司類別進(jìn)行分類,另一種是按功能進(jìn)行劃分。 若按公司類別分,大體可分兩類:一類是EDA 專業(yè)軟件公司,業(yè)內(nèi)最著名的三家公司是Cadence、Synopsys和Mentor graphics;另一類是PLD器件廠商為了銷售其產(chǎn)品而開發(fā)的EDA工具,較著名的公司有Altera、Xilinx、lattice等。前者獨(dú)立于半導(dǎo)體器件廠商,具有良好的標(biāo)準(zhǔn)化和兼容性,適合于學(xué)術(shù)研究單位使用,但系統(tǒng)復(fù)雜、難于掌握且價(jià)格昂貴;后者能針對(duì)自己器件的工藝特點(diǎn)作出優(yōu)化設(shè)計(jì),提高資源利用率,降低功耗,改善性能,比較適合產(chǎn)品開發(fā)單位使用。 若按功能分,大體可以分為以下三類。 (1) 集成的PLD/FPGA開發(fā)環(huán)境 由半導(dǎo)體公司提供,基本上可以完成從設(shè)計(jì)輸入(原理圖或HDL)→仿真→綜合→布線→下載到器件等囊括所有PLD開發(fā)流程的所有工作。如Altera公司的MaxplusⅡ、QuartusⅡ,Xilinx公司的ISE,Lattice公司的 ispDesignExpert等。其優(yōu)勢(shì)是功能全集成化,可以加快動(dòng)態(tài)調(diào)試,縮短開發(fā)周期;缺點(diǎn)是在綜合和仿真環(huán)節(jié)與專業(yè)的軟件相比,都不是非常優(yōu)秀的。 (2) 綜合類 這類軟件的功能是對(duì)設(shè)計(jì)輸入進(jìn)行邏輯分析、綜合和優(yōu)化,將硬件描述語(yǔ)句(通常是系統(tǒng)級(jí)的行為描述語(yǔ)句)翻譯成最基本的與或非門的連接關(guān)系(網(wǎng)表),導(dǎo)出給PLD/FPGA廠家的軟件進(jìn)行布局和布線。為了優(yōu)化結(jié)果,在進(jìn)行較復(fù)雜的設(shè)計(jì)時(shí),基本上都使用這些專業(yè)的邏輯綜合軟件,而不采用廠家提供的集成PLD/FPGA開發(fā)工具。如Synplicity公司的Synplify、Synopsys公司的FPGAexpress、FPGA Compiler Ⅱ等。 (3) 仿真類 這類軟件的功能是對(duì)設(shè)計(jì)進(jìn)行模擬仿真,包括布局布線(P&R)前的“功能仿真”(也叫“前仿真”)和P&R后的包含了門延時(shí)、線延時(shí)等的“時(shí)序仿真”(也叫“后仿真”)。復(fù)雜一些的設(shè)計(jì),一般需要使用這些專業(yè)的仿真軟件。因?yàn)橥瑯拥脑O(shè)計(jì)輸入,專業(yè)軟件的仿真速度比集成環(huán)境的速度快得多。此類軟件最著名的要算Model Technology公司的Modelsim,Cadence公司的NC-Verilog/NC-VHDL/NC-SIM等。 以上介紹了一些具代表性的EDA 工具軟件。它們?cè)谛阅苌细饔兴L(zhǎng),有的綜合優(yōu)化能力突出,有的仿真模擬功能強(qiáng),好在多數(shù)工具能相互兼容,具有互操作性。比如Altera公司的 QuartusII集成開發(fā)工具,就支持多種第三方的EDA軟件,用戶可以在QuartusII軟件中通過(guò)設(shè)置直接調(diào)用Modelsim和 Synplify進(jìn)行仿真和綜合。 如果設(shè)計(jì)的硬件系統(tǒng)不是很大,對(duì)綜合和仿真的要求不是很高,那么可以在一個(gè)集成的開發(fā)環(huán)境中完成整個(gè)設(shè)計(jì)流程。如果要進(jìn)行復(fù)雜系統(tǒng)的設(shè)計(jì),則常規(guī)的方法是多種EDA工具協(xié)調(diào)工作,集各家之所長(zhǎng)來(lái)完成設(shè)計(jì)流程。
上傳時(shí)間: 2013-10-11
上傳用戶:1079836864
這些術(shù)語(yǔ)支持Mentor graphics PCB產(chǎn)品文檔在術(shù)語(yǔ)表當(dāng)中,一些是Mentor graphics PCB產(chǎn)品獨(dú)有的,另外一些是PCB行業(yè)標(biāo)準(zhǔn)。
標(biāo)簽: Mentor 術(shù)語(yǔ)大全
上傳時(shí)間: 2013-11-19
上傳用戶:半熟1994
VGA 是視頻圖形陣列(Video graphics Array)的簡(jiǎn)稱,是IBM 于1987 年提出的一個(gè)使用模擬信號(hào)的圖形顯示標(biāo)準(zhǔn)。最初的VGA 標(biāo)準(zhǔn)最大只能支持640*480 分辨率的顯示器,而為了適應(yīng)大屏幕的應(yīng)用,視頻電氣標(biāo)準(zhǔn)化組織VESA(Video Electronics StandardsAssociation 的簡(jiǎn)稱)將VGA 標(biāo)準(zhǔn)擴(kuò)展為SVGA 標(biāo)準(zhǔn),SVGA 標(biāo)準(zhǔn)能夠支持更大的分辨率。人們通常所說(shuō)的VGA 實(shí)際上指的就是VESA 制定的SVGA 標(biāo)準(zhǔn)。(1). VGA 接口VGA 采用15 針的接口,用于顯示的接口信號(hào)主要有5 個(gè):1 個(gè)行同步信號(hào)、1 個(gè)場(chǎng)同步信號(hào)以及3 個(gè)顏色信號(hào),接口還包含自測(cè)試以及地址碼信號(hào),一般由不同的制造商定義,主要用來(lái)進(jìn)行測(cè)試及支持其它功能。
上傳時(shí)間: 2013-11-11
上傳用戶:咔樂(lè)塢
印刷電路板(PCB)設(shè)計(jì)解決方案市場(chǎng)和技術(shù)領(lǐng)軍企業(yè)Mentor graphics(Mentor graphics)宣布推出HyperLynx® PI(電源完整性)產(chǎn)品,滿足業(yè)內(nèi)高端設(shè)計(jì)者對(duì)于高性能電子產(chǎn)品的需求。HyperLynx PI產(chǎn)品不僅提供簡(jiǎn)單易學(xué)、操作便捷,又精確的分析,讓團(tuán)隊(duì)成員能夠設(shè)計(jì)可行的電源供應(yīng)系統(tǒng);同時(shí)縮短設(shè)計(jì)周期,減少原型生成、重復(fù)制造,也相應(yīng)降低產(chǎn)品成本。隨著當(dāng)今各種高性能/高密度/高腳數(shù)集成電路的出現(xiàn),傳輸系統(tǒng)的設(shè)計(jì)越來(lái)越需要工程師與布局設(shè)計(jì)人員的緊密合作,以確保能夠透過(guò)眾多PCB電源與接地結(jié)構(gòu),為IC提供純凈、充足的電力。配合先前推出的HyperLynx信號(hào)完整性(SI)分析和確認(rèn)產(chǎn)品組件,Mentor graphics目前為用戶提供的高性能電子產(chǎn)品設(shè)計(jì)堪稱業(yè)內(nèi)最全面最具實(shí)用性的解決方案。“我們擁有非常高端的用戶,受到高性能集成電路多重電壓等級(jí)和電源要求的驅(qū)使,需要在一個(gè)單一的PCB中設(shè)計(jì)30余套電力供應(yīng)結(jié)構(gòu)。”Mentor graphics副總裁兼系統(tǒng)設(shè)計(jì)事業(yè)部總經(jīng)理Henry Potts表示。“上述結(jié)構(gòu)的設(shè)計(jì)需要快速而準(zhǔn) 確的直流壓降(DC Power Drop)和電源雜訊(Power Noise)分析。擁有了精確的分析信息,電源與接地層結(jié)構(gòu)和解藕電容數(shù)(de-coupling capacitor number)以及位置都可以決定,得以避免過(guò)于保守的設(shè)計(jì)和高昂的產(chǎn)品成本。”
上傳時(shí)間: 2013-10-31
上傳用戶:ljd123456
ISIS 有一個(gè)很完善的圖形系統(tǒng)允許你自定義原理圖所包含項(xiàng)目的外觀比如線條格式,填充色,文本的字體,文本的效果等等… 這個(gè)系統(tǒng)非常強(qiáng)大并且允許你自己定義部分或者全部的原理圖的全部外觀,同時(shí)允許加載某些對(duì)象到你本地的外觀屬性. 在ISIS中所有的圖形對(duì)象都是根據(jù)圖形格式所畫出. 圖形格式(graphics style)是一個(gè)完整的描述,關(guān)于怎樣去畫出和填充一個(gè)圖形(比如一條線條,一個(gè)方框,圓或別的)并且包含線條的格式(實(shí)心線,點(diǎn)線,虛線等等),寬度,顏色,填充格式,填充的前臺(tái)色和背景色,等等..同樣,所有的標(biāo)號(hào)(label)和文字塊(cript blocks)在ISIS(終端標(biāo)號(hào),管腳名,等等)都是根據(jù)文本格式所畫出來(lái).文本格式(text style)是一個(gè)完整的描述,關(guān)于怎樣去畫出一些文本和包含字體的屬性(比如:亞洲字體,羅馬字體,等等),字符的高度,寬度,顏色,等等… 在ISIS 中,大多數(shù)的對(duì)象,例如2D圖形,線條,終端標(biāo)號(hào),等等…每一個(gè)都有屬于自己的格式以便他們能被定義,也就是說(shuō),比如,一條線條和另外一條線條有不同的外觀. 這些項(xiàng)目作為這個(gè)對(duì)象的格式被設(shè)定,別的對(duì)象比如管腳名,子電路體,等等 是早已經(jīng)被預(yù)先定義好的格式,因此這些對(duì)象只能定義要么全有要么全無(wú)的特性,也就是說(shuō),比如,子電路體可以有不同的你所想要的外觀,但是所有的子電路體必須有相同的外觀.
上傳時(shí)間: 2013-12-24
上傳用戶:uuuuuuu
數(shù)字帶通濾波器的設(shè)計(jì)過(guò)程。共3個(gè)源程序。其中,dos.cpp為帶通FIR的源程序,其中的濾波器階數(shù)n,濾波器的低頻fln,濾波器的高頻fhn,窗函數(shù)w,可以按照自己的要求改變。這里采用的是漢寧窗。主函數(shù)main.cpp實(shí)現(xiàn)輸入與fir的h(n)的卷積,輸出結(jié)果Y(n),并將其存儲(chǔ)在y.txt中。最后,graphics.cpp從y.txt讀取數(shù)據(jù),再由語(yǔ)句畫出波形,可以清楚地看出計(jì)算結(jié)果是否正確,并進(jìn)行比較。
標(biāo)簽: 數(shù)字 帶通濾波器 過(guò)程 源程序
上傳時(shí)間: 2015-03-24
上傳用戶:123456wh
zlib 1.2.2 is a general purpose data compression library. All the code is thread safe. The data format used by the zlib library is described by RFCs (Request for Comments) 1950 to 1952 in the files http://www.ietf.org/rfc/rfc1950.txt (zlib format), rfc1951.txt (deflate format) and rfc1952.txt (gzip format). These documents are also available in other formats from ftp://ftp.uu.net/graphics/png/documents/zlib/zdoc-index.html
標(biāo)簽: data compression general purpose
上傳時(shí)間: 2013-12-09
上傳用戶:894898248
The two C source files in this archive are specific to the TRS-80 Model 4 with high-resolution graphics board. However, the code which performs Huffman enco- ding and decoding is of general interest.
標(biāo)簽: high-resolution specific archive source
上傳時(shí)間: 2014-11-04
上傳用戶:二驅(qū)蚊器
The two C source files in this archive are specific to the TRS-80 Model 4 with high-resolution graphics board. However, the code which performs Huffman enco- ding and decoding is of general interest.
標(biāo)簽: high-resolution specific archive source
上傳時(shí)間: 2013-12-18
上傳用戶:417313137
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1