High Availability Linux Documentation
標簽: Documentation Availability Linux High
上傳時間: 2016-02-07
上傳用戶:xauthu
Orthogonal Time–Frequency Signalin Over Doubly Dispersive Channels,IEEE上的文章
標簽: Orthogonal Dispersive Frequency Channels
上傳時間: 2014-01-22
上傳用戶:xg262122
Generalized Mel frequency cepstral coefficients for large-vocabulary Speaker-Independent Continuous-Speech Recognition 關于MFCC算法的很好的英語文章
標簽: Speaker-Independent large-vocabulary coefficients Generalized
上傳時間: 2014-01-23
上傳用戶:liglechongchong
example frequency spectrum annlysis
標簽: frequency annlysis spectrum example
上傳時間: 2014-01-04
上傳用戶:zhangjinzj
RFID標準:iso18000-6(英文版)。 Information technology — Radio-frequency identification for item management — Part 6: Parameters for air interface communications at 860 MHz to 960 MHz
標簽: Radio-frequency identification Information technology
上傳時間: 2014-01-17
上傳用戶:cainaifa
Information technology — Radio frequency identification for item management — Part 3: Parameters for air interface communications at 13,56 MHz
標簽: identification Information technology Parameters
上傳時間: 2014-01-21
上傳用戶:llandlu
This program simulates plant identification using frequency block least mean square (FBLMS) alogrithm reference: 《LMS算法的頻域快速實現》 LMS is modified by XXX in XXX place, see details in XXX relevant document
標簽: identification frequency simulates alogrith
上傳時間: 2016-02-29
上傳用戶:kytqcool
SDRAM 參考設計:主要包括The following figure shows a high-level block diagram for this reference design followed by a brief description of each sub-section. The design consists of: · PowerPC processor · PLB-OPB bridge · BlockRAM Memory Controller · SDRAM Controller · Two GPIO ports · A UART Port · External SDRAM
標簽: high-level following reference diagram
上傳時間: 2013-12-15
上傳用戶:Miyuki
This paper considers semiblind channel estimation and data detection for orthogonal frequency-division multiplexing (OFDM) over frequency-selective fading channels.
標簽: frequency-divis estimation orthogonal considers
上傳時間: 2014-12-07
上傳用戶:coeus
VHDL是Very High Speed Integrated Circuit Hardware Description Language的縮寫, 意思是超高速集成電路硬件描述語言。對于復雜的數字系統的設計,它有獨特的作用。它的硬件描述能力強,能輕易的描述出硬件的結構和功能。這種語言的應用至少意味著兩種重大的改變:電路的設計竟然可以通過文字描述的方式完成;電子電路可以當作文件一樣來存儲。隨著現代技術的發展,這種語言的效益與作用日益明顯,每年均能夠以超過30%的速度快速成長。 這次畢業設計的內容是在簡要介紹了VHDL語言的一些基本語法和概念后,進一步應用VHDL,在MAX+plusII 的環境下設計一個電子鐘,最后通過仿真出時序圖實現預定功能。電子鐘的時間顯示用到了七段數碼管(或稱七段顯示器)的電路設計,內部的時間控制輸出則用到了各種設計,包括:加法計數器,掃描電路,控制秒、分、時的分頻電路,各種數制的轉換。
標簽: Description Integrated Hardware Language
上傳時間: 2016-03-08
上傳用戶:hwl453472107