Run Pac-man Game Based on 8086/8088 FPGA IP Core
上傳時間: 2013-08-23
上傳用戶:JamesB
arm9_fpga2_verilog是一個可以綜合的用verilog寫的arm9的ip軟核,對學習arm和FPGA開發(fā)有幫助。
上傳時間: 2013-08-23
上傳用戶:xlcky
fpga/CPLD開發(fā)管理Digit-Serial DSP Functions
標簽: Digit-Serial Functions fpga CPLD
上傳時間: 2013-08-30
上傳用戶:lz4v4
關于FPGA的一些常識及含IP核的VHDL設計源代碼。
上傳時間: 2013-09-03
上傳用戶:tsfh
1.數(shù)據(jù)管理:包括司機基本信息、汽車基本信息、車輛事故信息、車輛維修信\r\n息等的管理;\r\n2.派車運營記錄管理:登記派車的情況、進行派車修改;\r\n來確定庫存是否有需要的車型,為賣車做好準備;\r\n3.查詢管理:能夠根據(jù)車輛編號和派車日期查詢當日的派車情況,并能進行統(tǒng)\r\n計派車次數(shù)等;\r\n 4.系統(tǒng)管理:用戶管理和系統(tǒng)退出等。\r\n
標簽: 數(shù)據(jù)管理 汽車
上傳時間: 2013-09-09
上傳用戶:wanqunsheng
Protel 99SE采用數(shù)據(jù)庫的管理方式。Protel 99SE軟件沿襲了Protel以前版本方便易學的特點,內部界面與Protel 99大體相同,新增加了一些功能模塊,功能更加強大。新增的層堆棧管理功能,可以設計32個信號層,16個地電層,
標簽: Protel 99 SE 數(shù)據(jù)庫
上傳時間: 2013-09-10
上傳用戶:我累個乖乖
Protel 99SE采用數(shù)據(jù)庫的管理方式。Protel 99SE軟件沿襲了 Protel 以前版本方便易學的特點,內部界面與 Protel 99 大體相同,新增加了一些功能模塊,功能更加強大。新增的層堆棧管理功能,可以設計 32 個信號層,16 個地電層,16 個機械層。新增的 3D 功能讓您在加工印制版之前可以看到板的三維效果。增強的打印功能,使您可以輕松修改打印設置控制打印結果。Protel 99SE容易使用的特性還體現(xiàn)在“這是什么”幫助,按下右上角的小問號,然后輸入你所要的信息,可以很快地看到特性的功能,然后用到設計中,按下狀態(tài) 欄末端的按鈕,使用自然語言幫助顧問。
標簽: Protel 數(shù)據(jù)庫 方式
上傳時間: 2013-12-23
上傳用戶:彭玖華
EDA工程建模及其管理方法研究2 1 隨著微電子技術與計算機技術的日益成熟,電子設計自動化(EDA)技術在電子產(chǎn)品與集成電路 (IC)芯片特別是單片集成(SoC)芯片的設計應用中顯得越來越重要。EDA技術采用“自上至下”的設計思想,允許設計人員能夠從系統(tǒng)功能級或電路功能級進行產(chǎn)品或芯片的設計,有利于產(chǎn)品在系統(tǒng)功能上的綜合優(yōu)化,從而提高了電子設計項目的協(xié)作開發(fā)效率,降低新產(chǎn)品的研發(fā)成本。 近十年來,EDA電路設計技術和工程管理方面的發(fā)展主要呈現(xiàn)出兩個趨勢: (1) 電路的集成水平已經(jīng)進入了深亞微米的階段,其復雜程度以每年58%的幅度迅速增加,芯片設計的抽象層次越來越高,而產(chǎn)品的研發(fā)時限卻不斷縮短。 (2) IC芯片的開發(fā)過程也日趨復雜。從前期的整體設計、功能分,到具體的邏輯綜合、仿真測試,直至后期的電路封裝、排版布線,都需要反復的驗證和修改,單靠個人力量無法完成。IC芯片的開發(fā)已經(jīng)實行多人分組協(xié)作。由此可見,如何提高設計的抽象層次,在較短時間內設計出較高性能的芯片,如何改進EDA工程管理,保證芯片在多組協(xié)作設計下的兼容性和穩(wěn)定性,已經(jīng)成為當前EDA工程中最受關注的問題。
上傳時間: 2013-11-10
上傳用戶:yan2267246
本文探討的重點是PCB設計人員利用IP,并進一步采用拓撲規(guī)劃和布線工具來支持IP,快速完成整個PCB設計。從圖1可以看出,設計工程師的職責是通過布局少量必要元件、并在這些元件之間規(guī)劃關鍵互連路徑來獲取IP。一旦獲取到了IP,就可將這些IP信息提供給PCB設計人員,由他們完成剩余的設計。 圖1:設計工程師獲取IP,PCB設計人員進一步采用拓撲規(guī)劃和布線工具支持IP,快速完成整個PCB設計。現(xiàn)在無需再通過設計工程師和PCB設計人員之間的交互和反復過程來獲取正確的設計意圖,設計工程師已經(jīng)獲取這些信息,并且結果相當精確,這對PCB設計人員來說幫助很大。在很多設計中,設計工程師和PCB設計人員要進行交互式布局和布線,這會消耗雙方許多寶貴的時間。從以往的經(jīng)歷來看交互操作是必要的,但很耗時間,且效率低下。設計工程師提供的最初規(guī)劃可能只是一個手工繪圖,沒有適當比例的元件、總線寬度或引腳輸出提示。隨著PCB設計人員參與到設計中來,雖然采用拓撲規(guī)劃技術的工程師可以獲取某些元件的布局和互連,不過,這個設計可能還需要布局其它元件、獲取其它IO及總線結構和所有互連才能完成。PCB設計人員需要采用拓撲規(guī)劃,并與經(jīng)過布局的和尚未布局的元件進行交互,這樣做可以形成最佳的布局和交互規(guī)劃,從而提高PCB設計效率。隨著關鍵區(qū)域和高密區(qū)域布局完成及拓撲規(guī)劃被獲取,布局可能先于最終拓撲規(guī)劃完成。因此,一些拓撲路徑可能必須與現(xiàn)有布局一起工作。雖然它們的優(yōu)先級較低,但仍需要進行連接。因而一部分規(guī)劃圍繞布局后的元件產(chǎn)生了。此外,這一級規(guī)劃可能需要更多細節(jié)來為其它信號提供必要的優(yōu)先級。
上傳時間: 2013-10-12
上傳用戶:sjyy1001
構建了基于單片機芯片MC9S12DG128與FPGA的電池管理系統(tǒng),實現(xiàn)了數(shù)據(jù)監(jiān)測、電池均衡、安全管理、荷電狀態(tài)(SOC)估計、局域網(wǎng)(CAN)通信等功能。詳細介紹了使用該系統(tǒng)模塊的電池包的分布式結構特點,電池管理模塊的CAN總線接口及硬件和軟件功能設計。
標簽: FPGA 動力電池 管理系統(tǒng)
上傳時間: 2013-11-07
上傳用戶:冇尾飛鉈