基于CPLD/FPGA的可編程邏輯器件,借助單片機(jī)AT89C51;利用標(biāo)準(zhǔn)頻率50~100MHz的周期信號實現(xiàn)系統(tǒng)計數(shù)的等精度測量技術(shù)。同時采用閘門測量技術(shù)完成脈寬,占空比的測量。
標(biāo)簽: CPLD FPGA 可編程邏輯器件
上傳時間: 2013-08-09
上傳用戶:yd19890720
可編程邏輯器件是一種可以通過編程,改變系統(tǒng)連線,達(dá)到系統(tǒng)重構(gòu)的器件,該器件\\\\\\\\r\\\\\\\\n可以現(xiàn)場編程,就是說當(dāng)該器件安裝到電路板上后,可以對它的功能進(jìn)行重新設(shè)置,這樣\\\\\\\\r\\\\\\\\n就可以非常方便的進(jìn)行數(shù)字系統(tǒng)的設(shè)計與制作
標(biāo)簽: 可編程邏輯器件 編程
上傳時間: 2013-08-10
上傳用戶:stella2015
用 FPGA 可編程器件和 VHDL 硬件描述語言來實現(xiàn) Flash 編程器
標(biāo)簽: Flash FPGA VHDL 可編程器件
上傳用戶:450976175
利用一塊芯片完成除時鐘源、按鍵、揚聲器和顯示器(數(shù)碼管)之外的所有數(shù)字電路功能。所有數(shù)字邏輯功能都在CPLD器件上用VHDL語言實現(xiàn)。這樣設(shè)計具有體積小、設(shè)計周期短(設(shè)計過程中即可實現(xiàn)時序仿真)、調(diào)試方便、故障率低、修改升級容易等特點
標(biāo)簽: CPLD VHDL 數(shù)字邏輯 器件
上傳時間: 2013-08-11
上傳用戶:hn891122
設(shè)計了一種基于CPLD(復(fù)雜可編程邏輯器件)的低頻數(shù)字相位測量儀
標(biāo)簽: 可編程邏輯器件 低頻 數(shù)字 相位測量儀
上傳用戶:a155166
用FPGA器件實現(xiàn)UART核心功能的一種方法.doc
標(biāo)簽: FPGA UART 器件 核心
上傳時間: 2013-08-14
上傳用戶:1583060504
XilinxFPGA器件的底層硬件設(shè)計技巧
標(biāo)簽: XilinxFPGA 器件 底層 硬件
上傳用戶:daijun20803
iic總線協(xié)議~I(xiàn)IC總線通訊接口器件的CPLD實現(xiàn),網(wǎng)上下載的資料~~很不錯
標(biāo)簽: CPLD IIC 總線通訊 接口器件
上傳用戶:xingisme
FFT算法的一種基于FPGA器件的實現(xiàn),供FPGA—DSP方向人員參考
標(biāo)簽: FPGA FFT 算法 器件
上傳時間: 2013-08-15
上傳用戶:sardinescn
手把手教你用可編程邏輯器件實現(xiàn)脈寬調(diào)制,簡單容易,一學(xué)就會~(轉(zhuǎn)載的)
標(biāo)簽: 手把手 可編程邏輯器件 脈寬調(diào)制
上傳用戶:taox
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1