設計了一種基于CPLD(復雜可編程邏輯器件)的低頻數字相位測量儀
資源簡介:設計了一種基于CPLD(復雜可編程邏輯器件)的低頻數字相位測量儀
上傳時間: 2013-08-11
上傳用戶:a155166
資源簡介:設計了一種基于CPLD(復雜可編程邏輯器件)的低頻數字相位測量儀
上傳時間: 2017-05-24
上傳用戶:kiklkook
資源簡介:設計了一基于現場可編程門陣列(FPGA)的低頻數字式相位測量儀。該測量儀包括數字式移相信號發生器和相位測量儀兩部分,分別完成移相信號的發生及其頻率、相位差的預置及數字顯示、發生信號的移相以及移相后信號相位差和頻率的測量與顯示幾個功能。其中數字式...
上傳時間: 2016-06-18
上傳用戶:zhliu007
資源簡介:設計了一個基于現場可編程門陣列(FPGA)和AT89S51單片機相結合的低頻數字相位測量儀
上傳時間: 2014-12-01
上傳用戶:Avoid98
資源簡介:基于復雜可編程邏輯器件(CPLD)的120MHz高速A_D采集卡的設計
上傳時間: 2014-01-04
上傳用戶:jhksyghr
資源簡介:一種基于FPGA的低頻數字相位測量儀的設計
上傳時間: 2019-07-31
上傳用戶:jyh1058
資源簡介:一種基于KA3525的單片機輔助PWM控制電源電路,設計了一種基于該電流型PWM控制芯片、單片機輔助、實現輸出電壓可調的穩壓電源電路
上傳時間: 2015-12-20
上傳用戶:shus521
資源簡介:文章中提出了一種基于高斯_塞得爾迭代的信道均衡算法
上傳時間: 2014-01-16
上傳用戶:zmy123
資源簡介:LCD 因其輕薄短小,低功耗,無輻射,平面 直角顯示,以及影像穩定等特點,當今應用非常 廣泛。CPLD(復雜可編程邏輯器件) 是一種具有 豐富可編程功能引腳的可編程邏輯器件,不僅可 實現常規的邏輯器件功能,還可以實現復雜而獨 特的時序邏輯功能。并且具有ISP (...
上傳時間: 2016-09-25
上傳用戶:lanhuaying
資源簡介:FPGAcpld結構分析 pga的EDA設計方法 fpga中的微程序設計 復雜可編程邏輯器件cpld專題講座(Ⅴ)──cpld的應用和實現數字邏 一種使用fpga設計的DRAM控制器 用cpld器件實現24位同步計數器的設計
上傳時間: 2017-07-20
上傳用戶:ikemada
資源簡介:摘要:介紹了基于可編程邏輯器件CPLD和直接數字頻率合成技術(DDS)的三相多波形函數發生器的基本原理,并在此基礎上給出了基于CPLD的各模塊設計方法及其VHDL源程序
上傳時間: 2015-10-28
上傳用戶:wqxstar
資源簡介:介紹了基于FPGA的多功能計程車計價器的電路設計。該設計采用了可編程邏輯器件FPGA的ASIC設計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現了整個系統的控制部分,整個自動控制系統由四個模塊構成:秒分頻模塊、控...
上傳時間: 2014-07-27
上傳用戶:llandlu
資源簡介:介紹了基于FPGA的多功能計程車計價器的電路設計。該設計采用了可編程邏輯器件FPGA的ASIC設計,并基于超高速硬件描述語言VHDL在Xilinx公司的SpartanⅡ系列的2sc200PQ208-5芯片上編程實現了整個系統的控制部分,整個自動控制系統由四個模塊構成:秒分頻模塊、控...
上傳時間: 2015-10-24
上傳用戶:偷心的海盜
資源簡介:一種由可編程邏輯器件集成的數字濾波器的設計
上傳時間: 2015-10-30
上傳用戶:gundamwzc
資源簡介:]本文介紹了如何利用CPLD(復雜可編程邏輯器件)與單片機的結合實現并行I/ O(輸入/輸出)接口的擴展。該設計與用8255做并行I/O接口相比,與單片機軟件完全兼容, 同時擁有速度快,功耗低,價格便宜,使用靈活等特點
上傳時間: 2016-11-07
上傳用戶:
資源簡介:LCD 因其輕薄短小,低功耗,無輻射,平面直角顯示,以及影像穩定等特點,當今應用非常廣泛。CPLD(復雜可編程邏輯器件) 是一種具有豐富可編程功能引腳的可編程邏輯器件,不僅可實現常規的邏輯器件功能,還可以實現復雜而獨特的時序邏輯功能。并且具有ISP (在線可編\\r...
上傳時間: 2013-08-16
上傳用戶:zhliu007
資源簡介:本設計的基本要求是以復雜可編程邏輯器件CPLD為基礎,通過在EDA系統軟件ispDesignExpert System 環境下進行數字系統設計,熟練掌握該環境下的功能仿真,時間仿真,管腳鎖定和芯片下載。 本系統基本上比較全面的模擬了計數式數字頻率計,廣泛應用于工業、民用...
上傳時間: 2015-01-11
上傳用戶:王慶才
資源簡介:簡易數字頻率計利用復雜可編程邏輯器件FPGA,VHDL編程將所有功能模塊集成在一塊芯片上。功能模塊包括時基脈沖發生器、計數器、數據鎖存器和顯示電路4部分。設計時先分別設計各功能模塊,并調試得到正確仿真結果,然后將各個功能模塊組合起來。最后作整體仿真、...
上傳時間: 2016-03-20
上傳用戶:qq521
資源簡介:基于可編程邏輯器件FPGA的獨立式鍵盤設計,內部具有硬件去抖動電路。值得一看
上傳時間: 2014-08-10
上傳用戶:熊少鋒
資源簡介:基于可編程邏輯器件CPLD和直接數字頻率合成技術(DDS)的三相多波形函數發生器
上傳時間: 2013-12-24
上傳用戶:baiom
資源簡介:基于FPGA的數字頻率計的設計11利用VHDL 硬件描述語言設計,并在EDA(電子設計自動化) 工具的幫助下,用大規模可編程邏輯器件(FPGA/ CPLD) 實現數字頻率計的設計原理及相關程序
上傳時間: 2013-11-25
上傳用戶:ruan2570406
資源簡介:該文闡述了現場可編程邏輯器件FPGA的主要特點,應用FPGA芯片和VHDL硬件描述語言設計的模擬示波器數字信號顯示系統的設計原理和設計方法。
上傳時間: 2013-09-04
上傳用戶:qweqweqwe
資源簡介:該文闡述了現場可編程邏輯器件FPGA的主要特點,應用FPGA芯片和VHDL硬件描述語言設計的模擬示波器數字信號顯示系統的設計原理和設計方法。
上傳時間: 2013-11-26
上傳用戶:yph853211
資源簡介:基于61單片機的低頻數字式相位測量儀這是一份非常不錯的資料,歡迎下載,希望對您有幫助!
上傳時間: 2022-03-07
上傳用戶:20125101110
資源簡介:復雜可編程邏輯器件的初步介紹,通過一系列的簡單例子,幫助讀者熟悉開發環境和開發語言。
上傳時間: 2013-08-06
上傳用戶:silenthink
資源簡介:嵌入式系統外圍接口電路的復雜可編程邏輯器件實現
上傳時間: 2013-08-31
上傳用戶:zhouli
資源簡介:用復雜可編程邏輯器件(CPLD)實現的數字鐘控系統
上傳時間: 2015-06-02
上傳用戶:xymbian
資源簡介:嵌入式系統外圍接口電路的復雜可編程邏輯器件實現
上傳時間: 2015-09-25
上傳用戶:kr770906
資源簡介:復雜可編程邏輯器件的初步介紹,通過一系列的簡單例子,幫助讀者熟悉開發環境和開發語言。
上傳時間: 2017-08-19
上傳用戶:源碼3
資源簡介:在超聲技術日益發展的今天,一個高質量的超聲信號源成為各種超聲產品的主動力。傳統模擬超聲信號源的智能化控制尚不完善,只能直接產生適當頻率的電信號,用以驅動特定的超聲波換能器。這對于信號源的合理利用是一個較大的弊端。本文介紹了一種采用單片機與復...
上傳時間: 2013-11-25
上傳用戶:wvbxj