亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

linux-<b>FTPD</b>

  • 基于ARM嵌入式Linux的網(wǎng)絡(luò)化監(jiān)控采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)

    目前,嵌入式系統(tǒng)在工業(yè)控制和智能家電等眾多領(lǐng)域得到了廣泛的應(yīng)用。但同時(shí)大量的嵌入式應(yīng)用也對嵌入式設(shè)備的性能和功能提出了更高的要求。隨著國內(nèi)嵌入式應(yīng)用領(lǐng)域的發(fā)展,ARM芯片以其高性能、低功耗、低成本的優(yōu)勢獲得了廣泛的重視和應(yīng)用。嵌入式Linux是在標(biāo)準(zhǔn)Linux基礎(chǔ)上,經(jīng)過適當(dāng)?shù)睾喕?裁剪),然后加入一些特定的功能,形成的一個(gè)精巧的、高效的、滿足特定應(yīng)用需求地專用(定制)操作系統(tǒng),它具有用戶可裁剪、可配置的特點(diǎn)。在各種嵌入式操作系統(tǒng)中,嵌入式Linux憑借其內(nèi)核結(jié)構(gòu)優(yōu)良、功能強(qiáng)大、高性能、穩(wěn)定性好以及源代碼開放等方面的優(yōu)勢,成為了嵌入式系統(tǒng)領(lǐng)域應(yīng)用中的技術(shù)熱點(diǎn)。本論文設(shè)計(jì)了以嵌入式微處理器和嵌入式操作系統(tǒng)為核心的系統(tǒng),并在這個(gè)平臺(tái)上實(shí)現(xiàn)了應(yīng)用軟件,構(gòu)建了一個(gè)嵌入式的數(shù)據(jù)采集和發(fā)布系統(tǒng),可以對設(shè)備數(shù)據(jù)進(jìn)行串口采集,并利用因特網(wǎng)進(jìn)行發(fā)布和控制操作。 為了實(shí)現(xiàn)這些功能,本文選用了Cirrus Logic公司的EP9302(ARM920T)作為系統(tǒng)的核心,以源代碼開放的經(jīng)過裁剪配置的嵌入式Linux為軟件平臺(tái),設(shè)計(jì)了應(yīng)用軟件的設(shè)備數(shù)據(jù)采集、數(shù)據(jù)分析、數(shù)據(jù)交換網(wǎng)關(guān)模塊,實(shí)現(xiàn)了網(wǎng)頁服務(wù)器GoAhead移植,并完成了GoAhead服務(wù)器支持的自己的ASP頁面以及后臺(tái)函數(shù)的編寫,并在此基礎(chǔ)上研究了系統(tǒng)為保證可靠性而采取的一些措施。在整個(gè)系統(tǒng)的設(shè)計(jì)過程中充分發(fā)揮了嵌入式Linux的可移植性好、源代碼公開、開發(fā)成本低的優(yōu)點(diǎn),解決了軟件移植和設(shè)計(jì)編寫、提高系統(tǒng)可靠性等的一系列關(guān)鍵性問題。 本嵌入式系統(tǒng)采集平臺(tái)的用途是實(shí)時(shí)采集被監(jiān)控設(shè)備的當(dāng)前運(yùn)行狀況信息,使用戶能夠遠(yuǎn)程通過網(wǎng)頁瀏覽器及時(shí)掌握被監(jiān)控設(shè)備的運(yùn)行狀況,在必要時(shí)刻根據(jù)需要能夠?qū)υO(shè)備進(jìn)行相關(guān)控制操作和設(shè)置相關(guān)運(yùn)行參數(shù),以便能夠控制被監(jiān)控設(shè)備的運(yùn)行方式。本論文設(shè)計(jì)的嵌入式數(shù)據(jù)采集、發(fā)布系統(tǒng)可以在類似遠(yuǎn)程數(shù)據(jù)控制的系統(tǒng)中得到廣泛應(yīng)用。

    標(biāo)簽: Linux ARM 嵌入式 網(wǎng)絡(luò)

    上傳時(shí)間: 2013-05-27

    上傳用戶:kgylah

  • 嵌入式Linux系統(tǒng)開發(fā)技術(shù)詳解--基于ARM(完整版)

    嵌入式Linux系統(tǒng)開發(fā)技術(shù)詳解--基于ARM(完整版) 詳細(xì)解讀~!

    標(biāo)簽: Linux ARM 嵌入式

    上傳時(shí)間: 2013-07-11

    上傳用戶:咔樂塢

  • linux快速入門

    linux快速入門,華清遠(yuǎn)見的技術(shù)文檔,很值得一看。

    標(biāo)簽: linux 快速入門

    上傳時(shí)間: 2013-05-20

    上傳用戶:lifangyuan12

  • 帶中文注釋的Linux+0.11+源代碼

    帶中文注釋的Linux+0.11+源代碼,對想學(xué)習(xí)和了解linux 內(nèi)核的朋友,有很大的幫助!!

    標(biāo)簽: Linux 0.11 源代碼

    上傳時(shí)間: 2013-07-30

    上傳用戶:liuwei6419

  • Linux內(nèi)核空間設(shè)備驅(qū)動(dòng)程序的開發(fā)

    本文詳細(xì)介紹了Linux平臺(tái)下內(nèi)核空間設(shè)備驅(qū)動(dòng)程序的開發(fā)。在比較proc和dev兩種文件系統(tǒng)的基礎(chǔ)上,分別以PCI設(shè)備和USB設(shè)備的驅(qū)動(dòng)程序開發(fā)為實(shí)例來介紹利用兩種文件系統(tǒng)開發(fā)字符設(shè)備驅(qū)動(dòng)程序的方法。

    標(biāo)簽: Linux 內(nèi)核 設(shè)備驅(qū)動(dòng) 程序

    上傳時(shí)間: 2013-04-24

    上傳用戶:1583060504

  • 基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)與實(shí)現(xiàn)

    隨著電信數(shù)據(jù)傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長,無法滿足特定客戶對高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個(gè)單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個(gè)或者多個(gè)低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計(jì)方案,使用四個(gè)E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調(diào)整機(jī)制,可以動(dòng)態(tài)添加或刪除某條E1鏈路,實(shí)現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實(shí)現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實(shí)現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時(shí)隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和SDRAM實(shí)現(xiàn)多路數(shù)據(jù)的對齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個(gè)數(shù)字電路采用Verilog硬件描述語言設(shè)計(jì),通過前仿真和后仿真的驗(yàn)證.以30萬門的FPGA器件作為硬件實(shí)現(xiàn),經(jīng)過綜合和布線,特別是寫約束和增量布線手動(dòng)調(diào)整電路的布局,降低關(guān)鍵路徑延時(shí),最終滿足設(shè)計(jì)要求.

    標(biāo)簽: FPGA 多路 傳輸 片的設(shè)計(jì)

    上傳時(shí)間: 2013-07-16

    上傳用戶:asdkin

  • 基于FPGA的計(jì)算機(jī)可編程外圍接口芯片的設(shè)計(jì)與實(shí)現(xiàn)

    隨著電子技術(shù)和EDA技術(shù)的發(fā)展,大規(guī)模可編程邏輯器件PLD(Programmable Logic Device)、現(xiàn)場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實(shí)現(xiàn)計(jì)算機(jī)可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計(jì)算機(jī)接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點(diǎn),而且還具有獨(dú)特的用戶可編程能力,從而實(shí)現(xiàn)計(jì)算機(jī)系統(tǒng)的功能重構(gòu).該課題以Altera公司FPGA(FLEX10K)系列產(chǎn)品為載體,在MAX+PLUSⅡ開發(fā)環(huán)境下采用VHDL語言,設(shè)計(jì)并實(shí)現(xiàn)了計(jì)算機(jī)可編程并行接芯片8255的功能.設(shè)計(jì)采用VHDL的結(jié)構(gòu)描述風(fēng)格,依據(jù)芯片功能將系統(tǒng)劃分為內(nèi)核和外圍邏輯兩大模塊,其中內(nèi)核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個(gè)底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計(jì)算機(jī)可編程并行接芯片8255的功能.

    標(biāo)簽: FPGA 計(jì)算機(jī) 可編程 外圍接口

    上傳時(shí)間: 2013-06-08

    上傳用戶:asddsd

  • linux通信

    詳細(xì)講述了各種基于LINUX的通信實(shí)驗(yàn),包括GPRS,紅外線 ,藍(lán)牙 ,無線網(wǎng)絡(luò)等

    標(biāo)簽: linux 通信

    上傳時(shí)間: 2013-07-07

    上傳用戶:cuicuicui

  • 可重構(gòu)FPGA通訊糾錯(cuò)進(jìn)化電路及其實(shí)現(xiàn)

    ASIC對產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運(yùn)算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎(chǔ)上的進(jìn)化硬件(EHW)成為智能硬件電路設(shè)計(jì)的一種新方法.作為進(jìn)化算法和可編程器件技術(shù)相結(jié)合的產(chǎn)物,可重構(gòu)FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實(shí)現(xiàn)方法.論文認(rèn)為面向分類的專用類可重構(gòu)FPGA(ASR-FPGA)的研究,可使可重構(gòu)電路粒度劃分的針對性更強(qiáng)、設(shè)計(jì)更易實(shí)現(xiàn).論文研究的可重構(gòu)FPGA的BCH通訊糾錯(cuò)碼進(jìn)化電路是一類ASR-FPGA電路的具體方法,具有一定的實(shí)用價(jià)值.論文所做的工作主要包括:(1)BCH編譯碼電路的設(shè)計(jì)——求取實(shí)驗(yàn)用BCH碼的生成多項(xiàng)式和校驗(yàn)多項(xiàng)式及其相應(yīng)的矩陣并構(gòu)造實(shí)驗(yàn)用BCH碼;(2)建立基于可重構(gòu)FPGA的基核——構(gòu)造具有可重構(gòu)特性的硬件功能單元,以此作為可重構(gòu)BCH碼電路的設(shè)計(jì)基礎(chǔ);(3)構(gòu)造實(shí)現(xiàn)可重構(gòu)BCH糾錯(cuò)碼電路的方法——建立可重構(gòu)糾錯(cuò)碼硬件電路算法并進(jìn)行實(shí)驗(yàn)驗(yàn)證;(4)在可重構(gòu)糾錯(cuò)碼電路基礎(chǔ)上,構(gòu)造進(jìn)化硬件控制功能塊的結(jié)構(gòu),完成各進(jìn)化RLA控制模塊的驗(yàn)證和實(shí)現(xiàn).課題是將可重構(gòu)BCH碼的編譯碼電路的實(shí)現(xiàn)作為一類ASR-FPGA的研究目標(biāo),主要成果是根據(jù)可編程邏輯電路的特點(diǎn),選擇一種可編程樹的電路模型,并將它作為可重構(gòu)FPGA電路的基核T;通過對循環(huán)BCH糾錯(cuò)碼的構(gòu)造原理和電路結(jié)構(gòu)的研究,將基核模型擴(kuò)展為能滿足糾錯(cuò)碼電路需要的糾錯(cuò)碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進(jìn)行"格式化",使T規(guī)則排列在FPGA上,通過對T的控制端的不同配置來實(shí)現(xiàn)糾錯(cuò)碼的各個(gè)功能單元;在可重構(gòu)基核的基礎(chǔ)上提出了糾錯(cuò)碼重構(gòu)電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進(jìn)化硬件描述語言,通過轉(zhuǎn)換為相應(yīng)的VHDL語言描述以實(shí)現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機(jī)FSM方式實(shí)現(xiàn)了可重構(gòu)糾錯(cuò)碼電路的EHW的各個(gè)控制功能塊.在實(shí)驗(yàn)方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語言和電路圖相結(jié)合的設(shè)計(jì)方法建立了循環(huán)糾錯(cuò)碼基核單元的可重構(gòu)模型,進(jìn)行循環(huán)糾錯(cuò)BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進(jìn)行了FPGA實(shí)現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯(cuò)碼電路,立足于解決基于可重構(gòu)FPGA核的設(shè)計(jì)的基本問題.課題的研究成果及其總結(jié)的一套ASR-FPGA進(jìn)化硬件電路的設(shè)計(jì)方法對實(shí)際的進(jìn)化硬件設(shè)計(jì)具有一定的實(shí)際指導(dǎo)意義,提出的基于專用類基核FPGA電路結(jié)構(gòu)的研究方法為新型進(jìn)化硬件的器件結(jié)構(gòu)的設(shè)計(jì)也可提供一種借鑒.

    標(biāo)簽: FPGA 可重構(gòu) 通訊 糾錯(cuò)

    上傳時(shí)間: 2013-07-01

    上傳用戶:myworkpost

  • cadence 15.7安裝步驟及方法

    cadence 15.7安裝步驟及方法安裝步驟: 1、  證書生成 a、雙擊Crack->keygen.exe, b、HO

    標(biāo)簽: cadence 15.7

    上傳時(shí)間: 2013-07-26

    上傳用戶:xoxoliguozhi

主站蜘蛛池模板: 资兴市| 晋宁县| 崇义县| 扎鲁特旗| 枣阳市| 财经| 博兴县| 织金县| 华亭县| 西安市| 南溪县| 惠水县| 许昌县| 龙川县| 广饶县| 定边县| 遵化市| 上栗县| 东光县| 象山县| 肇东市| 绵阳市| 龙岩市| 甘肃省| 聂荣县| 峡江县| 舒兰市| 读书| 天峨县| 托克逊县| 武乡县| 屏边| 密山市| 柳州市| 灵石县| 定边县| 梅州市| 个旧市| 湖南省| 隆回县| 郯城县|