亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

micro-<b>Accelerometer</b>

  • 基于ZigBee技術的井下綜合人員管理系統(tǒng)

    以德州儀器的CC2430/CC2431 為硬件核心,以Z-stack 為協(xié)議棧,設計了基于ZigBee技術的井下綜合人員管理系統(tǒng),實現(xiàn)了人員定位,井下環(huán)境監(jiān)測,生產(chǎn)指令到達指定礦工等功能。

    標簽: ZigBee 管理系統(tǒng)

    上傳時間: 2013-06-30

    上傳用戶:gyq

  • 基于ARM的嵌入式視頻服務器設計與實現(xiàn)

    視頻監(jiān)控系統(tǒng)是一種先進的、防范能力強的綜合系統(tǒng)。它通過遙控攝像機及其輔助設備(鏡頭、云臺等)直接觀看被監(jiān)控場所的一切情況,同時可以把監(jiān)控場所的圖像內(nèi)容傳送到監(jiān)控中心,進行實時遠程監(jiān)控。隨著計算機、網(wǎng)絡以及圖像處理、傳輸技術的迅猛發(fā)展,視頻監(jiān)控技術也得到飛速發(fā)展,視頻監(jiān)控進入了全數(shù)字化的網(wǎng)絡時代,傳統(tǒng)的模擬視頻監(jiān)控系統(tǒng)和基于PC機的數(shù)字視頻監(jiān)控系統(tǒng)已不能滿足現(xiàn)代社會發(fā)展的需要,基于嵌入式技術的網(wǎng)絡視頻監(jiān)控系統(tǒng)成為視頻監(jiān)控系統(tǒng)發(fā)展的新趨勢,具有廣闊的應用前景和實用價值。 本文在總結分析前人研究成果的基礎上,深入系統(tǒng)地研究了基于ARM和Linux的嵌入式系統(tǒng)開發(fā)技術,給出了基于ARM的嵌入式視頻服務器的總體設計方案和功能規(guī)劃,包括硬件結構和軟件結構,基于B/S(Browser/Server)服務機制的客戶端軟件設計大大降低了客戶端的軟硬件要求。然后,介紹了嵌入式Linux交叉編譯環(huán)境的搭建和嵌入式軟件的開發(fā)過程,通過BootLoader的配置燒寫和Linux內(nèi)核的移植編譯,搭建了嵌入式視頻服務器運行開發(fā)的軟件平臺。最后詳細分析了嵌入式視頻服務器軟件部分各個功能模塊的設計思路及其關鍵代碼實現(xiàn),用Liflux vide04linux APIs實現(xiàn)了視頻圖像的采集,視頻數(shù)據(jù)網(wǎng)絡傳輸采用了基于UDP協(xié)議的IP組播方式,而視頻圖像顯示模塊則采用了自行設計實現(xiàn)的基于IPicture COM接口的ActiveX控件,便于維護、更新和升級。 本文設計的基于ARM的嵌入式視頻服務器安裝設置方便,遠程客戶端用戶通過IE瀏覽器可直接訪問服務器,實時視頻圖像傳輸流暢,無明顯抖動,具有良好的穩(wěn)定性、較高的性價比和一定的實用價值。

    標簽: ARM 嵌入式視頻 服務器

    上傳時間: 2013-05-19

    上傳用戶:彭玖華

  • 基于微加速度計的低功耗無線慣性鼠標的設計Design of wireless inertial mouse based on micro-accelerometer

    提出了一種基于微加速度計的無線慣性鼠標的設計方案。該方案以微加速度計ADXL213 作為信號檢測元件,并采用低功耗處理器MSP430F135 和RF 芯片nRF401 進行信號處

    標簽: micro-accelerometer inertial wireless Design

    上傳時間: 2013-04-24

    上傳用戶:AbuGe

  • 信號的模數(shù)轉換電路

    [學習要求]掌握A/D轉換的基本概念和工作原理,掌握集成A/D轉換器ADC0809的基本應用、設計方法與調(diào)試技術。[重點與難點]重點:集成A/D轉換器的應用及主要性能指標。

    標簽: 信號 模數(shù)轉換電路

    上傳時間: 2013-07-12

    上傳用戶:ninal

  • 8255中文資料, 數(shù)據(jù)手冊

    8255內(nèi)部包括三個并行數(shù)據(jù)輸入/輸出端口,兩個工作方式控制電路,一個讀/寫控制邏輯電路和8位總線緩沖器。各部分功能概括如下: (1)端口A、B、CA口:是一個8位數(shù)據(jù)輸

    標簽: 8255 數(shù)據(jù)手冊

    上傳時間: 2013-05-21

    上傳用戶:隱界最新

  • 基于ARM的RFID讀卡器設計

    射頻識別技術(RFID)是一種通過電磁耦合方式工作的無線識別系統(tǒng),具有保密性強、無接觸式信息傳遞等特點,目前廣泛應用于物流、公共交通、門禁控制等與人們生活密切相關的方方面面。 本論文的目的是開發(fā)出一款讀卡終端設備,支持IS014443標準中規(guī)定的TypeA、Type B兩種類型的卡,具有高級擴展功能,也可以在硬件基礎上進行增減,以適應不同場合的需要。 讀卡器設計中采用嵌入式芯片為處理核心,讀卡功能采用射頻讀卡芯片實現(xiàn)。讀卡器終端具有網(wǎng)絡接口、USB接口和觸摸屏接口。軟件上采用移植嵌入式系統(tǒng)并添加任務的模式實現(xiàn)讀卡器的各功能。通過對軟硬件的調(diào)試實現(xiàn)了RYID讀卡器原理樣機的硬件與軟件平臺構律。

    標簽: RFID ARM 讀卡器

    上傳時間: 2013-06-12

    上傳用戶:450976175

  • 基于FPGA的多路E1反向復用傳輸芯片的設計與實現(xiàn)

    隨著電信數(shù)據(jù)傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡是基于話音傳輸業(yè)務的網(wǎng)絡,已不能適應當前的需求.而建設新的寬帶網(wǎng)絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復用技術是把一個單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個或者多個低速數(shù)據(jù)鏈路上進行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調(diào)整機制,可以動態(tài)添加或刪除某條E1鏈路,實現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡實現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現(xiàn)多路數(shù)據(jù)的對齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個數(shù)字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現(xiàn),經(jīng)過綜合和布線,特別是寫約束和增量布線手動調(diào)整電路的布局,降低關鍵路徑延時,最終滿足設計要求.

    標簽: FPGA 多路 傳輸 片的設計

    上傳時間: 2013-07-16

    上傳用戶:asdkin

  • 基于FPGA的計算機可編程外圍接口芯片的設計與實現(xiàn)

    隨著電子技術和EDA技術的發(fā)展,大規(guī)模可編程邏輯器件PLD(Programmable Logic Device)、現(xiàn)場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實現(xiàn)計算機可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計算機接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點,而且還具有獨特的用戶可編程能力,從而實現(xiàn)計算機系統(tǒng)的功能重構.該課題以Altera公司FPGA(FLEX10K)系列產(chǎn)品為載體,在MAX+PLUSⅡ開發(fā)環(huán)境下采用VHDL語言,設計并實現(xiàn)了計算機可編程并行接芯片8255的功能.設計采用VHDL的結構描述風格,依據(jù)芯片功能將系統(tǒng)劃分為內(nèi)核和外圍邏輯兩大模塊,其中內(nèi)核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機可編程并行接芯片8255的功能.

    標簽: FPGA 計算機 可編程 外圍接口

    上傳時間: 2013-06-08

    上傳用戶:asddsd

  • 可重構FPGA通訊糾錯進化電路及其實現(xiàn)

    ASIC對產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎上的進化硬件(EHW)成為智能硬件電路設計的一種新方法.作為進化算法和可編程器件技術相結合的產(chǎn)物,可重構FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現(xiàn)方法.論文認為面向分類的專用類可重構FPGA(ASR-FPGA)的研究,可使可重構電路粒度劃分的針對性更強、設計更易實現(xiàn).論文研究的可重構FPGA的BCH通訊糾錯碼進化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應的矩陣并構造實驗用BCH碼;(2)建立基于可重構FPGA的基核——構造具有可重構特性的硬件功能單元,以此作為可重構BCH碼電路的設計基礎;(3)構造實現(xiàn)可重構BCH糾錯碼電路的方法——建立可重構糾錯碼硬件電路算法并進行實驗驗證;(4)在可重構糾錯碼電路基礎上,構造進化硬件控制功能塊的結構,完成各進化RLA控制模塊的驗證和實現(xiàn).課題是將可重構BCH碼的編譯碼電路的實現(xiàn)作為一類ASR-FPGA的研究目標,主要成果是根據(jù)可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構FPGA電路的基核T;通過對循環(huán)BCH糾錯碼的構造原理和電路結構的研究,將基核模型擴展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進行"格式化",使T規(guī)則排列在FPGA上,通過對T的控制端的不同配置來實現(xiàn)糾錯碼的各個功能單元;在可重構基核的基礎上提出了糾錯碼重構電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進化硬件描述語言,通過轉換為相應的VHDL語言描述以實現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機FSM方式實現(xiàn)了可重構糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語言和電路圖相結合的設計方法建立了循環(huán)糾錯碼基核單元的可重構模型,進行循環(huán)糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進行了FPGA實現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構FPGA核的設計的基本問題.課題的研究成果及其總結的一套ASR-FPGA進化硬件電路的設計方法對實際的進化硬件設計具有一定的實際指導意義,提出的基于專用類基核FPGA電路結構的研究方法為新型進化硬件的器件結構的設計也可提供一種借鑒.

    標簽: FPGA 可重構 通訊 糾錯

    上傳時間: 2013-07-01

    上傳用戶:myworkpost

  • cadence 15.7安裝步驟及方法

    cadence 15.7安裝步驟及方法安裝步驟: 1、  證書生成 a、雙擊Crack->keygen.exe, b、HO

    標簽: cadence 15.7

    上傳時間: 2013-07-26

    上傳用戶:xoxoliguozhi

主站蜘蛛池模板: 红桥区| 苏州市| 庆云县| 海丰县| 大丰市| 元江| 类乌齐县| 临泉县| 定安县| 静安区| 黑山县| 漳平市| 水富县| 海南省| 永清县| 原阳县| 红河县| 灵台县| 浑源县| 上蔡县| 得荣县| 茌平县| 保定市| 河北省| 木兰县| 汉中市| 昭苏县| 临夏县| 榆林市| 武定县| 彰化县| 陇西县| 苗栗县| 丰台区| 汉川市| 永宁县| 尉氏县| 平原县| 吉木萨尔县| 瑞丽市| 灵寿县|