亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

mimo-<b>mc-CDMA</b>

  • 基于嵌入式ARM的遠程視頻監控系統研究

    隨著科技的進步,視頻監控系統正在向嵌入式、數字化、網絡化方向發展。嵌入式視頻監控系統充分利用大規模集成電路和網絡的科技成果,實現了體積小巧、性能穩定、通訊便利的監控產品。 本文以S3C2410為核心硬件平臺開發了基于嵌入式的遠程視頻監控系統,并對關鍵技術進行了論述和研究。首先給出了系統總體軟硬件設計方案,針對本系統硬件對vivi進行了修改和移植,對編譯和移植Linux內核以及制作YAFFS文件系統也做了深入的研究,重點討論了在嵌入式Linux操作系統下開發USB接口攝像頭驅動程序和利用linux提供的Video4Linux API函數實現視頻數據采集,其次采用背景差法實現了對視頻圖像中運動目標的檢測,然后通過MJPEG壓縮算法實現了視頻數據壓縮,接著介紹了在Linux下基于TCP/IP協議的socket編程,實現了視頻數據的網絡發送。最后著重論述了嵌入式Web服務器的設計,編寫了視頻監控主界面程序,并實現了基于B/S模式的視頻監控系統結構。 本系統采用模塊化設計方法,使得設計更加簡潔、高效,具有良好的擴展性和易用性,有利于系統升級。另外采用嵌入式的方法,系統成本較低,易于推廣使用。

    標簽: ARM 嵌入式 遠程視頻監控 系統研究

    上傳時間: 2013-04-24

    上傳用戶:小楓殘月

  • 基于ARM的嵌入式視頻服務器設計與實現

    視頻監控系統是一種先進的、防范能力強的綜合系統。它通過遙控攝像機及其輔助設備(鏡頭、云臺等)直接觀看被監控場所的一切情況,同時可以把監控場所的圖像內容傳送到監控中心,進行實時遠程監控。隨著計算機、網絡以及圖像處理、傳輸技術的迅猛發展,視頻監控技術也得到飛速發展,視頻監控進入了全數字化的網絡時代,傳統的模擬視頻監控系統和基于PC機的數字視頻監控系統已不能滿足現代社會發展的需要,基于嵌入式技術的網絡視頻監控系統成為視頻監控系統發展的新趨勢,具有廣闊的應用前景和實用價值。 本文在總結分析前人研究成果的基礎上,深入系統地研究了基于ARM和Linux的嵌入式系統開發技術,給出了基于ARM的嵌入式視頻服務器的總體設計方案和功能規劃,包括硬件結構和軟件結構,基于B/S(Browser/Server)服務機制的客戶端軟件設計大大降低了客戶端的軟硬件要求。然后,介紹了嵌入式Linux交叉編譯環境的搭建和嵌入式軟件的開發過程,通過BootLoader的配置燒寫和Linux內核的移植編譯,搭建了嵌入式視頻服務器運行開發的軟件平臺。最后詳細分析了嵌入式視頻服務器軟件部分各個功能模塊的設計思路及其關鍵代碼實現,用Liflux vide04linux APIs實現了視頻圖像的采集,視頻數據網絡傳輸采用了基于UDP協議的IP組播方式,而視頻圖像顯示模塊則采用了自行設計實現的基于IPicture COM接口的ActiveX控件,便于維護、更新和升級。 本文設計的基于ARM的嵌入式視頻服務器安裝設置方便,遠程客戶端用戶通過IE瀏覽器可直接訪問服務器,實時視頻圖像傳輸流暢,無明顯抖動,具有良好的穩定性、較高的性價比和一定的實用價值。

    標簽: ARM 嵌入式視頻 服務器

    上傳時間: 2013-05-19

    上傳用戶:彭玖華

  • 8255中文資料, 數據手冊

    8255內部包括三個并行數據輸入/輸出端口,兩個工作方式控制電路,一個讀/寫控制邏輯電路和8位總線緩沖器。各部分功能概括如下: (1)端口A、B、CA口:是一個8位數據輸

    標簽: 8255 數據手冊

    上傳時間: 2013-05-21

    上傳用戶:隱界最新

  • 基于ARM的RFID讀卡器設計

    射頻識別技術(RFID)是一種通過電磁耦合方式工作的無線識別系統,具有保密性強、無接觸式信息傳遞等特點,目前廣泛應用于物流、公共交通、門禁控制等與人們生活密切相關的方方面面。 本論文的目的是開發出一款讀卡終端設備,支持IS014443標準中規定的TypeA、Type B兩種類型的卡,具有高級擴展功能,也可以在硬件基礎上進行增減,以適應不同場合的需要。 讀卡器設計中采用嵌入式芯片為處理核心,讀卡功能采用射頻讀卡芯片實現。讀卡器終端具有網絡接口、USB接口和觸摸屏接口。軟件上采用移植嵌入式系統并添加任務的模式實現讀卡器的各功能。通過對軟硬件的調試實現了RYID讀卡器原理樣機的硬件與軟件平臺構律。

    標簽: RFID ARM 讀卡器

    上傳時間: 2013-06-12

    上傳用戶:450976175

  • 基于FPGA的多路E1反向復用傳輸芯片的設計與實現

    隨著電信數據傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網絡是基于話音傳輸業務的網絡,已不能適應當前的需求.而建設新的寬帶網絡需要相當大的投資且建設工期長,無法滿足特定客戶對高速數據傳輸的近期需求.反向復用技術是把一個單一的高速數據流在發送端拆散并放在兩個或者多個低速數據鏈路上進行傳輸,在接收端再還原為高速數據流.該文提出一種基于FPGA的多路E1反向復用傳輸芯片的設計方案,使用四個E1構成高速數據的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調整機制,可以動態添加或刪除某條E1鏈路,實現靈活、高效的利用現有網絡實現視頻、數據等高速數據的傳輸,能夠節省帶寬資源,降低成本,滿足客戶的需求.系統分為發送和接收兩部分.發送電路實現四路E1的成幀操作,數據拆分采用線路循環與幀間插相結合的方法,A路插滿一幀(30時隙)后,轉入B路E1間插數據,依此類推,循環間插所有的數據.接收電路進行HDB3解碼,幀同步定位(子幀同步和復幀同步),線路延遲判斷,FIFO和SDRAM實現多路數據的對齊,最后按照約定的高速數據流的幀格式輸出數據.整個數字電路采用Verilog硬件描述語言設計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現,經過綜合和布線,特別是寫約束和增量布線手動調整電路的布局,降低關鍵路徑延時,最終滿足設計要求.

    標簽: FPGA 多路 傳輸 片的設計

    上傳時間: 2013-07-16

    上傳用戶:asdkin

  • 基于FPGA的計算機可編程外圍接口芯片的設計與實現

    隨著電子技術和EDA技術的發展,大規模可編程邏輯器件PLD(Programmable Logic Device)、現場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規模集成電路芯片,實現計算機可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規模PLD或FPGA的計算機接口電路不僅具有集成度高、體積小和功耗低等優點,而且還具有獨特的用戶可編程能力,從而實現計算機系統的功能重構.該課題以Altera公司FPGA(FLEX10K)系列產品為載體,在MAX+PLUSⅡ開發環境下采用VHDL語言,設計并實現了計算機可編程并行接芯片8255的功能.設計采用VHDL的結構描述風格,依據芯片功能將系統劃分為內核和外圍邏輯兩大模塊,其中內核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機可編程并行接芯片8255的功能.

    標簽: FPGA 計算機 可編程 外圍接口

    上傳時間: 2013-06-08

    上傳用戶:asddsd

  • cadence 15.7安裝步驟及方法

    cadence 15.7安裝步驟及方法安裝步驟: 1、  證書生成 a、雙擊Crack->keygen.exe, b、HO

    標簽: cadence 15.7

    上傳時間: 2013-07-26

    上傳用戶:xoxoliguozhi

  • 基于DSP和FPGA的運動控制技術的研究

    該課題通過對開放式數控技術的全面調研和對運動控制技術的深入研究,并針對國內運動控制技術的研究起步較晚的現狀,結合激光雕刻領域的具體需要,緊跟當前運動控制技術研究的發展趨勢,吸收了世界開放式數控技術和相關運動控制技術的最新成果,采納了基于DSP和FPGA的方案,研制了一款比較新穎的、功能強大的、具有很大柔性的四軸多功能運動控制卡.該論文主要內容如下:首先,通過對制造業、開放式數控系統、運動控制卡等行業現狀的全面調研,基于對運動系統控制技術的深入學習,在比較了幾種常用的運動控制方案的基礎上,確定了基于DSP和FPGA的運動控制設計方案,并規劃了板卡的總體結構.其次,針對運動控制中的一些具體問題,如高速、高精度、運動平穩性、實時控制以及多軸聯動等,在FPGA上設計了功能相互獨立的四軸運動控制電路,仔細規劃并定義了各個寄存器的具體功能,設計了功能完善的加/減速控制電路、變頻分配電路、倍頻分頻電路和三個功能各異的計數器電路等,完全實現了S-曲線升降速運動、自動降速點運動、A/B相編碼器倍頻計數電路等特殊功能.再次,介紹了DSP在運動控制中的作用,合理規劃了DSP指令的形成過程,并對DSP軟件的具體實現進行了框架性的設計.然后,根據光電隔離原理設計了數字輸入/輸出電路;結合DAC原理設計了四路模擬輸出電路;實現了PCI接口電路的設計;并針對常見的干擾現象,提出了有效的抗干擾措施.最后,利用運動控制卡強大的運動控制功能,并針對激光雕刻行業進行大幅圖形掃描時需要實時處理大量的圖形數據的特別需要,在板卡第四軸完全實現了激光控制功能,并基于FPGA內部的16KBit塊RAM,開辟了大量數據區以便進行大幅圖形的實時處理.

    標簽: FPGA DSP 運動控制

    上傳時間: 2013-06-09

    上傳用戶:youlongjian0

  • 基于DSP和FPGA的CDMA多用戶檢測技術

    隨著社會的進步及移動用戶的迅猛增長,第三代移動通信越來越受到各界的重視。多用戶檢測技術是第三代移動通信中重要的技術之一;常規CDMA接收機采用匹配濾波器的結構,但是這種結構的接收機并沒有考慮到信道中多址干擾的存在,使彼此間影響減少來提高系統容量;而功控的方法也沒有從接收信號中真正去除多址干擾,只能緩解這種矛盾,不能從根本上解決問題。要想真正消除干擾,大幅度提高系統容量,必須通過多址對消和多用戶檢測技術。 本文首先介紹了CDMA的基本原理和多用戶檢測的基本原理。然后重點介紹和分析各種多用戶檢測的原理,然后依據多用戶檢測的四個技術指標對各種多用戶檢測的方法進行比較,從中選擇實現簡單,性能優越的解相關檢測器來作為實現的標的算法。 然后,本文重點研究分析解相關檢測器的原理,給出了實現解相關檢測器的系統設計的流程,其中包括硬件電路的搭建和軟件實現的方法。硬件電路是基于DSP(TI公司的TMS320C5402)和FPGA(Altera公司的EP1K10Q208-3)來完成。軟件部分主要采用C語言來完成。 本文系統研究了多用戶檢測技術,并實現了解相關算法,在理論研究和實際應用方面都有一定的價值。

    標簽: CDMA FPGA DSP 多用

    上傳時間: 2013-07-29

    上傳用戶:anpa

  • 基于FPGA的CDMA基站基帶系統

    移動通信是目前通信技術中發展最快的領域之一,CDMA技術憑借其良好的抗噪性、保密性和低功率等優勢成為第三代移動通信的關鍵技術。目前大規模可編程邏輯器件FPGA為CDMA移動通信系統的設計提供了新的技術手段。 本文在深入分析CDMA通信系統的原理和特點的基礎上,提出了CDMA基站基帶系統的總體設計方案,論述了CDMA基站基帶系統前向鏈路和反向鏈路中各個信號處理模塊的工作原理,對CRC編碼模塊、卷積編碼模塊、塊交織器、PN碼生成器、Walsh碼發生器、基帶成形濾波器、QPSK調制器、PN碼捕獲與跟蹤模塊、Viterbi譯碼器等CDMA基站基帶系統的各個模塊進行了基于FPGA的建模和設計,取得了一些有價值的階段性成果。這些對CDMA移動通信系統進行深入探索、研究和設計,具有一定的學術意義和應用價值。

    標簽: FPGA CDMA 基站 基帶系統

    上傳時間: 2013-04-24

    上傳用戶:daguda

主站蜘蛛池模板: 广河县| 措美县| 新丰县| 江西省| 时尚| 林周县| 神池县| 宁城县| 泸定县| 威远县| 苏尼特右旗| 韩城市| 正宁县| 财经| 澄迈县| 南京市| 潢川县| 满洲里市| 延长县| 应城市| 依兰县| 项城市| 台北市| 清徐县| 沙河市| 运城市| 襄汾县| 舒城县| 炎陵县| 杂多县| 金乡县| 嘉黎县| 开鲁县| 曲阳县| 上杭县| 南投县| 邹平县| 湟中县| 汶川县| 无锡市| 望都县|