altera i2c slave ip核verilog 編寫
標簽: verilog altera slave i2c
上傳時間: 2013-12-09
上傳用戶:nanxia
This an exercise in using finite state machines.基于ALTERA的DE2開發 平臺,設計一個有限狀態機FSM(finite state machines).
標簽: exercise machines ALTERA finite
上傳時間: 2013-12-28
上傳用戶:邶刖
Simulation with Modelsim Simulation with Modelsim.rar
標簽: Simulation Modelsim with
上傳時間: 2013-12-10
上傳用戶:Ants
modelsim + debussy腳本
標簽: modelsim debussy 腳本
上傳時間: 2016-06-11
上傳用戶:changeboy
modelsim+dc開發的4級流水線結構的MIPS CPU,完成基本的邏輯運算和跳轉。測試程序為希爾排序,結果正確。
標簽: modelsim MIPS CPU dc
上傳時間: 2014-01-03
上傳用戶:love_stanford
Altera usb blaster 資料
標簽: blaster Altera usb
上傳時間: 2013-12-18
上傳用戶:黃華強
分頻器是FPGA設計中使用頻率非常高的基本單元之一。盡管目前在大部分設計中還廣泛使用集成鎖相環(如altera的PLL,Xilinx的DLL)來進行時鐘的分頻、倍頻以及相移設計,但是,對于時鐘要求不太嚴格的設計,通過自主設計進行時鐘分頻的實現方法仍然非常流行。首先這種方法可以節省鎖相環資源,再者,這種方式只消耗不多的邏輯單元就可以達到對時鐘操作的目的。 偶數倍分頻:偶數倍分頻應該是大家都比較熟悉的分頻,通過計數器計數是完全可以實現的。如進行N倍偶數分頻,那么可以通過由待分頻的時鐘觸發計數器計數,當計數器從0計數到N/2-1時,輸出時鐘進行翻轉,并給計數器一個復位信號,使得下一個時鐘從零開始計數。以此循環下去。這種方法可以實現任意的偶數分頻。
標簽: altera FPGA PLL 分頻器
上傳時間: 2016-06-14
上傳用戶:wpwpwlxwlx
altera公司max2系列開發板原理圖,希望大家喜歡。
標簽: altera max2 開發板原理圖
上傳用戶:bcjtao
Altera公司調試CPLD/FPGA用的USBblaster的制作文檔,很詳細的,已經實踐過,絕對沒有問題
標簽: USBblaster Altera CPLD FPGA
上傳時間: 2013-12-25
上傳用戶:huannan88
現代通信系統要求通信距離遠、通信容量大、傳輸質量好。作為其關鍵技術之一的調制解調技術一直是人們研究的一 個重要方向。討論和仿真實現了基于FPGA的數字化DPSK調制解調系統。用Altera公司的FPGA開發平臺Quartus II 3.0實現了一 個對基帶信號的DPSK調制解調系統模型的仿真。
標簽: Altera FPGA DPSK 現代通信
上傳時間: 2016-06-15
上傳用戶:shawvi
蟲蟲下載站版權所有 京ICP備2021023401號-1