亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁(yè)| 資源下載| 資源專輯| 精品軟件
登錄| 注冊(cè)

pcb電流大小

  • LED恒流驅(qū)動(dòng)器的幾種類型

    LED恒流驅(qū)動(dòng)器的幾種類型:

    標(biāo)簽: LED 恒流驅(qū)動(dòng)器

    上傳時(shí)間: 2013-06-22

    上傳用戶:lrx1992

  • 開關(guān)電源PCB制版布線基本要求詳解

    開關(guān)電源PCB制版布線基本要求詳解+如何創(chuàng)建優(yōu)秀的開關(guān)電源PCB版圖設(shè)計(jì)

    標(biāo)簽: PCB 開關(guān)電源 布線

    上傳時(shí)間: 2013-04-24

    上傳用戶:zhliu007

  • 教你如何在orcad設(shè)計(jì)原理圖怎樣在powerpcb中生成PCB的步驟及方法

    教你如何在orcad設(shè)計(jì)原理圖怎樣在powerpcb中生成PCB的步驟及方法

    標(biāo)簽: powerpcb orcad PCB 設(shè)計(jì)原理

    上傳時(shí)間: 2013-07-05

    上傳用戶:huyanju

  • PCB布線規(guī)則

    PCB布線的規(guī)則PCB布線的規(guī)則PCB布線的規(guī)則PCB布線的規(guī)則PCB布線的規(guī)則

    標(biāo)簽: PCB 布線規(guī)則

    上傳時(shí)間: 2013-06-15

    上傳用戶:caiiicc

  • 多層PCB電路板設(shè)計(jì)方法 protel

    多層PCB電路板設(shè)計(jì)方法,詳盡的介紹了多層板的設(shè)計(jì),圖文并茂。(PROTEL)

    標(biāo)簽: protel PCB 多層 電路板

    上傳時(shí)間: 2013-06-20

    上傳用戶:nairui21

  • 基于DSPFPGA的數(shù)字電視條件接收系統(tǒng)

    這篇論文以數(shù)字電視條件接收系統(tǒng)為研究對(duì)象,系統(tǒng)硬件設(shè)計(jì)以DSP和FPGA為實(shí)現(xiàn)平臺(tái),采用以DSP實(shí)現(xiàn)其加密算法、以FPGA實(shí)現(xiàn)其外圍電路,對(duì)數(shù)字電視條件接收系統(tǒng)進(jìn)行設(shè)計(jì)。首先根據(jù)數(shù)字電視條件接收系統(tǒng)的原理及其軟硬分離的發(fā)展趨勢(shì),提出采用 DSP+FPGA結(jié)構(gòu)的設(shè)計(jì)方式,將ECC與AES加密算法應(yīng)用于SK與CW的加密;根據(jù)其原理對(duì)系統(tǒng)進(jìn)行總體設(shè)計(jì),同時(shí)對(duì)系統(tǒng)各部分的硬件原理圖進(jìn)行詳細(xì)設(shè)計(jì),并進(jìn)行 PCB設(shè)計(jì)。其次采用從上而下的設(shè)計(jì)方式,對(duì)FPGA實(shí)現(xiàn)的邏輯功能劃分為各個(gè)功能模塊,然后再對(duì)各個(gè)模塊進(jìn)行設(shè)計(jì)、仿真。采用Quartus Ⅱ7.2軟件對(duì)FPGA實(shí)現(xiàn)的邏輯功能進(jìn)行設(shè)計(jì)、仿真。仿真結(jié)果表明:基于通用加擾算法(CSA)的加擾器模塊,滿足TS流加擾要求;塊加密模塊的最高時(shí)鐘頻率達(dá)到229.89MHz,流加密模塊的最高時(shí)鐘頻率達(dá)到331.27MHz,對(duì)于實(shí)際的碼流來(lái)說(shuō),具有比較大的時(shí)序裕量;DSP接口模塊滿足 ADSP BF-535的讀寫時(shí)序;包處理模塊實(shí)現(xiàn)對(duì)加密后數(shù)據(jù)的包處理。最后對(duì)條件接收系統(tǒng)中加密算法程序采用結(jié)構(gòu)化、模塊化的編程方式進(jìn)行設(shè)計(jì)。 ECC設(shè)計(jì)時(shí)采用C語(yǔ)言與匯編語(yǔ)言混合編程,充分利用兩種編程語(yǔ)言的優(yōu)勢(shì)。將ECC 與AES加密算法在VisualDSP++3.0開發(fā)環(huán)境下進(jìn)行驗(yàn)證,并下載至ADSP BF-535評(píng)估板上運(yùn)行。輸出結(jié)果表明:有限域運(yùn)算匯編語(yǔ)言編程的實(shí)現(xiàn)方式,其運(yùn)行速度明顯提高, 192位加法提高380個(gè)時(shí)鐘周期,32位乘法提高92個(gè)時(shí)鐘周期;ECC與AES達(dá)到加密要求。上述工作對(duì)數(shù)字電視條件接收系統(tǒng)的設(shè)計(jì)具有實(shí)際的應(yīng)用價(jià)值。關(guān)鍵詞:條件接收,DSP,F(xiàn)PGA,ECC,AEs

    標(biāo)簽: DSPFPGA 數(shù)字電視 條件接收系統(tǒng)

    上傳時(shí)間: 2013-07-03

    上傳用戶:www240697738

  • sop-4 pcb封裝圖

    sop-4 pcb封裝圖,非常難找,自己做了一個(gè)

    標(biāo)簽: sop pcb 封裝

    上傳時(shí)間: 2013-06-08

    上傳用戶:cy_ewhat

  • 四路DVBC調(diào)制器的設(shè)計(jì)

    隨著數(shù)字時(shí)代的到來(lái),信息化程度的不斷提高,人們相互之間的信息和數(shù)據(jù)交換日益增加。正交幅度調(diào)制器(QAM Modulator)作為一種高頻譜利用率的數(shù)字調(diào)制方式,在數(shù)字電視廣播、固定寬帶無(wú)線接入、衛(wèi)星通信、數(shù)字微波傳輸?shù)葘拵ㄐ蓬I(lǐng)域得到了廣泛應(yīng)用。 近年來(lái),集成電路和數(shù)字通信技術(shù)飛速發(fā)展,F(xiàn)PGA作為集成度高、使用方便、代碼可移植性等優(yōu)點(diǎn)的通用邏輯開發(fā)芯片,在電子設(shè)計(jì)行業(yè)深受歡迎,市場(chǎng)占有率不斷攀升。本文研究基于FPGA與AD9857實(shí)現(xiàn)四路QAM調(diào)制的全過(guò)程。FPGA實(shí)現(xiàn)信源處理、信道編碼輸出四路基帶I/Q信號(hào),AD9857實(shí)現(xiàn)對(duì)四路I/Q信號(hào)的調(diào)制,輸出中頻信號(hào)。本文具體內(nèi)容總結(jié)如下: 1.介紹國(guó)內(nèi)數(shù)字電視發(fā)展?fàn)顩r、國(guó)內(nèi)國(guó)際的數(shù)字電視標(biāo)準(zhǔn),并詳細(xì)介紹國(guó)內(nèi)有線電視的系統(tǒng)組成及QAM調(diào)制器的發(fā)展過(guò)程。 2.研究了QAM調(diào)制原理,其中包括信源編碼、TS流標(biāo)準(zhǔn)格式轉(zhuǎn)換、信道編碼的原理及AD9857的工作原理等。并著重研究了信道編碼過(guò)程,包括能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼等。 3.深入研究了基于FPAG與AD9857電路設(shè)計(jì),其中包括詳細(xì)研究了FPGA與AD9857的電路設(shè)計(jì)、在allegro下的PCB設(shè)計(jì)及光繪文件的制作,并做成成品。 4.簡(jiǎn)單介紹了FPGA的開發(fā)流程。 5.深入研究了基于FPAG代碼開發(fā),其中主要包括I2C接口實(shí)現(xiàn),ASI到SPI的轉(zhuǎn)換,信道編碼中的TS流包處理、能量擴(kuò)散、RS編碼、數(shù)據(jù)交織、星座映射與差分編碼的實(shí)現(xiàn)及AD9857的FPGA控制使其實(shí)現(xiàn)四路QAM的調(diào)制。 6.介紹代碼測(cè)試、電路測(cè)試及系統(tǒng)指標(biāo)測(cè)試。 最終系統(tǒng)指標(biāo)測(cè)試表明基于FPGA與AD9857的四路DVB-C調(diào)制器基本達(dá)到了國(guó)標(biāo)的要求。

    標(biāo)簽: DVBC 調(diào)制器

    上傳時(shí)間: 2013-07-05

    上傳用戶:leehom61

  • 原理圖和pcb圖的漢化 方法

    原理圖和pcb圖的漢化 方法 PowerLogic漢化 PowerPCB漢化

    標(biāo)簽: pcb 原理圖 漢化

    上傳時(shí)間: 2013-06-12

    上傳用戶:jjq719719

  • QFN SMT工藝設(shè)計(jì)指導(dǎo)

    QFN SMT工藝設(shè)計(jì)指導(dǎo).pdf 一、基本介紹 QFN(Quad Flat No Lead)是一種相對(duì)比較新的IC封裝形式,但由于其獨(dú)特的優(yōu)勢(shì),其應(yīng)用得到了快速的增長(zhǎng)。QFN是一種無(wú)引腳封裝,它有利于降低引腳間的自感應(yīng)系數(shù),在高頻領(lǐng)域的應(yīng)用優(yōu)勢(shì)明顯。QFN外觀呈正方形或矩形,大小接近于CSP,所以很薄很輕。元件底部具有與底面水平的焊端,在中央有一個(gè)大面積裸露焊端用來(lái)導(dǎo)熱,圍繞大焊端的外圍四周有實(shí)現(xiàn)電氣連接的I/O焊端,I/O焊端有兩種類型:一種只裸露出元件底部的一面,其它部分被封裝在元件內(nèi);另一種焊端有裸露在元件側(cè)面的部分。 QFN采用周邊引腳方式使PCB布線更靈活,中央裸露的銅焊端提供了良好的導(dǎo)熱性能和電性能。這些特點(diǎn)使QFN在某些對(duì)體積、重量、熱性能、電性能要求高的電子產(chǎn)品中得到了重用。 由于QFN是一種較新的IC封裝形式,IPC-SM-782等PCB設(shè)計(jì)指南上都未包含相關(guān)內(nèi)容,本文可以幫助指導(dǎo)用戶進(jìn)行QFN的焊盤設(shè)計(jì)和生產(chǎn)工藝設(shè)計(jì)。但需要說(shuō)明的是本文只是提供一些基本知識(shí)供參考,用戶需要在實(shí)際生產(chǎn)中不斷積累經(jīng)驗(yàn),優(yōu)化焊盤設(shè)計(jì)和生產(chǎn)工藝設(shè)計(jì)方案,以取得令人滿意的焊接效果

    標(biāo)簽: QFN SMT 工藝 設(shè)計(jì)指導(dǎo)

    上傳時(shí)間: 2013-04-24

    上傳用戶:吳之波123

主站蜘蛛池模板: 孟州市| 庄河市| 寿宁县| 大竹县| 泸定县| 安康市| 岢岚县| 吉林省| 永嘉县| 绥中县| 连江县| 犍为县| 宾阳县| 宁化县| 鲜城| 廊坊市| 娱乐| 内黄县| 桐梓县| 读书| 五台县| 治多县| 全南县| 宽甸| 礼泉县| 拉孜县| 新乐市| 石楼县| 讷河市| 准格尔旗| 云林县| 枞阳县| 奉新县| 乾安县| 托克逊县| 承德县| 吉首市| 永和县| 溧阳市| 集安市| 汝城县|