集中抄表系統(tǒng)是一個集現(xiàn)代化管理、計算機(jī)應(yīng)用、現(xiàn)代通訊技術(shù)、自動控制、信息等多學(xué)科技術(shù)于一體,實現(xiàn)電力營銷監(jiān)控、電力營銷管理、營業(yè)抄收、數(shù)據(jù)采集和網(wǎng)絡(luò)連接等多種功能的一個完整的系統(tǒng)。 本文設(shè)計了基于GPRS與ARM技術(shù)的集抄系統(tǒng),充分利用GPRS通信實時在線、按流量計費、高速傳輸?shù)膬?yōu)點。本系統(tǒng)采用的是華為的GTM900-B模塊,適用于小數(shù)據(jù)量傳送的場合,用戶無需實現(xiàn)PPP協(xié)議也可實現(xiàn)數(shù)據(jù)傳輸功能。基于GPRS與ARM的集中抄表系統(tǒng)包含三個主要的組成部分:基于.NET平臺的系統(tǒng)管理中心(主站),基于GPRS的通信網(wǎng)絡(luò)和基于ARM平臺的終端系統(tǒng)。系統(tǒng)管理中心負(fù)責(zé)系統(tǒng)數(shù)據(jù)的采集、存儲和分析等功能;終端系統(tǒng)實現(xiàn)遠(yuǎn)程用電設(shè)備的信息采集和控制;通信網(wǎng)絡(luò)則在管理中心和終端系統(tǒng)間建立數(shù)據(jù)傳輸鏈路。基于GPRS與ARM的集中抄表系統(tǒng)豐富了以往系統(tǒng)原有的應(yīng)用功能,提升了集中抄表系統(tǒng)的綜合性能。 經(jīng)過測試,本系統(tǒng)能夠順利的進(jìn)行撥號,與主站進(jìn)行正常的數(shù)據(jù)發(fā)送和接收,能正常的對電表數(shù)據(jù)進(jìn)行采集和上位機(jī)管理命令下發(fā),達(dá)到了預(yù)期的效果和設(shè)計要求。本系統(tǒng)已經(jīng)在湖北石首,黃岡,黃石,十堰和湖南部分縣、市有一定規(guī)模的應(yīng)用。在石首地區(qū)復(fù)雜的供電環(huán)境下,20個臺區(qū)所有電表的數(shù)據(jù)都能按時正確的收集到主站,終端也能正常響應(yīng)主站下發(fā)的命令,實現(xiàn)設(shè)計的功能,證明了本系統(tǒng)運行穩(wěn)定可靠,有利于配電網(wǎng)絡(luò)運行的安全性和經(jīng)濟(jì)性管理,對加強(qiáng)用電管理和提高電網(wǎng)供電質(zhì)量起到了積極的作用。
標(biāo)簽: GPRS ARM 抄表系統(tǒng)
上傳時間: 2013-06-29
上傳用戶:jing911003
隨著科技的進(jìn)步,視頻監(jiān)控系統(tǒng)正在向嵌入式、數(shù)字化、網(wǎng)絡(luò)化方向發(fā)展。嵌入式視頻監(jiān)控系統(tǒng)充分利用大規(guī)模集成電路和網(wǎng)絡(luò)的科技成果,實現(xiàn)了體積小巧、性能穩(wěn)定、通訊便利的監(jiān)控產(chǎn)品。 本文以S3C2410為核心硬件平臺開發(fā)了基于嵌入式的遠(yuǎn)程視頻監(jiān)控系統(tǒng),并對關(guān)鍵技術(shù)進(jìn)行了論述和研究。首先給出了系統(tǒng)總體軟硬件設(shè)計方案,針對本系統(tǒng)硬件對vivi進(jìn)行了修改和移植,對編譯和移植Linux內(nèi)核以及制作YAFFS文件系統(tǒng)也做了深入的研究,重點討論了在嵌入式Linux操作系統(tǒng)下開發(fā)USB接口攝像頭驅(qū)動程序和利用linux提供的Video4Linux API函數(shù)實現(xiàn)視頻數(shù)據(jù)采集,其次采用背景差法實現(xiàn)了對視頻圖像中運動目標(biāo)的檢測,然后通過MJPEG壓縮算法實現(xiàn)了視頻數(shù)據(jù)壓縮,接著介紹了在Linux下基于TCP/IP協(xié)議的socket編程,實現(xiàn)了視頻數(shù)據(jù)的網(wǎng)絡(luò)發(fā)送。最后著重論述了嵌入式Web服務(wù)器的設(shè)計,編寫了視頻監(jiān)控主界面程序,并實現(xiàn)了基于B/S模式的視頻監(jiān)控系統(tǒng)結(jié)構(gòu)。 本系統(tǒng)采用模塊化設(shè)計方法,使得設(shè)計更加簡潔、高效,具有良好的擴(kuò)展性和易用性,有利于系統(tǒng)升級。另外采用嵌入式的方法,系統(tǒng)成本較低,易于推廣使用。
標(biāo)簽: ARM 嵌入式 遠(yuǎn)程視頻監(jiān)控 系統(tǒng)研究
上傳時間: 2013-04-24
上傳用戶:小楓殘月
以德州儀器的CC2430/CC2431 為硬件核心,以Z-stack 為協(xié)議棧,設(shè)計了基于ZigBee技術(shù)的井下綜合人員管理系統(tǒng),實現(xiàn)了人員定位,井下環(huán)境監(jiān)測,生產(chǎn)指令到達(dá)指定礦工等功能。
標(biāo)簽: ZigBee 管理系統(tǒng)
上傳時間: 2013-06-30
上傳用戶:gyq
視頻監(jiān)控系統(tǒng)是一種先進(jìn)的、防范能力強(qiáng)的綜合系統(tǒng)。它通過遙控攝像機(jī)及其輔助設(shè)備(鏡頭、云臺等)直接觀看被監(jiān)控場所的一切情況,同時可以把監(jiān)控場所的圖像內(nèi)容傳送到監(jiān)控中心,進(jìn)行實時遠(yuǎn)程監(jiān)控。隨著計算機(jī)、網(wǎng)絡(luò)以及圖像處理、傳輸技術(shù)的迅猛發(fā)展,視頻監(jiān)控技術(shù)也得到飛速發(fā)展,視頻監(jiān)控進(jìn)入了全數(shù)字化的網(wǎng)絡(luò)時代,傳統(tǒng)的模擬視頻監(jiān)控系統(tǒng)和基于PC機(jī)的數(shù)字視頻監(jiān)控系統(tǒng)已不能滿足現(xiàn)代社會發(fā)展的需要,基于嵌入式技術(shù)的網(wǎng)絡(luò)視頻監(jiān)控系統(tǒng)成為視頻監(jiān)控系統(tǒng)發(fā)展的新趨勢,具有廣闊的應(yīng)用前景和實用價值。 本文在總結(jié)分析前人研究成果的基礎(chǔ)上,深入系統(tǒng)地研究了基于ARM和Linux的嵌入式系統(tǒng)開發(fā)技術(shù),給出了基于ARM的嵌入式視頻服務(wù)器的總體設(shè)計方案和功能規(guī)劃,包括硬件結(jié)構(gòu)和軟件結(jié)構(gòu),基于B/S(Browser/Server)服務(wù)機(jī)制的客戶端軟件設(shè)計大大降低了客戶端的軟硬件要求。然后,介紹了嵌入式Linux交叉編譯環(huán)境的搭建和嵌入式軟件的開發(fā)過程,通過BootLoader的配置燒寫和Linux內(nèi)核的移植編譯,搭建了嵌入式視頻服務(wù)器運行開發(fā)的軟件平臺。最后詳細(xì)分析了嵌入式視頻服務(wù)器軟件部分各個功能模塊的設(shè)計思路及其關(guān)鍵代碼實現(xiàn),用Liflux vide04linux APIs實現(xiàn)了視頻圖像的采集,視頻數(shù)據(jù)網(wǎng)絡(luò)傳輸采用了基于UDP協(xié)議的IP組播方式,而視頻圖像顯示模塊則采用了自行設(shè)計實現(xiàn)的基于IPicture COM接口的ActiveX控件,便于維護(hù)、更新和升級。 本文設(shè)計的基于ARM的嵌入式視頻服務(wù)器安裝設(shè)置方便,遠(yuǎn)程客戶端用戶通過IE瀏覽器可直接訪問服務(wù)器,實時視頻圖像傳輸流暢,無明顯抖動,具有良好的穩(wěn)定性、較高的性價比和一定的實用價值。
上傳時間: 2013-05-19
上傳用戶:彭玖華
[學(xué)習(xí)要求]掌握A/D轉(zhuǎn)換的基本概念和工作原理,掌握集成A/D轉(zhuǎn)換器ADC0809的基本應(yīng)用、設(shè)計方法與調(diào)試技術(shù)。[重點與難點]重點:集成A/D轉(zhuǎn)換器的應(yīng)用及主要性能指標(biāo)。
標(biāo)簽: 信號 模數(shù)轉(zhuǎn)換電路
上傳時間: 2013-07-12
上傳用戶:ninal
8255內(nèi)部包括三個并行數(shù)據(jù)輸入/輸出端口,兩個工作方式控制電路,一個讀/寫控制邏輯電路和8位總線緩沖器。各部分功能概括如下: (1)端口A、B、CA口:是一個8位數(shù)據(jù)輸
標(biāo)簽: 8255 數(shù)據(jù)手冊
上傳時間: 2013-05-21
上傳用戶:隱界最新
射頻識別技術(shù)(RFID)是一種通過電磁耦合方式工作的無線識別系統(tǒng),具有保密性強(qiáng)、無接觸式信息傳遞等特點,目前廣泛應(yīng)用于物流、公共交通、門禁控制等與人們生活密切相關(guān)的方方面面。 本論文的目的是開發(fā)出一款讀卡終端設(shè)備,支持IS014443標(biāo)準(zhǔn)中規(guī)定的TypeA、Type B兩種類型的卡,具有高級擴(kuò)展功能,也可以在硬件基礎(chǔ)上進(jìn)行增減,以適應(yīng)不同場合的需要。 讀卡器設(shè)計中采用嵌入式芯片為處理核心,讀卡功能采用射頻讀卡芯片實現(xiàn)。讀卡器終端具有網(wǎng)絡(luò)接口、USB接口和觸摸屏接口。軟件上采用移植嵌入式系統(tǒng)并添加任務(wù)的模式實現(xiàn)讀卡器的各功能。通過對軟硬件的調(diào)試實現(xiàn)了RYID讀卡器原理樣機(jī)的硬件與軟件平臺構(gòu)律。
上傳時間: 2013-06-12
上傳用戶:450976175
隨著電信數(shù)據(jù)傳輸對速率和帶寬的要求變得越來越迫切,原有建成的網(wǎng)絡(luò)是基于話音傳輸業(yè)務(wù)的網(wǎng)絡(luò),已不能適應(yīng)當(dāng)前的需求.而建設(shè)新的寬帶網(wǎng)絡(luò)需要相當(dāng)大的投資且建設(shè)工期長,無法滿足特定客戶對高速數(shù)據(jù)傳輸?shù)慕谛枨?反向復(fù)用技術(shù)是把一個單一的高速數(shù)據(jù)流在發(fā)送端拆散并放在兩個或者多個低速數(shù)據(jù)鏈路上進(jìn)行傳輸,在接收端再還原為高速數(shù)據(jù)流.該文提出一種基于FPGA的多路E1反向復(fù)用傳輸芯片的設(shè)計方案,使用四個E1構(gòu)成高速數(shù)據(jù)的透明傳輸通道,支持E1線路間最大相對延遲64ms,通過鏈路容量調(diào)整機(jī)制,可以動態(tài)添加或刪除某條E1鏈路,實現(xiàn)靈活、高效的利用現(xiàn)有網(wǎng)絡(luò)實現(xiàn)視頻、數(shù)據(jù)等高速數(shù)據(jù)的傳輸,能夠節(jié)省帶寬資源,降低成本,滿足客戶的需求.系統(tǒng)分為發(fā)送和接收兩部分.發(fā)送電路實現(xiàn)四路E1的成幀操作,數(shù)據(jù)拆分采用線路循環(huán)與幀間插相結(jié)合的方法,A路插滿一幀(30時隙)后,轉(zhuǎn)入B路E1間插數(shù)據(jù),依此類推,循環(huán)間插所有的數(shù)據(jù).接收電路進(jìn)行HDB3解碼,幀同步定位(子幀同步和復(fù)幀同步),線路延遲判斷,FIFO和SDRAM實現(xiàn)多路數(shù)據(jù)的對齊,最后按照約定的高速數(shù)據(jù)流的幀格式輸出數(shù)據(jù).整個數(shù)字電路采用Verilog硬件描述語言設(shè)計,通過前仿真和后仿真的驗證.以30萬門的FPGA器件作為硬件實現(xiàn),經(jīng)過綜合和布線,特別是寫約束和增量布線手動調(diào)整電路的布局,降低關(guān)鍵路徑延時,最終滿足設(shè)計要求.
標(biāo)簽: FPGA 多路 傳輸 片的設(shè)計
上傳時間: 2013-07-16
上傳用戶:asdkin
隨著電子技術(shù)和EDA技術(shù)的發(fā)展,大規(guī)模可編程邏輯器件PLD(Programmable Logic Device)、現(xiàn)場可編程門陣列FPGA(Field Programmable Gates Array)完全可以取代大規(guī)模集成電路芯片,實現(xiàn)計算機(jī)可編程接口芯片的功能,并可將若干接口電路的功能集成到一片PLD或FPGA中.基于大規(guī)模PLD或FPGA的計算機(jī)接口電路不僅具有集成度高、體積小和功耗低等優(yōu)點,而且還具有獨特的用戶可編程能力,從而實現(xiàn)計算機(jī)系統(tǒng)的功能重構(gòu).該課題以Altera公司FPGA(FLEX10K)系列產(chǎn)品為載體,在MAX+PLUSⅡ開發(fā)環(huán)境下采用VHDL語言,設(shè)計并實現(xiàn)了計算機(jī)可編程并行接芯片8255的功能.設(shè)計采用VHDL的結(jié)構(gòu)描述風(fēng)格,依據(jù)芯片功能將系統(tǒng)劃分為內(nèi)核和外圍邏輯兩大模塊,其中內(nèi)核模塊又分為RORT A、RORT B、OROT C和Control模塊,每個底層模塊采用RTL(Registers Transfer Language)級描述,整體生成采用MAX+PLUSⅡ的圖形輸入法.通過波形仿真、下載芯片的測試,完成了計算機(jī)可編程并行接芯片8255的功能.
標(biāo)簽: FPGA 計算機(jī) 可編程 外圍接口
上傳時間: 2013-06-08
上傳用戶:asddsd
ASIC對產(chǎn)品成本和靈活性有一定的要求.基于MCU方式的ASIC具有較高的靈活性和較低的成本,然而抗干擾性和可靠性相對較低,運算速度也受到限制.常規(guī)ASIC的硬件具有速度優(yōu)勢和較高的可靠性及抗干擾能力,然而不是靈活性較差,就是成本較高.與傳統(tǒng)硬件(CHW)相比,具有一定可配置特性的場可編程門陣列(FPGA)的出現(xiàn),使建立在可再配置硬件基礎(chǔ)上的進(jìn)化硬件(EHW)成為智能硬件電路設(shè)計的一種新方法.作為進(jìn)化算法和可編程器件技術(shù)相結(jié)合的產(chǎn)物,可重構(gòu)FPGA的研究屬于EHW的研究范疇,是研究EHW的一種具體的實現(xiàn)方法.論文認(rèn)為面向分類的專用類可重構(gòu)FPGA(ASR-FPGA)的研究,可使可重構(gòu)電路粒度劃分的針對性更強(qiáng)、設(shè)計更易實現(xiàn).論文研究的可重構(gòu)FPGA的BCH通訊糾錯碼進(jìn)化電路是一類ASR-FPGA電路的具體方法,具有一定的實用價值.論文所做的工作主要包括:(1)BCH編譯碼電路的設(shè)計——求取實驗用BCH碼的生成多項式和校驗多項式及其相應(yīng)的矩陣并構(gòu)造實驗用BCH碼;(2)建立基于可重構(gòu)FPGA的基核——構(gòu)造具有可重構(gòu)特性的硬件功能單元,以此作為可重構(gòu)BCH碼電路的設(shè)計基礎(chǔ);(3)構(gòu)造實現(xiàn)可重構(gòu)BCH糾錯碼電路的方法——建立可重構(gòu)糾錯碼硬件電路算法并進(jìn)行實驗驗證;(4)在可重構(gòu)糾錯碼電路基礎(chǔ)上,構(gòu)造進(jìn)化硬件控制功能塊的結(jié)構(gòu),完成各進(jìn)化RLA控制模塊的驗證和實現(xiàn).課題是將可重構(gòu)BCH碼的編譯碼電路的實現(xiàn)作為一類ASR-FPGA的研究目標(biāo),主要成果是根據(jù)可編程邏輯電路的特點,選擇一種可編程樹的電路模型,并將它作為可重構(gòu)FPGA電路的基核T;通過對循環(huán)BCH糾錯碼的構(gòu)造原理和電路結(jié)構(gòu)的研究,將基核模型擴(kuò)展為能滿足糾錯碼電路需要的糾錯碼基本功能單元T;以T作為再劃分的基本單元,對FPGA進(jìn)行"格式化",使T規(guī)則排列在FPGA上,通過對T的控制端的不同配置來實現(xiàn)糾錯碼的各個功能單元;在可重構(gòu)基核的基礎(chǔ)上提出了糾錯碼重構(gòu)電路的嵌套式GA理論模型,將嵌套式GA的染色體串作為進(jìn)化硬件描述語言,通過轉(zhuǎn)換為相應(yīng)的VHDL語言描述以實現(xiàn)硬件電路;采用RLA模型的有限狀態(tài)機(jī)FSM方式實現(xiàn)了可重構(gòu)糾錯碼電路的EHW的各個控制功能塊.在實驗方面,利用Xilinx FPGA開發(fā)系統(tǒng)中的VHDL語言和電路圖相結(jié)合的設(shè)計方法建立了循環(huán)糾錯碼基核單元的可重構(gòu)模型,進(jìn)行循環(huán)糾錯BCH碼的電路和功能仿真,在Xilinx公司的Virtex600E芯片進(jìn)行了FPGA實現(xiàn).課題在研究模型上選取的是比較基本的BCH糾錯碼電路,立足于解決基于可重構(gòu)FPGA核的設(shè)計的基本問題.課題的研究成果及其總結(jié)的一套ASR-FPGA進(jìn)化硬件電路的設(shè)計方法對實際的進(jìn)化硬件設(shè)計具有一定的實際指導(dǎo)意義,提出的基于專用類基核FPGA電路結(jié)構(gòu)的研究方法為新型進(jìn)化硬件的器件結(jié)構(gòu)的設(shè)計也可提供一種借鑒.
上傳時間: 2013-07-01
上傳用戶:myworkpost
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1