亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

pll

鎖相環(huán)(pll: Phase-locked loops)是一種利用反饋控制原理實(shí)現(xiàn)的頻率及相位的同步技術(shù),其作用是將電路輸出的時(shí)鐘與其外部的參考時(shí)鐘保持同步。當(dāng)參考時(shí)鐘的頻率或相位發(fā)生改變時(shí),鎖相環(huán)會(huì)檢測到這種變化,并且通過其內(nèi)部的反饋系統(tǒng)來調(diào)節(jié)輸出頻率,直到兩者重新同步,這種同步又稱為“鎖相”
  • pll電路

    pll電路

    標(biāo)簽: pll 電路

    上傳時(shí)間: 2013-08-01

    上傳用戶:eeworm

  • pll電路-3.8M.zip

    專輯類-可編程邏輯器件相關(guān)專輯-96冊-1.77G pll電路-3.8M.zip

    標(biāo)簽: pll 3.8 zip 電路

    上傳時(shí)間: 2013-06-09

    上傳用戶:bcjtao

  • 鎖相環(huán)pll原理與應(yīng)用.rar

    鎖相環(huán)pll原理與應(yīng)用教程,講的通俗易懂

    標(biāo)簽: pll 鎖相環(huán)

    上傳時(shí)間: 2013-07-12

    上傳用戶:lijinchuan

  • pll-MB1504-ASM.rar

    pll芯片MB1504編程參考(匯編)pll芯片MB1504編程參考(匯編)pll芯片MB1504編程參考(匯編)pll芯片MB1504編程參考(匯編)

    標(biāo)簽: pll-MB 1504 ASM

    上傳時(shí)間: 2013-07-12

    上傳用戶:wyaqy

  • 基于FPGA和pll的函數(shù)信號發(fā)生器時(shí)鐘部分的實(shí)現(xiàn)

    基于FPGA和pll的函數(shù)信號發(fā)生器時(shí)鐘部分的實(shí)現(xiàn)

    標(biāo)簽: FPGA pll 函數(shù)信號發(fā)生器 時(shí)鐘

    上傳時(shí)間: 2013-08-08

    上傳用戶:xzt

  • XS128之鎖相環(huán)pll

    XS128之鎖相環(huán)pll

    標(biāo)簽: 128 pll XS 鎖相環(huán)

    上傳時(shí)間: 2013-12-20

    上傳用戶:ywqaxiwang

  • 使用時(shí)鐘pll的源同步系統(tǒng)時(shí)序分析

    使用時(shí)鐘pll的源同步系統(tǒng)時(shí)序分析一)回顧源同步時(shí)序計(jì)算Setup Margin = Min Clock Etch Delay – Max Data Etch Delay – Max Delay Skew – Setup TimeHold Margin = Min Data Etch Delay – Max Clock Etch Delay + Min Delay Skew + Data Rate – Hold Time下面解釋以上公式中各參數(shù)的意義:Etch Delay:與常說的飛行時(shí)間(Flight Time)意義相同,其值并不是從仿真直接得到,而是通過仿真結(jié)果的后處理得來。請看下面圖示:圖一為實(shí)際電路,激勵(lì)源從輸出端,經(jīng)過互連到達(dá)接收端,傳輸延時(shí)如圖示Rmin,Rmax,F(xiàn)min,F(xiàn)max。圖二為對應(yīng)輸出端的測試負(fù)載電路,測試負(fù)載延時(shí)如圖示Rising,F(xiàn)alling。通過這兩組值就可以計(jì)算得到Etch Delay 的最大和最小值。

    標(biāo)簽: pll 時(shí)鐘 同步系統(tǒng) 時(shí)序分析

    上傳時(shí)間: 2013-11-05

    上傳用戶:VRMMO

  • Altera可重配置pll使用手冊0414-3

    Altera可重配置pll使用手冊0414-3。

    標(biāo)簽: Altera 0414 pll 可重配置

    上傳時(shí)間: 2013-11-08

    上傳用戶:秦莞爾w

  • 可重配置pll使用手冊

    本文檔主要是以Altera公司的Stratix II系列的FPGA器件為例,介紹了其內(nèi)嵌的增強(qiáng)型可重配置pll在不同的輸入時(shí)鐘頻率之間的動(dòng)態(tài)適應(yīng),其目的是通過提供pll的重配置功能,使得不需要對FPGA進(jìn)行重新編程就可以通過軟件手段完成pll的重新配置,以重新鎖定和正常工作。

    標(biāo)簽: pll 可重配置 使用手冊

    上傳時(shí)間: 2013-11-30

    上傳用戶:liuqy

  • Altera可重配置pll使用手冊0414-3

    Altera可重配置pll使用手冊0414-3。

    標(biāo)簽: Altera 0414 pll 可重配置

    上傳時(shí)間: 2013-10-17

    上傳用戶:zhqzal1014

主站蜘蛛池模板: 五华县| 两当县| 定兴县| 通化县| 浦县| 浏阳市| 江华| 扎囊县| 紫阳县| 梨树县| 库车县| 齐齐哈尔市| 拉孜县| 乌恰县| 浦县| 乐至县| 白银市| 德钦县| 巨野县| 丹阳市| 康保县| 抚州市| 芦山县| 福鼎市| 承德县| 保德县| 旬阳县| 新和县| 新泰市| 永仁县| 江华| 易门县| 朝阳县| 民丰县| 红河县| 凤翔县| 哈尔滨市| 中江县| 长治市| 无锡市| 苍南县|