亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲(chóng)蟲(chóng)首頁(yè)| 資源下載| 資源專(zhuān)輯| 精品軟件
登錄| 注冊(cè)

powerPCB

powerPCB與PowerLogic系列軟件是由美國(guó)MentorGraphics公司主推的電路設(shè)計(jì)自動(dòng)化軟件,也是在電子工程領(lǐng)域內(nèi)使用最廣泛、性能最優(yōu)秀的EDA軟件之一。
  • 高速PCB設(shè)計(jì)指南

    高速PCB設(shè)計(jì)指南之(一~八 )目錄      2001/11/21  一、1、PCB布線2、PCB布局3、高速PCB設(shè)計(jì) 二、1、高密度(HD)電路設(shè)計(jì)2、抗干擾技術(shù)3、PCB的可靠性設(shè)計(jì)4、電磁兼容性和PCB設(shè)計(jì)約束 三、1、改進(jìn)電路設(shè)計(jì)規(guī)程提高可測(cè)性2、混合信號(hào)PCB的分區(qū)設(shè)計(jì)3、蛇形走線的作用4、確保信號(hào)完整性的電路板設(shè)計(jì)準(zhǔn)則 四、1、印制電路板的可靠性設(shè)計(jì) 五、1、DSP系統(tǒng)的降噪技術(shù)2、powerPCB在PCB設(shè)計(jì)中的應(yīng)用技術(shù)3、PCB互連設(shè)計(jì)過(guò)程中最大程度降低RF效應(yīng)的基本方法 六、1、混合信號(hào)電路板的設(shè)計(jì)準(zhǔn)則2、分區(qū)設(shè)計(jì)3、RF產(chǎn)品設(shè)計(jì)過(guò)程中降低信號(hào)耦合的PCB布線技巧 七、1、PCB的基本概念2、避免混合訊號(hào)系統(tǒng)的設(shè)計(jì)陷阱3、信號(hào)隔離技術(shù)4、高速數(shù)字系統(tǒng)的串音控制 八、1、掌握IC封裝的特性以達(dá)到最佳EMI抑制性能2、實(shí)現(xiàn)PCB高效自動(dòng)布線的設(shè)計(jì)技巧和要點(diǎn)3、布局布線技術(shù)的發(fā)展 注:以上內(nèi)容均來(lái)自網(wǎng)上資料,不是很系統(tǒng),但是對(duì)有些問(wèn)題的分析還比較具體。由于是文檔格式,所以缺圖和表格。另外,可能有小部分內(nèi)容重復(fù)。

    標(biāo)簽: PCB 設(shè)計(jì)指南

    上傳時(shí)間: 2014-05-15

    上傳用戶(hù):wuchunzhong

  • PCB設(shè)計(jì)問(wèn)題集錦

    PCB設(shè)計(jì)問(wèn)題集錦 問(wèn):PCB圖中各種字符往往容易疊加在一起,或者相距很近,當(dāng)板子布得很密時(shí),情況更加嚴(yán)重。當(dāng)我用Verify Design進(jìn)行檢查時(shí),會(huì)產(chǎn)生錯(cuò)誤,但這種錯(cuò)誤可以忽略。往往這種錯(cuò)誤很多,有幾百個(gè),將其他更重要的錯(cuò)誤淹沒(méi)了,如何使Verify Design會(huì)略掉這種錯(cuò)誤,或者在眾多的錯(cuò)誤中快速找到重要的錯(cuò)誤。    答:可以在顏色顯示中將文字去掉,不顯示后再檢查;并記錄錯(cuò)誤數(shù)目。但一定要檢查是否真正屬于不需要的文字。 問(wèn): What’s mean of below warning:(6230,8330 L1) Latium Rule not checked: COMPONENT U26 component rule.答:這是有關(guān)制造方面的一個(gè)檢查,您沒(méi)有相關(guān)設(shè)定,所以可以不檢查。 問(wèn): 怎樣導(dǎo)出jop文件?答:應(yīng)該是JOB文件吧?低版本的powerPCB與PADS使用JOB文件。現(xiàn)在只能輸出ASC文件,方法如下STEP:FILE/EXPORT/選擇一個(gè)asc名稱(chēng)/選擇Select ALL/在Format下選擇合適的版本/在Unit下選Current比較好/點(diǎn)擊OK/完成然后在低版本的powerPCB與PADS產(chǎn)品中Import保存的ASC文件,再保存為JOB文件。 問(wèn): 怎樣導(dǎo)入reu文件?答:在ECO與Design 工具盒中都可以進(jìn)行,分別打開(kāi)ECO與Design 工具盒,點(diǎn)擊右邊第2個(gè)圖標(biāo)就可以。 問(wèn): 為什么我在pad stacks中再設(shè)一個(gè)via:1(如附件)和默認(rèn)的standardvi(如附件)在布線時(shí)V選擇1,怎么布線時(shí)按add via不能添加進(jìn)去這是怎么回事,因?yàn)橛袝r(shí)要使用兩種不同的過(guò)孔。答:powerPCB中有多個(gè)VIA時(shí)需要在Design Rule下根據(jù)信號(hào)分別設(shè)置VIA的使用條件,如電源類(lèi)只能用Standard VIA等等,這樣操作時(shí)就比較方便。詳細(xì)設(shè)置方法在powerPCB軟件通中有介紹。 問(wèn):為什么我把On-line DRC設(shè)置為prevent..移動(dòng)元時(shí)就會(huì)彈出(圖2),而你們教程中也是這樣設(shè)置怎么不會(huì)呢?答:首先這不是錯(cuò)誤,出現(xiàn)的原因是在數(shù)據(jù)中沒(méi)有BOARD OUTLINE.您可以設(shè)置一個(gè),但是不使用它作為CAM輸出數(shù)據(jù). 問(wèn):我用ctrl+c復(fù)制線時(shí)怎設(shè)置原點(diǎn)進(jìn)行復(fù)制,ctrl+v粘帖時(shí)總是以最下面一點(diǎn)和最左邊那一點(diǎn)為原點(diǎn) 答: 復(fù)制布線時(shí)與上面的MOVE MODE設(shè)置沒(méi)有任何關(guān)系,需要在右鍵菜單中選擇,這在powerPCB軟件通教程中有專(zhuān)門(mén)介紹. 問(wèn):用(圖4)進(jìn)行修改線時(shí)拉起時(shí)怎總是往左邊拉起(圖5),不知有什么辦法可以輕易想拉起左就左,右就右。答: 具體條件不明,請(qǐng)檢查一下您的DESIGN GRID,是否太大了. 問(wèn): 好不容易拉起右邊但是用(圖6)修改線怎么改怎么下面都會(huì)有一條不能和在一起,而你教程里都會(huì)好好的(圖8)答:這可能還是與您的GRID 設(shè)置有關(guān),不過(guò)沒(méi)有問(wèn)題,您可以將不需要的那段線刪除.最重要的是需要找到布線的感覺(jué),每個(gè)軟件都不相同,所以需要多練習(xí)。 問(wèn): 尊敬的老師:您好!這個(gè)圖已經(jīng)畫(huà)好了,但我只對(duì)(如圖1)一種的完全間距進(jìn)行檢查,怎么錯(cuò)誤就那么多,不知怎么改進(jìn)。請(qǐng)老師指點(diǎn)。這個(gè)圖在附件中請(qǐng)老師幫看一下,如果還有什么問(wèn)題請(qǐng)指出來(lái),本人在改進(jìn)。謝!!!!!答:請(qǐng)注意您的DRC SETUP窗口下的設(shè)置是錯(cuò)誤的,現(xiàn)在選中的SAME NET是對(duì)相同NET進(jìn)行檢查,應(yīng)該選擇NET TO ALL.而不是SAME NET有關(guān)各項(xiàng)參數(shù)的含義請(qǐng)仔細(xì)閱讀第5部教程. 問(wèn): U101元件已建好,但元件框的拐角處不知是否正確,請(qǐng)幫忙CHECK 答:元件框等可以通過(guò)修改編輯來(lái)完成。問(wèn): U102和U103元件沒(méi)建完全,在自動(dòng)建元件參數(shù)中有幾個(gè)不明白:如:SOIC--》silk screen欄下spacing from pin與outdent from first pin對(duì)應(yīng)U102和U103元件應(yīng)寫(xiě)什么數(shù)值,還有這兩個(gè)元件SILK怎么自動(dòng)設(shè)置,以及SILK內(nèi)有個(gè)圓圈怎么才能畫(huà)得與該元件參數(shù)一致。 答:Spacing from pin指從PIN到SILK的Y方向的距離,outdent from first pin是第一PIN與SILK端點(diǎn)間的距離.請(qǐng)根據(jù)元件資料自己計(jì)算。

    標(biāo)簽: PCB 設(shè)計(jì)問(wèn)題 集錦

    上傳時(shí)間: 2013-10-07

    上傳用戶(hù):comer1123

  • BlazeRouter使用手冊(cè)

    關(guān)于powerPCB布線的使用手冊(cè)

    標(biāo)簽: BlazeRouter 使用手冊(cè)

    上傳時(shí)間: 2013-11-04

    上傳用戶(hù):tianyi223

  • 高速PCB設(shè)計(jì)須知

    DSP系統(tǒng)的降噪技術(shù),powerPCB在印制電路板設(shè)計(jì)中的應(yīng)用技術(shù),PCB互連設(shè)計(jì)過(guò)程中最大程度降低RF效應(yīng)的基本方法

    標(biāo)簽: PCB

    上傳時(shí)間: 2013-11-09

    上傳用戶(hù):稀世之寶039

  • PROTEL鼠標(biāo)增強(qiáng)工具

    EDAHelper(原名protel99se鼠標(biāo)增強(qiáng)工具) 第二版(2.0)說(shuō)明: 本軟件是部分EDA軟件的鼠標(biāo)增強(qiáng)工具,將EDAHelper.exe和Hook.dll同時(shí)放到任意目錄,運(yùn)行EDAHelper.exe就行,現(xiàn)在已不再自動(dòng)運(yùn)行EDA軟件,支持protel99se,DXP,powerPCB,OrCAD的capture。

    標(biāo)簽: PROTEL 鼠標(biāo)

    上傳時(shí)間: 2013-11-12

    上傳用戶(hù):redherr

  • 高速PCB設(shè)計(jì)指南

    高速PCB設(shè)計(jì)指南之(一~八 )目錄      2001/11/21  一、1、PCB布線2、PCB布局3、高速PCB設(shè)計(jì) 二、1、高密度(HD)電路設(shè)計(jì)2、抗干擾技術(shù)3、PCB的可靠性設(shè)計(jì)4、電磁兼容性和PCB設(shè)計(jì)約束 三、1、改進(jìn)電路設(shè)計(jì)規(guī)程提高可測(cè)性2、混合信號(hào)PCB的分區(qū)設(shè)計(jì)3、蛇形走線的作用4、確保信號(hào)完整性的電路板設(shè)計(jì)準(zhǔn)則 四、1、印制電路板的可靠性設(shè)計(jì) 五、1、DSP系統(tǒng)的降噪技術(shù)2、powerPCB在PCB設(shè)計(jì)中的應(yīng)用技術(shù)3、PCB互連設(shè)計(jì)過(guò)程中最大程度降低RF效應(yīng)的基本方法 六、1、混合信號(hào)電路板的設(shè)計(jì)準(zhǔn)則2、分區(qū)設(shè)計(jì)3、RF產(chǎn)品設(shè)計(jì)過(guò)程中降低信號(hào)耦合的PCB布線技巧 七、1、PCB的基本概念2、避免混合訊號(hào)系統(tǒng)的設(shè)計(jì)陷阱3、信號(hào)隔離技術(shù)4、高速數(shù)字系統(tǒng)的串音控制 八、1、掌握IC封裝的特性以達(dá)到最佳EMI抑制性能2、實(shí)現(xiàn)PCB高效自動(dòng)布線的設(shè)計(jì)技巧和要點(diǎn)3、布局布線技術(shù)的發(fā)展 注:以上內(nèi)容均來(lái)自網(wǎng)上資料,不是很系統(tǒng),但是對(duì)有些問(wèn)題的分析還比較具體。由于是文檔格式,所以缺圖和表格。另外,可能有小部分內(nèi)容重復(fù)。

    標(biāo)簽: PCB 設(shè)計(jì)指南

    上傳時(shí)間: 2013-10-09

    上傳用戶(hù):songrui

  • pcb layout design(臺(tái)灣硬件工程師15年經(jīng)驗(yàn)

    PCB LAYOUT 術(shù)語(yǔ)解釋(TERMS)1. COMPONENT SIDE(零件面、正面)︰大多數(shù)零件放置之面。2. SOLDER SIDE(焊錫面、反面)。3. SOLDER MASK(止焊膜面)︰通常指Solder Mask Open 之意。4. TOP PAD︰在零件面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。5. BOTTOM PAD:在銲錫面上所設(shè)計(jì)之零件腳PAD,不管是否鑽孔、電鍍。6. POSITIVE LAYER:?jiǎn)巍㈦p層板之各層線路;多層板之上、下兩層線路及內(nèi)層走線皆屬之。7. NEGATIVE LAYER:通常指多層板之電源層。8. INNER PAD:多層板之POSITIVE LAYER 內(nèi)層PAD。9. ANTI-PAD:多層板之NEGATIVE LAYER 上所使用之絕緣範(fàn)圍,不與零件腳相接。10. THERMAL PAD:多層板內(nèi)NEGATIVE LAYER 上必須零件腳時(shí)所使用之PAD,一般稱(chēng)為散熱孔或?qū)住?1. PAD (銲墊):除了SMD PAD 外,其他PAD 之TOP PAD、BOTTOM PAD 及INNER PAD 之形狀大小皆應(yīng)相同。12. Moat : 不同信號(hào)的 Power& GND plane 之間的分隔線13. Grid : 佈線時(shí)的走線格點(diǎn)2. Test Point : ATE 測(cè)試點(diǎn)供工廠ICT 測(cè)試治具使用ICT 測(cè)試點(diǎn) LAYOUT 注意事項(xiàng):PCB 的每條TRACE 都要有一個(gè)作為測(cè)試用之TEST PAD(測(cè)試點(diǎn)),其原則如下:1. 一般測(cè)試點(diǎn)大小均為30-35mil,元件分布較密時(shí),測(cè)試點(diǎn)最小可至30mil.測(cè)試點(diǎn)與元件PAD 的距離最小為40mil。2. 測(cè)試點(diǎn)與測(cè)試點(diǎn)間的間距最小為50-75mil,一般使用75mil。密度高時(shí)可使用50mil,3. 測(cè)試點(diǎn)必須均勻分佈於PCB 上,避免測(cè)試時(shí)造成板面受力不均。4. 多層板必須透過(guò)貫穿孔(VIA)將測(cè)試點(diǎn)留於錫爐著錫面上(Solder Side)。5. 測(cè)試點(diǎn)必需放至於Bottom Layer6. 輸出test point report(.asc 檔案powerPCB v3.5)供廠商分析可測(cè)率7. 測(cè)試點(diǎn)設(shè)置處:Setup􀃆pads􀃆stacks

    標(biāo)簽: layout design pcb 硬件工程師

    上傳時(shí)間: 2013-11-17

    上傳用戶(hù):cjf0304

  • PCB設(shè)計(jì)問(wèn)題集錦

    PCB設(shè)計(jì)問(wèn)題集錦 問(wèn):PCB圖中各種字符往往容易疊加在一起,或者相距很近,當(dāng)板子布得很密時(shí),情況更加嚴(yán)重。當(dāng)我用Verify Design進(jìn)行檢查時(shí),會(huì)產(chǎn)生錯(cuò)誤,但這種錯(cuò)誤可以忽略。往往這種錯(cuò)誤很多,有幾百個(gè),將其他更重要的錯(cuò)誤淹沒(méi)了,如何使Verify Design會(huì)略掉這種錯(cuò)誤,或者在眾多的錯(cuò)誤中快速找到重要的錯(cuò)誤。    答:可以在顏色顯示中將文字去掉,不顯示后再檢查;并記錄錯(cuò)誤數(shù)目。但一定要檢查是否真正屬于不需要的文字。 問(wèn): What’s mean of below warning:(6230,8330 L1) Latium Rule not checked: COMPONENT U26 component rule.答:這是有關(guān)制造方面的一個(gè)檢查,您沒(méi)有相關(guān)設(shè)定,所以可以不檢查。 問(wèn): 怎樣導(dǎo)出jop文件?答:應(yīng)該是JOB文件吧?低版本的powerPCB與PADS使用JOB文件。現(xiàn)在只能輸出ASC文件,方法如下STEP:FILE/EXPORT/選擇一個(gè)asc名稱(chēng)/選擇Select ALL/在Format下選擇合適的版本/在Unit下選Current比較好/點(diǎn)擊OK/完成然后在低版本的powerPCB與PADS產(chǎn)品中Import保存的ASC文件,再保存為JOB文件。 問(wèn): 怎樣導(dǎo)入reu文件?答:在ECO與Design 工具盒中都可以進(jìn)行,分別打開(kāi)ECO與Design 工具盒,點(diǎn)擊右邊第2個(gè)圖標(biāo)就可以。 問(wèn): 為什么我在pad stacks中再設(shè)一個(gè)via:1(如附件)和默認(rèn)的standardvi(如附件)在布線時(shí)V選擇1,怎么布線時(shí)按add via不能添加進(jìn)去這是怎么回事,因?yàn)橛袝r(shí)要使用兩種不同的過(guò)孔。答:powerPCB中有多個(gè)VIA時(shí)需要在Design Rule下根據(jù)信號(hào)分別設(shè)置VIA的使用條件,如電源類(lèi)只能用Standard VIA等等,這樣操作時(shí)就比較方便。詳細(xì)設(shè)置方法在powerPCB軟件通中有介紹。 問(wèn):為什么我把On-line DRC設(shè)置為prevent..移動(dòng)元時(shí)就會(huì)彈出(圖2),而你們教程中也是這樣設(shè)置怎么不會(huì)呢?答:首先這不是錯(cuò)誤,出現(xiàn)的原因是在數(shù)據(jù)中沒(méi)有BOARD OUTLINE.您可以設(shè)置一個(gè),但是不使用它作為CAM輸出數(shù)據(jù). 問(wèn):我用ctrl+c復(fù)制線時(shí)怎設(shè)置原點(diǎn)進(jìn)行復(fù)制,ctrl+v粘帖時(shí)總是以最下面一點(diǎn)和最左邊那一點(diǎn)為原點(diǎn) 答: 復(fù)制布線時(shí)與上面的MOVE MODE設(shè)置沒(méi)有任何關(guān)系,需要在右鍵菜單中選擇,這在powerPCB軟件通教程中有專(zhuān)門(mén)介紹. 問(wèn):用(圖4)進(jìn)行修改線時(shí)拉起時(shí)怎總是往左邊拉起(圖5),不知有什么辦法可以輕易想拉起左就左,右就右。答: 具體條件不明,請(qǐng)檢查一下您的DESIGN GRID,是否太大了. 問(wèn): 好不容易拉起右邊但是用(圖6)修改線怎么改怎么下面都會(huì)有一條不能和在一起,而你教程里都會(huì)好好的(圖8)答:這可能還是與您的GRID 設(shè)置有關(guān),不過(guò)沒(méi)有問(wèn)題,您可以將不需要的那段線刪除.最重要的是需要找到布線的感覺(jué),每個(gè)軟件都不相同,所以需要多練習(xí)。 問(wèn): 尊敬的老師:您好!這個(gè)圖已經(jīng)畫(huà)好了,但我只對(duì)(如圖1)一種的完全間距進(jìn)行檢查,怎么錯(cuò)誤就那么多,不知怎么改進(jìn)。請(qǐng)老師指點(diǎn)。這個(gè)圖在附件中請(qǐng)老師幫看一下,如果還有什么問(wèn)題請(qǐng)指出來(lái),本人在改進(jìn)。謝!!!!!答:請(qǐng)注意您的DRC SETUP窗口下的設(shè)置是錯(cuò)誤的,現(xiàn)在選中的SAME NET是對(duì)相同NET進(jìn)行檢查,應(yīng)該選擇NET TO ALL.而不是SAME NET有關(guān)各項(xiàng)參數(shù)的含義請(qǐng)仔細(xì)閱讀第5部教程. 問(wèn): U101元件已建好,但元件框的拐角處不知是否正確,請(qǐng)幫忙CHECK 答:元件框等可以通過(guò)修改編輯來(lái)完成。問(wèn): U102和U103元件沒(méi)建完全,在自動(dòng)建元件參數(shù)中有幾個(gè)不明白:如:SOIC--》silk screen欄下spacing from pin與outdent from first pin對(duì)應(yīng)U102和U103元件應(yīng)寫(xiě)什么數(shù)值,還有這兩個(gè)元件SILK怎么自動(dòng)設(shè)置,以及SILK內(nèi)有個(gè)圓圈怎么才能畫(huà)得與該元件參數(shù)一致。 答:Spacing from pin指從PIN到SILK的Y方向的距離,outdent from first pin是第一PIN與SILK端點(diǎn)間的距離.請(qǐng)根據(jù)元件資料自己計(jì)算。

    標(biāo)簽: PCB 設(shè)計(jì)問(wèn)題 集錦

    上傳時(shí)間: 2014-01-03

    上傳用戶(hù):Divine

  • PADS2007-PADS Logic學(xué)習(xí)

    歡迎使用 PADS Logic 教程。本教程由比思電子有限公司(KGS TechnologyLtd.)編寫(xiě),本公司是Mentor (以前的 Innoveda-PADS) PADS(以前的powerPCB)產(chǎn)品、APLAC 的射頻和微波仿真工具、DpS 的電氣圖CAD 系統(tǒng)PCschematic在中國(guó)的授權(quán)代理商。KGS 公司自1989 年開(kāi)始,一直致力于PADS 軟件產(chǎn)品的銷(xiāo)售和支持。

    標(biāo)簽: PADS Logic 2007

    上傳時(shí)間: 2013-10-16

    上傳用戶(hù):spman

  • PCB設(shè)計(jì)工具

    PCB設(shè)計(jì)工具,PROTEL 轉(zhuǎn) powerPCB工具,方便的PCB轉(zhuǎn)換工具,很實(shí)用!

    標(biāo)簽: PCB 設(shè)計(jì)工具

    上傳時(shí)間: 2013-12-17

    上傳用戶(hù):84425894

主站蜘蛛池模板: 河津市| 吴忠市| 鄂伦春自治旗| 得荣县| 平原县| 云龙县| 隆昌县| 蛟河市| 绥棱县| 观塘区| 乌兰察布市| 林西县| 尚义县| 九寨沟县| 略阳县| 莒南县| 本溪| 理塘县| 灵宝市| 阿拉善右旗| 大港区| 无极县| 海伦市| 石家庄市| 鄂托克前旗| 改则县| 朝阳区| 柯坪县| 兴和县| 班玛县| 麻城市| 科尔| 巩留县| 贵南县| 靖江市| 台东市| 沭阳县| 桑日县| 当涂县| 安西县| 微山县|