亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

sAR

sAR,該算法是第一個具有Qos意識的路由協(xié)議。
  • 高分辨率合成孔徑雷達視頻模擬器FPGA實現(xiàn)技術(shù)研究

    在合成孔徑雷達的研究和研制工作中,合成孔徑雷達模擬技術(shù)具有十分重要的作用。本文以440MHz帶寬線性調(diào)頻信號,采樣頻率500MHz高分辨合成孔徑雷達視頻模擬器為研究對象。首先對模擬器的幾項主要技術(shù)進行分析,在對點目標回波信號模型分析研究的基礎(chǔ)上,對點目標原始回波數(shù)據(jù)進行模擬并做了成像驗證,從而為硬件實現(xiàn)提供了正確的信號模型;針對傳統(tǒng)的“波形存儲直讀法”方案,即在計算機平臺上用模擬軟件產(chǎn)生原始回波數(shù)據(jù)并存儲,再通過計算機接口實現(xiàn)數(shù)據(jù)傳輸,最后完成數(shù)模轉(zhuǎn)換產(chǎn)生視頻信號這一過程,分析指出該方案在實現(xiàn)高分辨率時的速度和容量瓶頸?! ♂槍唧w的設(shè)計要求,圍繞速度和容量問題,本文著眼于高分辨率sAR模擬器的FPGA實現(xiàn)研究,指出FPGA實時生成點目標原始回波數(shù)據(jù)是其實現(xiàn)的核心;針對這一核心問題,充分利用現(xiàn)代VLSI設(shè)計中的流水線技術(shù)與并行陣列技術(shù)以及FPGA的優(yōu)良性能和豐富資源,在時間上采用同步流水結(jié)構(gòu)、空間上采用并行陣列形式,將速度和容量問題統(tǒng)一為數(shù)據(jù)的高速生成問題;給出了系統(tǒng)總體設(shè)計思想,該方案不需要大容量存儲器單元,大大減少模擬器復雜度;對原始回波數(shù)據(jù)實時生成模塊的各主要單元給出了結(jié)構(gòu)并進行了仿真,結(jié)果表明FPGA可以滿足課題設(shè)計要求;同時,對該模擬器片上系統(tǒng)的實現(xiàn)、增強人機交互性,給出了人機界面的設(shè)計思路?! 》治鲋赋隽它c目標原始回波數(shù)據(jù)實時生成模塊通過并行擴展即可實現(xiàn)多點目標的原始回波數(shù)據(jù)實時生成;最后對復雜場景目標模擬器的實現(xiàn)進行了構(gòu)思,指出了傳統(tǒng)方案在改進的基礎(chǔ)上實現(xiàn)高分辨率視頻模擬器的可行性。本文首次提出以FPGA實現(xiàn)高分辨率合成孔徑雷達原始回波數(shù)據(jù)實時生成的思想,為國內(nèi)業(yè)界在此方向做了一些理論和實踐上的有益探索,對于國內(nèi)高分辨率合成孔徑雷達的研制具有一定的實際意義。

    標簽: FPGA 高分辨率 合成孔徑 雷達視頻

    上傳時間: 2013-04-24

    上傳用戶:阿四AIR

  • 基于USB和FPGA技術(shù)的高性能數(shù)據(jù)采集模塊的設(shè)計與實現(xiàn)

    在合成孔徑雷達的研究和研制工作中,合成孔徑雷達模擬技術(shù)具有十分重要的作用。本文以440MHz帶寬線性調(diào)頻信號,采樣頻率500MHz高分辨合成孔徑雷達視頻模擬器為研究對象。首先對模擬器的幾項主要技術(shù)進行分析,在對點目標回波信號模型分析研究的基礎(chǔ)上,對點目標原始回波數(shù)據(jù)進行模擬并做了成像驗證,從而為硬件實現(xiàn)提供了正確的信號模型;針對傳統(tǒng)的“波形存儲直讀法”方案,即在計算機平臺上用模擬軟件產(chǎn)生原始回波數(shù)據(jù)并存儲,再通過計算機接口實現(xiàn)數(shù)據(jù)傳輸,最后完成數(shù)模轉(zhuǎn)換產(chǎn)生視頻信號這一過程,分析指出該方案在實現(xiàn)高分辨率時的速度和容量瓶頸?! ♂槍唧w的設(shè)計要求,圍繞速度和容量問題,本文著眼于高分辨率sAR模擬器的FPGA實現(xiàn)研究,指出FPGA實時生成點目標原始回波數(shù)據(jù)是其實現(xiàn)的核心;針對這一核心問題,充分利用現(xiàn)代VLSI設(shè)計中的流水線技術(shù)與并行陣列技術(shù)以及FPGA的優(yōu)良性能和豐富資源,在時間上采用同步流水結(jié)構(gòu)、空間上采用并行陣列形式,將速度和容量問題統(tǒng)一為數(shù)據(jù)的高速生成問題;給出了系統(tǒng)總體設(shè)計思想,該方案不需要大容量存儲器單元,大大減少模擬器復雜度;對原始回波數(shù)據(jù)實時生成模塊的各主要單元給出了結(jié)構(gòu)并進行了仿真,結(jié)果表明FPGA可以滿足課題設(shè)計要求;同時,對該模擬器片上系統(tǒng)的實現(xiàn)、增強人機交互性,給出了人機界面的設(shè)計思路?! 》治鲋赋隽它c目標原始回波數(shù)據(jù)實時生成模塊通過并行擴展即可實現(xiàn)多點目標的原始回波數(shù)據(jù)實時生成;最后對復雜場景目標模擬器的實現(xiàn)進行了構(gòu)思,指出了傳統(tǒng)方案在改進的基礎(chǔ)上實現(xiàn)高分辨率視頻模擬器的可行性。本文首次提出以FPGA實現(xiàn)高分辨率合成孔徑雷達原始回波數(shù)據(jù)實時生成的思想,為國內(nèi)業(yè)界在此方向做了一些理論和實踐上的有益探索,對于國內(nèi)高分辨率合成孔徑雷達的研制具有一定的實際意義。

    標簽: FPGA USB 性能 數(shù)據(jù)采集模塊

    上傳時間: 2013-05-26

    上傳用戶:alia

  • DN494 - 驅(qū)動一個低噪聲、低失真18位、1.6Msps ADC

    LTC®2379-18 是一款 18 位、1.6Msps sAR ADC,具有極高的 SNR (101dB) 和 THD (–120dB)。該器件還具有一種獨特的數(shù)字增益壓縮功能,因而免除了在 ADC驅(qū)動器電路中增設(shè)一個負電源的需要。

    標簽: Msps 494 1.6 ADC

    上傳時間: 2014-12-23

    上傳用戶:mickey008

  • 單端10-bit sAR ADC IP核的設(shè)計

    本設(shè)計通過采用分割電容陣列對DAC進行優(yōu)化,在減小了D/A轉(zhuǎn)換開關(guān)消耗的能量、提高速度的基礎(chǔ)上,實現(xiàn)了一款采樣速度為1 MS/s的10-bit單端逐次逼近型模數(shù)轉(zhuǎn)換器。使用cadence spectre 工具進行仿真,仿真結(jié)果表明,設(shè)計的D/A轉(zhuǎn)換器和比較器等電路滿足10-bit A/D 轉(zhuǎn)換的要求,逐次逼近A/D轉(zhuǎn)換器可以正常工作。

    標簽: bit sAR ADC 10

    上傳時間: 2013-11-21

    上傳用戶:chukeey

  • LTC6362 sAR ADC 驅(qū)動器相關(guān)資料介紹

    標簽: 6362 LTC ADC sAR

    上傳時間: 2013-11-21

    上傳用戶:zgz317

  • 了解模數(shù)轉(zhuǎn)換器的噪聲、ENOB

    Abstract: Specifications such as noise, effective number of bits (ENOB), effective resolution, and noise-free resolution inlarge part define how accurate an ADC really is. Consequently, understanding the performance metrics related to noise isone of the most difficult aspects of transitioning from a sAR to a delta-sigma ADC. With the current demand for higherresolution, designers must develop a better understanding of ADC noise, ENOB, effective resolution, and signal-to-noiseratio (SNR). This application note helps that understanding.

    標簽: ENOB 模數(shù)轉(zhuǎn)換器

    上傳時間: 2013-10-16

    上傳用戶:x18010875091

  • DN426 6通道工業(yè)監(jiān)控應用的sAR ADC

      The 14-bit LTC2351-14 is a 1.5Msps, low power sARADC with six simultaneously sampled differential inputchannels. It operates from a single 3V supply and featuressix independent sample-and-hold amplifi ers and a singleADC. The single ADC with multiple S/HAs enables excellentrange match (1mV) between channels and channel-tochannelskew (200ps).

    標簽: 426 ADC sAR DN

    上傳時間: 2014-12-23

    上傳用戶:天誠24

  • 逐次逼近式AD轉(zhuǎn)換器研究

    A tutorial on sAR type A/D converters, this note contains detailed information on several 12-bit circuits. Comparator, clocking, and preamplifier designs are discussed. A final circuit gives a 12-bit conversion in 1.8µs. Appended sections explain the basic sAR technique and explore D/A considerations.

    標簽: 逐次逼近 AD轉(zhuǎn)換器

    上傳時間: 2014-01-21

    上傳用戶:釣鰲牧馬

  • 用單片機內(nèi)置比較器設(shè)計高精度A/D變換器

    Σ-ΔA/D技術(shù)具有高分辨率、高線性度和低成本的特點。本文基于TI公司的MSP430F1121單片機,介紹了采用內(nèi)置比較器和外圍電路構(gòu)成類似于Σ-△的高精度A/D實現(xiàn)方案,適合用于對溫度、壓力和電壓等緩慢變化信號的采集應用。 在各種A/D轉(zhuǎn)換器中,最常用是逐次逼近法(sAR)A/D,該類器件具有轉(zhuǎn)換時間固定且快速的特點,但難以顯著提高分辨率;積分型A/D 有較強的抗干擾能力,但轉(zhuǎn)換時間較長;過采樣Σ-ΔA/D由于其高分辨率,高線性度及低成本的特點,正得到越來越多的應用。根據(jù)這些特點,本文以TI公司的MSP430F1121單片機實現(xiàn)了一種類似于Σ-ΔA/D技術(shù)的高精度轉(zhuǎn)換器方案。 MSP430F1121是16位RISC結(jié)構(gòu)的FLASH型單片機,該芯片有14個雙向I/O口并兼有中斷功能,一個16位定時器兼有計數(shù)和定時功能。I/O口輸出高電平時電壓接近Vcc,低電平時接近Vss,因此,一個I/O口可以看作一位DAC,具有PWM功能。 該芯片具有一個內(nèi)置模擬電壓比較器,只須外接一只電阻和電容即可構(gòu)成一個類似于Σ-Δ技術(shù)的高精度單斜率A/D。一般而言,比較器在使用過程中會受到兩種因素的影響,一種是比較器輸入端的偏置電壓的積累;另一種是兩個輸入端電壓接近到一程度時,輸出端會產(chǎn)生振蕩。 MSP430F1121單片機在比較器兩輸入端對應的單片機端口與片外輸入信號的連接線路保持不變的情況下,可通過軟件將比較器兩輸入端與對應的單片機端口的連接線路交換,并同時將比較器的輸出極性變換,這樣抵消了比較器的輸入端累積的偏置電壓。通過在內(nèi)部將輸出連接到低通濾波器后,即使在比較器輸入端兩比較電壓非常接近,經(jīng)過濾波后也不會出現(xiàn)輸出端的振蕩現(xiàn)象,從而消除了輸出端震蕩的問題。利用內(nèi)置比較器實現(xiàn)高精度A/D圖1是一個可直接使用的A/D轉(zhuǎn)換方案,該方案是一個高精度的積分型A/D轉(zhuǎn)換器。其基本原理是用單一的I/O端口,執(zhí)行1位的數(shù)模轉(zhuǎn)換,以比較器的輸出作反饋,來維持Vout與Vin相等。圖1:利用MSP430F1121實現(xiàn)的實用A/D轉(zhuǎn)換器電路方案。

    標簽: 用單片機 內(nèi)置 比較器 變換器

    上傳時間: 2013-11-10

    上傳用戶:lliuhhui

  • C8051F單片機應用解析

    在C8051F系列單片機中集成有多通道8位、10位、12位或16位的sAR型ADC,能夠滿足大多數(shù)數(shù)據(jù)采集的應用需求;集成跟蹤和保持電路;集成模擬多路復用器(AMUX)。􀂾 采樣頻率從100ksps到1Msps。􀂾 片內(nèi)溫度傳感器可直接配置到ADC的輸入端。􀂾 C8051F04x系列集成可編程增益放大器(PGA)和高電壓差分放大器(HVDA),可接受60V的差動模擬電壓輸入。􀂾 集成越限檢測器,可監(jiān)視模擬量的變化范圍,越限能產(chǎn)生中斷。􀂾 C8051F06x系列集成DMA接口,提高對轉(zhuǎn)換結(jié)果的讀取效率。􀂾 ADC轉(zhuǎn)換啟動方式:軟件設(shè)置寄存器位啟動;定時器溢出啟動;外部管腳信號啟動。

    標簽: C8051F 單片機應用

    上傳時間: 2013-10-13

    上傳用戶:jx_wwq

主站蜘蛛池模板: 文水县| 临安市| 宣汉县| 务川| 兴安县| 修武县| 富阳市| 广昌县| 会宁县| 扶余县| 清镇市| 正蓝旗| 象山县| 铅山县| 饶阳县| 陇川县| 益阳市| 莱州市| 台湾省| 汕尾市| 鄂州市| 永宁县| 嘉禾县| 唐河县| 广东省| 会理县| 徐水县| 九寨沟县| 贺兰县| 班玛县| 聂拉木县| 通许县| 乐安县| 东海县| 桓仁| 同江市| 上饶县| 木兰县| 临洮县| 中超| 马山县|