亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

sdram

同步動態(tài)隨機(jī)存取內(nèi)存(synchronousdynamicrandom-accessmemory,簡稱sdram)是有一個同步接口的動態(tài)隨機(jī)存取內(nèi)存(DRAM)。通常DRAM是有一個異步接口的,這樣它可以隨時響應(yīng)控制輸入的變化。而sdram有一個同步接口,在響應(yīng)控制輸入前會等待一個時鐘信號,這樣就能和計算機(jī)的系統(tǒng)總線同步。時鐘被用來驅(qū)動一個有限狀態(tài)機(jī),對進(jìn)入的指令進(jìn)行管線(Pipeline)操作。這使得sdram與沒有同步接口的異步DRAM(asynchronousdram)相比,可以有一個更復(fù)雜的操作模式。
  • sdram控制器的VHDL代碼在FGPA中的綜合與實(shí)現(xiàn)

    sdram控制器的VHDL代碼在FGPA中的綜合與實(shí)現(xiàn)

    標(biāo)簽: sdram FGPA VHDL 控制器

    上傳時間: 2013-12-01

    上傳用戶:shinesyh

  • 基于TI5402的硬件設(shè)計系統(tǒng),包括常用的AD.電源,sdram.FLASH.設(shè)計.

    基于TI5402的硬件設(shè)計系統(tǒng),包括常用的AD.電源,sdram.FLASH.設(shè)計.

    標(biāo)簽: sdram FLASH 5402 TI

    上傳時間: 2014-01-21

    上傳用戶:003030

  • 基于FPGA的sdram控制器Verilog代碼

    基于FPGA的sdram控制器Verilog代碼,開發(fā)環(huán)境為Quartus6.1,控制sdram實(shí)現(xiàn)對同一片地址先寫后讀。

    標(biāo)簽: Verilog sdram FPGA 控制器

    上傳時間: 2013-12-20

    上傳用戶:xieguodong1234

  • VHDL的sdram控制代碼

    這是我的基于VHDL的sdram源代碼,是用VHDL語言編寫的程序

    標(biāo)簽: VHDL sdram

    上傳時間: 2015-03-31

    上傳用戶:georgejong

  • 鎂光sdram的模型及測試代碼(verilog)

    鎂光用Verilog 編寫的sdram的模型及測試代碼,可以在沒有開發(fā)板的情況下練習(xí)sdram的操作

    標(biāo)簽: verilog sdram 鎂光 模型 測試代碼

    上傳時間: 2016-06-03

    上傳用戶:靈泉閣主

  • sdram相位角計算

    sdram相位角計算,操作記錄詳細(xì),適合新手入門。

    標(biāo)簽: sdram 相位 計算

    上傳時間: 2018-10-24

    上傳用戶:502196756

  • ml505開發(fā)板驅(qū)動200Mhz的sdram

    xilinx的ml505開發(fā)板驅(qū)動sdram例程

    標(biāo)簽: sdram 505 200 Mhz ml 開發(fā)板 驅(qū)動

    上傳時間: 2019-08-27

    上傳用戶:蒙奇D小鬼

  • 基于FPGA的sdram控制器的設(shè)計與實(shí)現(xiàn)簡介

    該文檔為基于FPGA的sdram控制器的設(shè)計與實(shí)現(xiàn)簡介文檔,是一份很不錯的參考資料,具有較高參考價值,感興趣的可以下載看看………………

    標(biāo)簽: fpga sdram 控制器

    上傳時間: 2021-11-23

    上傳用戶:

  • JESD79-3C_DDR3 sdram

    JESD79-3C_DDR3 sdram,DDR3最新規(guī)范

    標(biāo)簽: jesd79 sdram

    上傳時間: 2021-11-29

    上傳用戶:aben

  • 基于FPGA設(shè)計的sdram讀寫測試實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說明 DR

    基于FPGA設(shè)計的sdram讀寫測試實(shí)驗(yàn)Verilog邏輯源碼Quartus工程文件+文檔說明,DRAM選用海力士公司的 HY57V2562 型號,容量為的 256Mbit,采用了 54 引腳的TSOP 封裝, 數(shù)據(jù)寬度都為 16 位, 工作電壓為 3.3V,并丏采用同步接口方式所有的信號都是時鐘信號。FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input                        clk,input                        rst_n,output[1:0]                  led,output                       sdram_clk,     //sdram clockoutput                       sdram_cke,     //sdram clock enableoutput                       sdram_cs_n,    //sdram chip selectoutput                       sdram_we_n,    //sdram write enableoutput                       sdram_cas_n,   //sdram column address strobeoutput                       sdram_ras_n,   //sdram row address strobeoutput[1:0]                  sdram_dqm,     //sdram data enable output[1:0]                  sdram_ba,      //sdram bank addressoutput[12:0]                 sdram_addr,    //sdram addressinout[15:0]                  sdram_dq       //sdram data);parameter MEM_DATA_BITS          = 16  ;        //external memory user interface data widthparameter ADDR_BITS              = 24  ;        //external memory user interface address widthparameter BUSRT_BITS             = 10  ;        //external memory user interface burst widthparameter BURST_SIZE             = 128 ;        //burst sizewire                             wr_burst_data_req;       // from external memory controller,write data request ,before data 1 clockwire                             wr_burst_finish;         // from external memory controller,burst write finish

    標(biāo)簽: fpga sdram verilog quartus

    上傳時間: 2021-12-18

    上傳用戶:

主站蜘蛛池模板: 景谷| 铜鼓县| 南丹县| 秀山| 南投市| 台前县| 镇康县| 青神县| 佛教| 威远县| 临海市| 蒲城县| 绥滨县| 武强县| 宁安市| 北宁市| 惠东县| 洛阳市| 达拉特旗| 西贡区| 兴山县| 祁连县| 防城港市| 新巴尔虎左旗| 巴里| 万安县| 太保市| 顺昌县| 新邵县| 大兴区| 东明县| 阿坝县| 鄱阳县| 黑龙江省| 靖西县| 民权县| 大庆市| 吕梁市| 舟曲县| 莲花县| 两当县|