亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

serdes

serdes是英文SERializer(串行器)/DESerializer(解串器)的簡稱。它是一種主流的時分多路復用(TDM)、點對點(P2P)的串行通信技術。即在發送端多路低速并行信號被轉換成高速串行信號,經過傳輸媒體(光纜或銅線),最后在接收端高速串行信號重新轉換成低速并行信號。這種點對點的串行通信技術充分利用傳輸媒體的信道容量,減少所需的傳輸信道和器件引腳數目,提升信號的傳輸速度,從而大大降低通信成本。
  • MAXX9257 MAX9258芯片可編程serdes持續時間計算

    The MAX9257/MAX9258 programmable serializer/deserializer (serdes) devices transfer both video data and control signals over the same twisted-pair cable. However, control data can only be transmitted during the vertical blank time, which is indicated by the control-channel-enabled output (CCEN) signal. The electronic control unit (ECU) firmware designer needs to know how quickly to respond to the CCEN signal before it times out and how to calculate this duration. This application note describes how to calculate the duration of the CCEN for the MAX9257/MAX9258 serdes chipset. The calculation is based on STO timeout, clock frequency, and UART bit timing. The CCEN duration is programmable and can be closed if not in use.

    標簽: serdes MAXX 9257 9258

    上傳時間: 2014-01-24

    上傳用戶:xingisme

  • 帶有serdes接口的PLB千兆位級以太網MAC

    This application note describes a reference system which illustrates how to build an embeddedPowerPC® system using the Xilinx 1-Gigabit Ethernet Media Access Controller processor core.This system has the PLB_Gemac configured to use Scatter/Gather Direct Memory Access andthe Serializer/Deserializer (serdes) interface. This application note describes how to set up thespecific clocking structure required for the serdes interface and the constraints to be added tothe UCF file. This reference system is complete with a standalone software application to testsome of the main features of this core, including access to registers, DMA capabilities, transmitand receive in loopback mode. This reference system is targeted for the ML300 evaluationboard.

    標簽: serdes PLB MAC 接口

    上傳時間: 2013-11-01

    上傳用戶:truth12

  • 關于serdes應用的研究

    關于serdes應用的研究,切合當前發展的現狀,給出來很好說明

    標簽: serdes

    上傳時間: 2013-12-11

    上傳用戶:wys0120

  • High Speed serdes Design and Connectors

    HIGH SPeed serdes designs and connectors and simulation models simulations used in signal Integrity and also has practical evaluation aof all connectors

    標簽: Si HighSpeed

    上傳時間: 2015-04-09

    上傳用戶:1234wei

  • 高速串行serdes以及應用介紹

    serdes是英文SERializer(串行器)/DESerializer(解串器)的簡稱。它是一種時分多路復用(TDM)、點對點的通信技術,即在發送端多路低速并行信號被轉換成高速串行信號,經過傳輸媒體(光纜或銅線),最后在接收端高速串行信號重新轉換成低速并行信號。這種點對點的串行通信技術充分利用傳輸媒體的信道容量,減少所需的傳輸信道和器件引腳數目,從而大大降低通信成本。隨著對信息流量需求的不斷增長,傳統并行接口技術成為進一步提高數據傳輸速率的瓶頸。過去主要用于光纖通信的串行通信技術——serdes正在取代傳統并行總線而成為高速接口技術的主流。本文闡述了介紹serdes的架構、關鍵技術、serdes硬件設計要點以及測試方法。

    標簽: 高速 serdes

    上傳時間: 2022-06-30

    上傳用戶:

  • 高速串行serdes信號的眼圖抖動測試

    隨著新研發單板上高速serdes信號的增多,信號完整性測試顯的越來越重要,本文檔圍繞serdes信號的眼圖抖動測試總結一些測試注意事項。新研發單板上高速serdes信號速率高達2.45G,一些時鐘信號上升/下降沿達到400ps左右,必然需要測量serdes信號的眼圖、抖動,在這里總結一些測試經驗和注意事項。UBPG1單板上有如下幾種高速數據serdes信號:1.         GE serdes接口(SGMII接口標準)2.         AIF serdes接口(CPRI接口標準)3.         IQ serdes接口(類CPRI接口標準,自定義幀格式)4.         光口 serdes接口(CPRI接口標準)對于serdes信號,其信號電氣特性由IEEE協議規定,在協議中會給出相應的眼圖測試模板及抖動指標,部分芯片廠家會在DATASHEET中給出單獨的眼圖測試模板及抖動指標(一般會比協議要求的更寬松)。UBPG1單板上的serdes接口按電氣特性分有兩種,一種是SGMII接口(用1000-BASE-CX模板,IEEE協議39節);一種是CPRI接口(用XAUI模板,IEEE協議49節)。

    標簽: 高速 serdes 眼圖抖動

    上傳時間: 2022-06-30

    上傳用戶:

  • FPGA的serdes接口設計與實現

    基于FPGA的serdes接口設計與實現             

    標簽: fpga serdes接口

    上傳時間: 2022-07-08

    上傳用戶:得之我幸78

  • 基于FPGA的甚短距離高速并行光傳輸系統研究

    甚短距離傳輸(VSR)是一種用于短距離(約300 m~600m)內進行數據傳輸的光傳輸技術.它主要應用于網絡中的交換機、核心路由器(CR)、光交叉連接設備(OXC)、分插復用器(ADM)和波分復用(WDM)終端等不同層次設備之間的互連,具有構建方便、性能穩定和成本低等優點,是光通信技術發展的一個全新領域,逐漸成為國際通用的標準技術,成為全光網的一個重要組成部分. 本文深入研究了VSR并行光傳輸系統,完成了VSR技術的核心部分--轉換器子系統的設計與實現,使用現場可編程陣列FPGA(Field Programmable GateArray)來完成轉換器電路的設計和功能實現.深入研究現有VSR4-1.0和VSR4-3.0兩種并行傳輸標準,在其技術原理的基礎上,提出新的VSR并行方案,提高了多模光纖帶的信道利用率,充分利用系統總吞吐量大的優勢,為將來向更高速率升級提供了依據.根據萬兆以太網的技術特點和傳輸要求,提出并設計了用VSR技術實現局域和廣域萬兆以太網在較短距離上的高速互連的系統方案,成功地將VSR技術移植到萬兆以太網上,實現低成本、構建方便和性能穩定的高速短距離傳輸. 本文所有的設計均在Altera Stratix GX系列FPGA的EP1SGX25F1020C7上實現,采用Altera的Quartus Ⅱ開發工具和 Verilog HDL硬件描述語言完成了VSR4-1.0轉換器集成電路和萬兆以太網的serdes的設計和仿真,并給出了各模塊的電路結構和仿真結果.仿真的結果表明,所有的設計均能正確的實現各自的功能,完全能夠滿足10Gb/s高速并行傳輸系統的要求.

    標簽: FPGA 短距離 光傳輸 高速并行

    上傳時間: 2013-07-14

    上傳用戶:han0097

  • FPGA之間的LVDS傳輸

    FPGA之間的LVDS傳輸,采用serdes接口,傳輸速率達到400m

    標簽: FPGA LVDS 傳輸

    上傳時間: 2013-08-09

    上傳用戶:hoperingcong

  • 基于TLK2711的高速串行全雙工通信協議研究

    針對實時型相機對系統小型化、通用化及數據高速率可靠傳輸的需求,文中在研究高速串行器/解串器(serdes)器件TLK2711工作原理的基礎上,提出了高速串行全雙工通信協議總體設計方案。文章以TLK2711為物理層、FPGA為鏈路層設計了高速串行全雙工通信協議,對協議的實現進行了詳細的描述。協議的在定制中力求做到了最簡化,為上層用戶提供簡單的數據接口。試驗中通過兩塊電路板的聯調,完成了數據率為2.5Gbps的點對點高速傳輸,采用發送偽隨機碼測試,系統工作2小時,所測誤碼率小于10-12。

    標簽: 2711 TLK 高速串行 全雙工

    上傳時間: 2014-12-28

    上傳用戶:wff

主站蜘蛛池模板: 禄丰县| 岳阳县| 武乡县| 阿荣旗| 安泽县| 手机| 文成县| 汶上县| 高陵县| 舟曲县| 革吉县| 白朗县| 定陶县| 新乡县| 博湖县| 北流市| 榆中县| 葫芦岛市| 静海县| 巨鹿县| 麻阳| 牙克石市| 贡觉县| 台湾省| 延边| 乌兰浩特市| 房山区| 威宁| 崇义县| 达拉特旗| 民权县| 苏尼特右旗| 介休市| 庄浪县| 惠来县| 四子王旗| 靖安县| 灵台县| 磐安县| 鄂托克前旗| 全州县|