亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

simulink仿真

  • 基于FPGA的OFDM調(diào)制解調(diào)器的設計與實現(xiàn)

    正交頻分復用(OFDM)技術是一種多載波數(shù)字調(diào)制技術,具有頻譜利用率高、抗多徑干擾能力強、成本低等特點,適合無線通信的高速化、寬帶化及移動化的需求,將成為下一代無線通信系統(tǒng)(4G)的核心調(diào)制傳輸技術。 本文首先描述了OFDM技術的基本原理。對OFDM的調(diào)制解調(diào)以及其中涉及的特性和關鍵技術等做了理論上的分析,指出了OFDM區(qū)別于其他調(diào)制技術的巨大優(yōu)勢;然后針對OFDM中的信道估計技術,深入分析了基于FFT級聯(lián)的信道估計理論和基于聯(lián)合最大似然函數(shù)的半盲分組估計理論,在此基礎上詳細研究描述了用于OFDM系統(tǒng)的迭代的最大似然估計算法,并利用Matlab做了相應的仿真比較,驗證了它們的有效性。 而后,在Matlab中應用Simulink工具構建OFDM系統(tǒng)仿真平臺。在此平臺上,對OFDM系統(tǒng)在多徑衰落、高斯白噪聲等多種不同的模型參數(shù)下進行了仿真,并給出了數(shù)據(jù)曲線,通過分析結果可正確評價OFDM系統(tǒng)在多個方面的性能。 在綜合了OFDM的系統(tǒng)架構和仿真分析之后,設計并實現(xiàn)了基于FPGA的OFDM調(diào)制解調(diào)系統(tǒng)。首先根據(jù)802.16協(xié)議和OFDM系統(tǒng)的具體要求,設定了合理的參數(shù);然后從調(diào)制器和解調(diào)器的具體組成模塊入手,對串/并轉(zhuǎn)換,QPSK映射,過采樣處理,插入導頻,添加循環(huán)前綴,IFFT/FFT,幀同步檢測等各個模塊進行硬件設計,詳細介紹了各個模塊的設計和實現(xiàn)過程,并給出了相應的仿真波形和參數(shù)說明。其中,針對定點運算的局限性,為系統(tǒng)設計并自定義了24位的浮點運算格式,參與傅立葉反變換和傅立葉變換的運算,在系統(tǒng)參數(shù)允許的范圍內(nèi),充分利用了有限資源,提高了系統(tǒng)運算精度;然后重點描述了基于FPGA的快速傅立葉變換算法的改進、優(yōu)化和設計實現(xiàn),針對原始快速傅立葉變換FPGA實現(xiàn)算法運算空閑時間過多,資源占用較大的問題,提出了帶有流水作業(yè)功能、資源占用較少的快速傅立葉變換優(yōu)化算法設計方案,使之運用于OFDM基帶處理系統(tǒng)當中并加以實現(xiàn),結果滿足系統(tǒng)參數(shù)的需求。最后以理論分析為依據(jù),對整個OFDM的基帶處理系統(tǒng)進行了系統(tǒng)調(diào)試與性能分析,證明了設計的可行性。 綜上所述,本文完成了一個基于FPGA的OFDM基帶處理系統(tǒng)的設計、仿真和實現(xiàn)。本設計為OFDM通信系統(tǒng)的進一步改進提供了大量有用的數(shù)據(jù)。

    標簽: FPGA OFDM 調(diào)制解調(diào)器

    上傳時間: 2013-04-24

    上傳用戶:vaidya1bond007b1

  • 基于FPGA的數(shù)字下變頻器

    本文設計和實現(xiàn)了基于FPGA的數(shù)字下變頻器DDC,用于寬帶數(shù)字中頻軟件無線電接收機中。采用自上向下的模塊化設計方法,將DDC的功能劃分為基本單元,實現(xiàn)這些功能模塊并組成模塊庫。在具體應用時,優(yōu)化配置各個模塊來滿足具體無線通信系統(tǒng)性能的要求。這樣做比傳統(tǒng)ASIC數(shù)字下變頻器具有更好的可編程性和靈活性,從而滿足不同的工程設計需求。 首先闡述了軟件無線電中關鍵的數(shù)字信號處理技術,包括中頻處理中的下變頻技術、抽取技術以及帶通采樣技術。利用MATLAB的Simulink完成了對系統(tǒng)的設計與仿真,驗證了設計的正確性。之后用QuartusII進行了基于FPGA抽取濾波器和NCO等關鍵模塊的設計,編譯后進行了時序仿真,最后在PCB板上實現(xiàn)了實際電路并應用于工程項目中。

    標簽: FPGA 數(shù)字下變頻

    上傳時間: 2013-08-05

    上傳用戶:lishuoshi1996

  • SDRAM讀寫控制的實現(xiàn)與Modelsim仿真

    軟件開發(fā)環(huán)境:ISE 7.1i 硬件開發(fā)環(huán)境:紅色颶風II代-Xilinx版 1. 本實例用于控制開發(fā)板上面的SDRAM完成讀寫功能; 先向SDRAM里面寫數(shù)據(jù),然后再將數(shù)據(jù)讀出來做比較,如果不匹配就通過LED變亮顯示出來,如果一致,LED就不亮。 2. part1目錄是使用Modelsim仿真的工程; 3. part2目錄是在開發(fā)版上面驗證的工程; 2.1. part1_32目錄是4m32SDRAM的仿真工程; 2.2. part1_16目錄是4m16SDRAM的仿真工程; \model文件夾里面是仿真模型; \rtl文件夾里面是源文件; \sim文件夾里面是仿真工程; \test_bench文件夾里面是測試文件; \wave文件夾里面是仿真波形。 3.1. 工程在\project文件夾里面; 3.2. 源文件和管腳分配在\rtl文件夾里面; 3.3. 下載文件在\download文件夾里面,.mcs為PROM模式下載文件,.bit為JTAG調(diào)試下載文件。

    標簽: Modelsim SDRAM 讀寫 控制

    上傳時間: 2013-04-24

    上傳用戶:ZJX5201314

  • 基于數(shù)據(jù)符號同步的FPGA仿真實現(xiàn)

    近年來,人們對無線數(shù)據(jù)和多媒體業(yè)務的需求迅猛增加,促進了寬帶無線通信新技術的發(fā)展和應用。正交頻分復用 (Orthogonal Frequency Division Multiolexing,OFDM)技術已經(jīng)廣泛應用于各種高速寬帶無線通信系統(tǒng)中。然而 OFDM 系統(tǒng)相比單載波系統(tǒng)更容易受到頻偏和時偏的影響,因此如何有效地消除頻偏和時偏,實現(xiàn)系統(tǒng)的時頻同步是 OFDM 系統(tǒng)中非常關鍵的技術。 本文討論了非同步對 OFDM 系統(tǒng)的影響,分析了當前用于 OFDM 系統(tǒng)中基于數(shù)據(jù)符號的同步算法,并簡單介紹非基于數(shù)據(jù)符號同步技術。基于數(shù)據(jù)符號的同步技術通過加入訓練符號或?qū)ьl等附加信息,并利用導頻或訓練符號的相關性實現(xiàn)時頻同步。此算法由于加入了附加信息,降低了帶寬利用率,但同步精度相對較高,同步捕獲時間較短。 隨著電子芯片技術的快速發(fā)展,電子設計自動化 (Electronic DesignAutomation,EDA) 技術和可編程邏輯芯片 (FPGA/CPLD) 的應用越來越受到大家的重視,為此文中對 EDA 技術和 Altera 公司制造的 FPGA 芯片的原理和結構特點進行了闡述,還介紹了在相關軟件平臺進行開發(fā)的系統(tǒng)流程。 論文在對基于數(shù)據(jù)符號三種算法進行較詳細的分析和研究的基礎上,尤其改進了基于導頻符號的同步算法之后,利用 Altera 公司的 FPGA 芯片EP1S25F102015 在 OuartusⅡ5.0 工具平臺上實現(xiàn)了 OFDM 同步的硬件設計,然后進行了軟件仿真。其中對基于導頻符號同步的改進算法硬件設計過程了進行了詳細闡述。不僅如此,對于基于 PN 序列幀的同步算法和基于循環(huán)前綴 (Cycle Prefix,CP) 的極大似然 (Maximam Likelihood,ML)估計同步算法也有具體的仿真實現(xiàn)。 最后,文章還對它們進行了比較,基于導頻符號同步設計的同步精度比較高,但是耗費芯片的資源多,另一個缺點是沒有頻偏估計,因此運用受到一定限制。基于 PN 序列幀的同步設計使用了最少的芯片資源,但要提取 PN 序列中的信號數(shù)據(jù)有一定困難。基于循環(huán)前綴的同步設計占用了芯片 I/O 腳稍顯多。這幾種同步算法各有優(yōu)缺點,但可以根據(jù)不同的信道環(huán)境選用它們。

    標簽: FPGA 數(shù)據(jù) 同步的 仿真實現(xiàn)

    上傳時間: 2013-04-24

    上傳用戶:斷點PPpp

  • 基于FPGA的調(diào)制解調(diào)器

    當今電子系統(tǒng)的設計是以大規(guī)模FPGA為物理載體的系統(tǒng)芯片的設計,基于FPGA的片上系統(tǒng)可稱為可編程片上系統(tǒng)(SOPC)。SOPC的設計是以知識產(chǎn)權核(IPCore)為基礎,以硬件描述語言為主要設計手段,借助以計算機為平臺的EDA工具進行的。 本文在介紹了FPGA與SOPC相關技術的基礎上,給出了SOPC技術開發(fā)調(diào)制解調(diào)器的方案。在分析設計軟件Matlab/DSP(Digital Signal Processing)。builder以及Quartus Ⅱ開發(fā)軟件進行SOPC(System On a Programmable Chip)設計流程后,依據(jù)調(diào)制解調(diào)算法提出了一種基于DSP Builder調(diào)制解調(diào)器的SOPC實現(xiàn)方案,模塊化的設計方法大大縮短了調(diào)制解調(diào)器的開發(fā)周期。 在SOPC技術開發(fā)調(diào)制解調(diào)器的過程中,用MATLAB/Simulink的圖形方式調(diào)用Altera DSP Builder和其他Simulink庫中的圖形模塊(Block)進行系統(tǒng)建模,在Simulink中仿真通過后,利用DSP Builder將Simulink的模型文件(.mdl)轉(zhuǎn)化成通用的硬件描述語言VHDL文件,從而避免了VHDL語言手動編寫系統(tǒng)的煩瑣過程,將精力集中于算法的優(yōu)化上。 基于DSP Builder的開發(fā)功能,調(diào)制解調(diào)器電路中的低通濾波器可直接調(diào)用FIRIP Core,進一步提高了開發(fā)效率。 在進行編譯、仿真調(diào)試成功后,經(jīng)過QuartusⅡ?qū)⒕幾g生成的編程文件下載到ALTERA公司Cyclone Ⅱ系列的FPGA芯片EP2C5F256C6,完成器件編程,從而給出了一種調(diào)制解調(diào)器的SOPC系統(tǒng)實現(xiàn)方案。

    標簽: FPGA 調(diào)制解調(diào)器

    上傳時間: 2013-05-28

    上傳用戶:koulian

  • 基于FPGA的汽車發(fā)動機控制器研究

    汽車工業(yè)在國民經(jīng)濟增長中發(fā)揮著越來越重要的作用。近幾年,雖然我國的汽車工業(yè)已經(jīng)得到了飛速的發(fā)展,但汽車ECU(Electronic Control Unit)的設計制造一直無法實現(xiàn)國產(chǎn)化,嚴重制約了汽車工業(yè)的發(fā)展。針對這個現(xiàn)狀,本課題對于ECU的設計進行了初步研究。首次嘗試了基于SOPC技術的ECU系統(tǒng)設計,并利用dSPACE實時仿真發(fā)動機,完成了ECU的硬件在回路仿真,對控制效果進行了測試和分析。 目前,市場上的ECU系統(tǒng)都是基于專用單片機的。本文首先對現(xiàn)有的汽車發(fā)動機控制器結構進行了分析比較,總結出ECU的主要組成部件;而后通過各類方案的對比,確定了本課題采用基于FPGA的嵌入NIOS Ⅱ軟核的SOPC技術方案。 之后,進行了汽車發(fā)動機模型搭建和控制算法的設計。發(fā)動機模型以Hendricks提出的均值模型為基礎,參考mathworks公司的發(fā)動機建模方案進行設計。并在該模型基礎上,參考Fekete提出的針對多缸發(fā)動機的基于模型的空燃比控制策略和mathworks發(fā)動機控制方案,建立了以控制空燃比為核心的發(fā)動機噴油控制算法。并通過simulink的仿真,驗證了模型和算法的合理有效性。 基于系統(tǒng)設計總體方案,完成了ECU硬件電路設計,并在該系統(tǒng)中完成了上述算法的移植和優(yōu)化。最后,利用dSPACE實時仿真發(fā)動機,進行ECU的硬件在回路仿真,對本文設計的ECU系統(tǒng)進行了測試。證實了該ECU方案在空燃比控制方面取得了較好的效果。 本論文以大量的圖示形式介紹了發(fā)動機模型和系統(tǒng)軟硬件設計,使得系統(tǒng)結構和軟件流程等一目了然,淺顯易懂。同時論文中采用的基于SOPC技術的ECU設計具有一定創(chuàng)新性,對于其他ECU系統(tǒng)的開發(fā)和設計具有一定指導意義。

    標簽: FPGA 汽車發(fā)動機 控制器

    上傳時間: 2013-07-11

    上傳用戶:小眼睛LSL

  • 基于VB的凸輪機構的參數(shù)化設計及其動畫仿真

    本文以VB 為主體開發(fā)語言,實現(xiàn)了參數(shù)化設計凸輪和凸輪輪廓設計過程的動畫仿真,既提高了凸輪設計效率,又益于計算機輔助教學。

    標簽: 凸輪機構 參數(shù) 動畫仿真

    上傳時間: 2013-06-13

    上傳用戶:www240697738

  • 基于FPGA的視頻圖像處理系統(tǒng)

    隨著電子技術和計算機技術的飛速發(fā)展,視頻圖像處理技術近年來得到極大的重視和長足的發(fā)展,其應用范圍主要包括數(shù)字廣播、消費類電子、視頻監(jiān)控、醫(yī)學成像及文檔影像處理等領域。當前視頻圖像處理主要問題是當處理的數(shù)據(jù)量很大時,處理速度慢,執(zhí)行效率低。而且視頻算法的軟件和硬件仿真和驗證的靈活性低。 本論文首先根據(jù)視頻信號的處理過程和典型視頻圖像處理系統(tǒng)的構成提出了基于FPGA的視頻圖像處理系統(tǒng)總體框圖;其次選擇視頻轉(zhuǎn)換芯片SAA7113,完成視頻圖像采集模塊的設計,主要分三步完成:1)配置視頻轉(zhuǎn)換芯片的工作模式,完成視頻轉(zhuǎn)化芯片SAA7113的初始化:2)通過分析輸出數(shù)據(jù)流的格式標準,來識別奇偶場信號、場消隱信號和有效行數(shù)據(jù)的開始和結束信號三種控制信號,并根據(jù)控制信號,用Verilog硬件描述語言編程實現(xiàn)圖像數(shù)據(jù)的采集;3)分析SRAM的讀寫控制時序,采用兩塊SRAM完成圖像數(shù)據(jù)的存儲。然后編寫軟件測試文件,在ISE Simulator仿真環(huán)境進行程序測試與運行,并分析仿真結果,驗證了數(shù)據(jù)采集和存儲的正確性;最后,對常用視頻圖像算法的MATLAB仿真,選擇適當?shù)乃阕樱捎霉ぞ進ATLAB、System Generator for DSP和ISE,利用模塊構建方式,搭建視頻算法平臺,實現(xiàn)圖像平滑濾波、銳化濾波算法,在Simulink中仿真并自動生成硬件描述語言和網(wǎng)表,對資源的消耗做簡要分析。 本論文的創(chuàng)新點是采用新的開發(fā)環(huán)境System Generator for DSP實現(xiàn)視頻圖像算法。這種開發(fā)視頻圖像算法的方式靈活性強、設計周期短、驗證方便、是視頻圖像處理發(fā)展的必然趨勢。

    標簽: FPGA 視頻圖像 處理系統(tǒng)

    上傳時間: 2013-07-28

    上傳用戶:lingzhichao

  • 基于FPGA的無線信道仿真器設計與實現(xiàn)

    隨著人們對無線通信需求和質(zhì)量的要求越來越高,無線通信設備的研發(fā)也變得越來越復雜,系統(tǒng)測試在整個設備研發(fā)過程中所占的比重也越來越大。為了能夠盡快縮短研發(fā)周期,測試人員需要在實驗室模擬出無線信道的各種傳播特性,以便對所設計的系統(tǒng)進行調(diào)試與測試。無線信道仿真器是進行無線通信系統(tǒng)硬件調(diào)試與測試不可或缺的儀器之一。 本文設計的無線信道仿真器是以Clarke信道模型為參考,采用基于Jakes模型的改進算法,使用Altera公司的StratixⅡ EP2S180模擬實現(xiàn)了頻率選擇性衰落信道。信道仿真器實現(xiàn)了四根天線數(shù)據(jù)的上行接收,每根天線由八條可分辨路徑,每條可分辨路徑由64個反射體構成,每根天線可分辨路徑和反射體的數(shù)目可以獨立配置。通過對每個反射體初始角度和初始相位的設置,并且保證反射體的角度和相位是均勻分布的隨機數(shù),可以使得同一條路徑不同反射體之間的非相關特性,得到的多徑傳播信道是一個離散的廣義平穩(wěn)非相關散射模型(WSSUS)。無線信道仿真器模擬了上行數(shù)據(jù)傳輸環(huán)境,上行數(shù)據(jù)由后臺產(chǎn)生后儲存在單板上的SDRAM中。啟動測試之后,上行數(shù)據(jù)在CPU的控制下通過信道仿真器,然后送達基帶處理板解調(diào),最后測試數(shù)據(jù)的誤碼率和誤塊率,從而分析基站的上行接收性能。 首先,本文研究了3GPP TS 25.141協(xié)議中對通信設備測試的要求和無線信道自身的特點,完成了對無線信道仿真器系統(tǒng)設計方案的吸收和修改。 其次,針對FPGA內(nèi)部資源結構,研究了信道仿真器FPGA實現(xiàn)過程中的困難和資源的消耗,進行了模塊劃分。主要完成了時延模塊、瑞利衰落模塊、背板接口模塊等的RTL級代碼的開發(fā)、仿真、綜合和板上調(diào)試;完成了FPGA和后臺軟件的聯(lián)合調(diào)試;完成了兩天線到四天線的改版工作,使FPGA內(nèi)部的工作頻率翻了一倍,大幅降低了FPGA資源的消耗。 最后,在完成無線信道仿真器的硬件設計之后,對無線信道仿真器的測試根據(jù)3GPP TS 25.141 V6.13.0協(xié)議中的要求進行,即在數(shù)據(jù)誤塊率(BLER)一定的情況下,對不同信道傳播環(huán)境和不同傳輸業(yè)務下的信噪比(Eb/No)進行測試,單天線和多天線的測試結果符合協(xié)議中規(guī)定的信噪比(Eb/No)的要求。

    標簽: FPGA 無線信道 仿真器

    上傳時間: 2013-04-24

    上傳用戶:小楊高1

  • 信道化中頻接收機設計與仿真實現(xiàn)

    軟件無線電(Software Radio)具有高度靈活性、開放性,很容易實現(xiàn)與現(xiàn)有和未來多種電臺的兼容,能最大限度的滿足了互聯(lián)互通的要求。而基于多相濾波器組的信道化軟件無線電接收技術以其固有的全概率接收、降采樣速率以及其大幅提高運算速率的能力越來越受到重視。本文主要研究了基于現(xiàn)場可編程門陣列(FPGA)的軟件無線電信道化中頻接收技術設計與實現(xiàn)。 首先介紹了軟件無線電的基本概念以及其發(fā)展狀況,深入討論了軟件無線電的基本理論,主要介紹了設計中所用到的帶通采樣技術、信號的抽取技術與多相濾波技術。 然后簡要介紹了信道化中頻接收機的射頻(Radio Frequency,RF)前端接收技術,設置寬中頻超外差接收機射頻前端的設計指標,給出了改進的實信號濾波器組低通型實現(xiàn)結構,并依此推導和建立了實信號多相濾波器組信道化中頻接收機的數(shù)學模型。 最后基于EP1S80開發(fā)平臺實現(xiàn)了實信號多相濾波器組信道化的中頻接收機。給出了多相濾波器、抽取運算、FFT運算、信道劃分以及復乘運算的設計方案。仿真結果表明,該接收機能夠?qū)崿F(xiàn)對中頻信號的正確接收,驗證了系統(tǒng)設計的可行性。

    標簽: 信道 中頻 仿真實現(xiàn) 收機設計

    上傳時間: 2013-06-12

    上傳用戶:qq521

主站蜘蛛池模板: 青河县| 阳原县| 名山县| 乐都县| 右玉县| 通榆县| 六盘水市| 湄潭县| 包头市| 盐源县| 金山区| 桐柏县| 石河子市| 辽宁省| 兴宁市| 青海省| 昌都县| 平塘县| 宜州市| 习水县| 金堂县| 靖西县| 茌平县| 诏安县| 贵阳市| 思南县| 红原县| 宜丰县| 盖州市| 宁强县| 西昌市| 上蔡县| 霍城县| 莱芜市| 义马市| 交口县| 朝阳县| 通河县| 中江县| 凤冈县| 舞阳县|