清單1 LSDAA: ADC R16,R16 ;十進制數(在R16中)左移調整子程序 ADDAA: IN R6,SREG ;bcd碼相加調整子程序,先保存相加后的 LDI R17,$66 ;狀態(tài)the old status ADD R16,R17 ;再將和預加立即數$66 IN R17,SREG ;輸入相加后新狀態(tài)(the new status) OR R6,R17 ;新舊狀態(tài)相或 SBRS R6,0 ;相或后進位置位則跳行 SUBI R16,$60 ;否則減去$60(十位bcd不滿足調整條件) SBRS R6,5 ;半進位置位則跳行 SUBI R16,6 ;否則減去$06(個位bcd不滿足調整條件) ROR R6 ;向高位BCD返還進位位! RET
上傳時間: 2013-10-08
上傳用戶:zh_901
MFC 六大技術之簡化仿真(Console 程序) 第㆓篇【欲善工事先利其器】提供給對 Visual C++ 整合環(huán)境全然陌生的朋友㆒個導引。 這㆒篇當然不能取代 Visual C++ User's Guide 的㆞位,但對整個軟件開發(fā)環(huán)境有全盤以 及概觀性的介紹,可以讓初學者迅速了解手㆖掌握的工具,以及它們的主要功能。 第㆔篇【淺出 MFC 程序設計】介紹㆒個 MFC 程序的生死因果。已經有 MFC 程序經 驗的朋友,不見得不會對本篇感到驚艷。根據我的了解,太多㆟使用 MFC 是「只知道 這么做,不知道為什么」;本篇詳細解釋 MFC 程序之來龍去脈,為初入 MFC 領域的 讀者奠定扎實的基礎。說不定本篇會讓你有醍醐灌頂之感。
上傳時間: 2013-12-16
上傳用戶:qq527891923
一,實驗目的 1, 熟悉單片機定時/計數功能,掌握初始化編成方法; 2, 掌握順序控制程序的簡單編程;掌握顯示數據的編程方法
標簽: 脈沖計數
上傳時間: 2013-10-15
上傳用戶:familiarsmile
詳細介紹了AD2S1200YSTZ資料
上傳時間: 2014-12-27
上傳用戶:hwl453472107
將AVR上的隊列串口驅動程序修改后,運行在STM32開發(fā)板,采用中斷方式接收和中斷發(fā)送,并加入了緩沖收發(fā)隊列操作。由于該驅動是用來操作西門子的TC35或MC55等通信模塊,所以加入了“等待串口接收完成”函數,該函數需要一個10ms的定時進行計數累加。
上傳時間: 2013-11-11
上傳用戶:kaixinxin196
NXP Semiconductor designed the LPC2400 microcontrollers around a 16-bit/32-bitARM7TDMI-S CPU core with real-time debug interfaces that include both JTAG andembedded Trace. The LPC2400 microcontrollers have 512 kB of on-chip high-speedFlash memory. This Flash memory includes a special 128-bit wide memory interface andaccelerator architecture that enables the CPU to execute sequential instructions fromFlash memory at the maximum 72 MHz system clock rate. This feature is available onlyon the LPC2000 ARM Microcontroller family of products. The LPC2400 can execute both32-bit ARM and 16-bit Thumb instructions. Support for the two Instruction Sets meansEngineers can choose to optimize their application for either performance or code size atthe sub-routine level. When the core executes instructions in Thumb state it can reducecode size by more than 30 % with only a small loss in performance while executinginstructions in ARM state maximizes core performance.
上傳時間: 2013-11-15
上傳用戶:zouxinwang
本文只介紹AVR ISP下載線在AVR Studio環(huán)境下的下載方法,推薦使用。 并口下載線主要優(yōu)點是電路簡單,缺點主要有下載速度慢、不能在AVR Studio環(huán)境下使用。具體差別在用了AVR ISP之后就知道了,現在一個標準的下載線也只要幾十塊錢和并口下載線沒什么差別了。此處所說的STK500下載線和AVR ISP下載線同屬一類,它們使用相同的通信協(xié)議,STK500確切的說是一個學習板,AVR ISP才是真正意義上的下載線。
上傳時間: 2013-11-07
上傳用戶:tuilp1a
Virtex-5, Spartan-DSP FPGAs Application Note This application note demonstrates how efficient implementations of Digital Up Converters(DUC) and Digital Down Converters (DDC) can be done by leveraging the Xilinx DSP IPportfolio for increased productivity and reduced time to development. Step-by-step instruction is given on how to perform system-level trade off analysis and develop the most efficient FPGA implementation, thus allowing engineers a flexible, low-cost and low-power alternative to ASSP technologies.
標簽: Spartan-DSP Virtex FPGAs Ap
上傳時間: 2013-10-23
上傳用戶:raron1989
CLK:時鐘信號 CMD:雙向命令和響應信號 DAT0-3:雙向數據信號 VDD,VSS:電源和地信號 SD模式下允許有一個主機, 多個從機(即多個卡), 主機可以給從機分別地址. 主機發(fā) 命令有些命令是發(fā)送給指定的從機,有些命令可以以廣播形式發(fā)送. SD模式下可以選擇總線寬度, 即選用幾根DAT信號線, 可以在主機初始化后設置
標簽: 協(xié)議
上傳時間: 2013-10-11
上傳用戶:daxigua
標號: FTOD 功能:格式化浮點數轉換成雙字節(jié)定點數入口條件:格式化浮點操作數在[R0]中。出口信息:OV=1時溢出,OV=0時轉換成功:定點數的絕對值在[R0]中(雙字節(jié)),數符在位1FH中,F0=1 時為整數,CY=1時為一字節(jié)整數一字節(jié)小數,否則為純小數。影響資源:PSW、A、B、R2、R3、R4、位1FH 堆棧需求: 6字節(jié)FTOD: LCALL MVR0 ;將[R0]傳送到第一工作區(qū)MOV A,R2JZ FTD4 ;階碼為零,純小數JB ACC.7,FTD4;階碼為負,純小數
上傳時間: 2013-10-15
上傳用戶:洛木卓