電子發(fā)燒友網(wǎng)訊: Altera公司 28nm FPGA系列芯片共包括三大系列:Stratix V、Arria V與Cyclone V系列芯片。近日,Altera公司也正式宣布該三大系列芯片已全部開始量產(chǎn)出貨。Altera公司憑借著其28nm FPGA芯片在性能和成本上的優(yōu)勢(shì),未來的前景勢(shì)必?zé)o法估量。通過本文對(duì)Altera公司 28nm FPGA系列芯片的基本性能、市場(chǎng)優(yōu)勢(shì)、型號(hào)差異以及典型應(yīng)用等介紹,電子發(fā)燒友網(wǎng)小編將帶領(lǐng)大家一起來感受Altera公司28nm FPGA系列芯片的“雄韜偉略”,深入闡述如何更好地為你未來的設(shè)計(jì)選擇相應(yīng)的Altera 28nm FPGA 芯片。
上傳時(shí)間: 2013-11-21
上傳用戶:ZZJ886
《Altera FPGA工程師成長手冊(cè)》以altera公司的fpga為例,由淺入深,全面、系統(tǒng)地詳細(xì)講述了基于可編程邏輯技術(shù)的設(shè)計(jì)方法。《Altera FPGA工程師成長手冊(cè)》講解時(shí)穿插了大量典型實(shí)例,便于讀者理解和演練。另外,為了幫助讀者更好地學(xué)習(xí),《Altera FPGA工程師成長手冊(cè)》提供了配套語音教學(xué)視頻,這些視頻和《Altera FPGA工程師成長手冊(cè)》源代碼一起收錄于《Altera FPGA工程師成長手冊(cè)》配書光盤中。 《Altera FPGA工程師成長手冊(cè)》涉及面廣,從基本的軟件使用到一般電路設(shè)計(jì),再到nios ⅱ軟核處理器的設(shè)計(jì),幾乎涉及fpga開發(fā)設(shè)計(jì)的所有知識(shí)。具體內(nèi)容包括:eda開發(fā)概述、altera quartus ii開發(fā)流程、altera quartus ii開發(fā)向?qū)Аhdl語言、基本邏輯電路設(shè)計(jì)、宏模塊、lpm函數(shù)應(yīng)用、基于fpga的dsp開發(fā)設(shè)計(jì)、sopc系統(tǒng)構(gòu)架、soc系統(tǒng)硬件開發(fā)、sopc系統(tǒng)軟件開發(fā)、nios ii常用外設(shè)、logiclock優(yōu)化技術(shù)等。
標(biāo)簽: Altera FPGA 清華大學(xué) 工程師
上傳時(shí)間: 2013-10-29
上傳用戶:思索的小白
本資料是關(guān)于Nexys3板卡的培訓(xùn)資料。Nexys 開發(fā)板是基于最新技術(shù)Spartan-6 FPGA的數(shù)字系統(tǒng)開發(fā)平臺(tái)。它擁有48M字節(jié)的外部存儲(chǔ)器(包括2個(gè)非易失性的相變存儲(chǔ)器),以及豐富的I/O器件和接口,可以適用于各式各樣的數(shù)字系統(tǒng)。 板上自帶AdeptTM高速USB2接口可以為開發(fā)板提供電源,也可以燒錄程序到FPGA,用戶數(shù)據(jù)的傳輸速率可以達(dá)到38M字節(jié)/秒。 Nexys3開發(fā)板可以通過添加一些低成本的外設(shè)Pmods (可以多達(dá)30幾個(gè))和Vmods (最新型外設(shè))來實(shí)現(xiàn)額外的功能,例如A/D和D/A轉(zhuǎn)換器,線路板,電機(jī)驅(qū)動(dòng)裝置,和實(shí)現(xiàn)裝置等等。另外,Nexys3完全兼容所有的賽靈思工具,包括免費(fèi)的WebPackTM,ChipscopeTM,EDKTM(嵌入式處理器設(shè)計(jì)套件),以及其他工具。 圖 Nexys3板卡介紹
上傳時(shí)間: 2013-10-09
上傳用戶:thing20
本資料是《EDA原理及應(yīng)用》一書的配套實(shí)驗(yàn)課件,一共有18個(gè)實(shí)驗(yàn)。大家可以參考著自己做!當(dāng)然做完后也可以到電子發(fā)燒友網(wǎng)站FPGA技術(shù)聯(lián)盟QQ群(263281510)討論討論...
標(biāo)簽: EDA 實(shí)驗(yàn)
上傳時(shí)間: 2013-10-20
上傳用戶:zhuoying119
第1章-EDA設(shè)計(jì)導(dǎo)論 第2章-可編程邏輯器件設(shè)計(jì)方法 第3章-VHDL語言基礎(chǔ) 第4章-數(shù)字邏輯單元設(shè)計(jì) 第5章-VHDL高級(jí)設(shè)計(jì)技術(shù) 第6章-基于HDL和原理圖的設(shè)計(jì)輸入 第7章-設(shè)計(jì)綜合和行為仿真 第8章-設(shè)計(jì)實(shí)現(xiàn)和時(shí)序仿真 第9章-設(shè)計(jì)下載和調(diào)試 第10章-設(shè)計(jì)示例(數(shù)字鐘、UART、數(shù)字電壓表) 點(diǎn)擊鏈接,【《EDA原理及應(yīng)用》(何賓教授)實(shí)驗(yàn)課件下載 】
標(biāo)簽: EDA
上傳時(shí)間: 2013-12-20
上傳用戶:panpanpan
1.設(shè)計(jì)(論文)的主要任務(wù)及目標(biāo) (1) 研究SOPC理論如何應(yīng)用于以太網(wǎng)終端設(shè)計(jì); (2) 研究如何使用EDK軟件和IP核搭建整個(gè)設(shè)計(jì)硬件結(jié)構(gòu); (3) 在開發(fā)板上實(shí)現(xiàn)以太網(wǎng)終端設(shè)計(jì),驗(yàn)證整個(gè)結(jié)論。 2.設(shè)計(jì)(論文)的基本要求和內(nèi)容 (1) 符合以太網(wǎng)設(shè)計(jì)的基本概念和原理; (2) 能準(zhǔn)確運(yùn)用EDK軟件在嵌入式系統(tǒng)設(shè)計(jì)中的優(yōu)勢(shì); (3) 選取合適的對(duì)象,并構(gòu)造合理的以太網(wǎng)模型。 圖 Xilinx的SOPC設(shè)計(jì)流程
標(biāo)簽: Xilinx SOPC 以太網(wǎng)
上傳時(shí)間: 2013-11-04
上傳用戶:1184599859
本文主要介紹Cyclone V FPGA的一個(gè)很明顯的特性,也可以說是一個(gè)很大的優(yōu)勢(shì),即:采用低功耗28nm FPGA減少總系統(tǒng)成本
上傳時(shí)間: 2013-10-26
上傳用戶:huxiao341000
Arria V系列 FPGA芯片基本描述 (1)28nm FPGA,在成本、功耗和性能上達(dá)到均衡; (2)包括低功耗6G和10G串行收發(fā)器; (3)總功耗比6G Arria II FPGA低40%; (4)豐富的硬核IP模塊,提高了集成度 (5)目前市場(chǎng)上支持10.3125Gbps收發(fā)器技術(shù)、功耗最低的中端FPGA。
上傳時(shí)間: 2013-10-26
上傳用戶:wsq921779565
本文是基于Arria V和Cyclone V精度可調(diào)DSP模塊的高性能DSP應(yīng)用與實(shí)現(xiàn)(英文資料)
標(biāo)簽: DSP Cyclone Arria 精度可調(diào)
上傳時(shí)間: 2014-12-28
上傳用戶:CHINA526
支持40 GbE、100 GbE和Interlaken的高密度硬核MLD/PCS模塊,從而提高系統(tǒng)集成度。 寬帶數(shù)據(jù)緩沖,提供1,600-Mbps外部存儲(chǔ)器接口。 數(shù)據(jù)包處理和流量管理功能的高效實(shí)現(xiàn)。 更高的系統(tǒng)性能,同時(shí)保持功耗和成本預(yù)算不變。
上傳時(shí)間: 2013-11-23
上傳用戶:asdgfsdfht
蟲蟲下載站版權(quán)所有 京ICP備2021023401號(hào)-1