FPGA讀寫SD卡讀取BMP圖片通過(guò)LCD顯示例程實(shí)驗(yàn) Verilog邏輯源碼Quartus工程文件+文檔說(shuō)明,FPGA型號(hào)Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。1 實(shí)驗(yàn)簡(jiǎn)介在前面的實(shí)驗(yàn)中我們練習(xí)了 SD 卡讀寫,VGA 視頻顯示等例程,本實(shí)驗(yàn)將 SD 卡里的 BMP 圖片讀出,寫入到外部存儲(chǔ)器,再通過(guò) VGA、LCD 等顯示。本實(shí)驗(yàn)如果通過(guò)液晶屏顯示,需要有液晶屏模塊。2 實(shí)驗(yàn)原理在前面的實(shí)驗(yàn)中我們?cè)?VGA、LCD 上顯示的是彩條,是 FPGA 內(nèi)部產(chǎn)生的數(shù)據(jù),本實(shí)驗(yàn)將彩條替換為 SD 內(nèi)的 BMP 圖片數(shù)據(jù),但是 SD 卡讀取速度遠(yuǎn)遠(yuǎn)不能滿足顯示速度的要求,只能先寫入外部高速 RAM,再讀出后給視頻時(shí)序模塊顯示module top( input clk, input rst_n, input key1, output [5:0] seg_sel, output [7:0] seg_data, output vga_out_hs, //vga horizontal synchronization output vga_out_vs, //vga vertical synchronization output[4:0] vga_out_r, //vga red output[5:0] vga_out_g, //vga green output[4:0] vga_out_b, //vga blue output sd_ncs, //SD card chip select (SPI mode) output sd_dclk, //SD card clock output sd_mosi, //SD card controller data output input sd_miso, //SD card controller data input output sdram_clk, //sdram clock output sdram_cke, //sdram clock enable output sdram_cs_n, //sdram chip select output sdram_we_n, //sdram write enable output sdram_cas_n, //sdram column address strobe output sdram_ras_n, //sdram row address strobe output[1:0] sdram_dqm, //sdram data enable output[1:0] sdram_ba, //sdram bank address output[12:0] sdram_addr, //sdram address inout[15:0] sdram_dq //sdram data);parameter MEM_DATA_BITS = 16 ; //external memory user interface data widthparameter ADDR_BITS = 24
標(biāo)簽: fpga
上傳時(shí)間: 2021-10-27
上傳用戶:
單片機(jī)UART接口的詳細(xì)說(shuō)明[摘要]串行通信的基本特征是數(shù)據(jù)逐位順序進(jìn)行傳送串行通信的格式及約定(如:同步方式、通訊速串行通信的格式及約定(如:同步方式、通訊速串行通信的格式及約定(如:同步方式、通訊速串行通信的格式及約定(如:同步方式、通訊速率、數(shù)據(jù)塊格式、信號(hào)電平率、數(shù)據(jù)塊格式、信號(hào)電平率、數(shù)據(jù)塊格式、信號(hào)電平率、數(shù)據(jù)塊格式、信號(hào)電平……等)不同,形成等)不同,形成等)不同,形成等)不同,形成了多種串行通信的協(xié)議與接口標(biāo)準(zhǔn)。
上傳時(shí)間: 2021-10-28
上傳用戶:
嵌入式開(kāi)發(fā)硬件概念十六條資料下載[摘要]做嵌入式系統(tǒng)開(kāi)發(fā),經(jīng)常要接觸硬件。做嵌入式開(kāi)發(fā)對(duì)數(shù)字電路和模擬電路要有一定的了解。這樣才能深入的研究下去。下面我們簡(jiǎn)單的介紹嵌入式開(kāi)發(fā)中的一些硬件相關(guān)的概念。
上傳時(shí)間: 2021-10-28
上傳用戶:
STM32經(jīng)典概述,純干貨資料下載[摘要]首先,在學(xué)習(xí)Cortex-M3時(shí),我們必須要知道必要的縮略語(yǔ)。
標(biāo)簽: stm32
上傳時(shí)間: 2021-10-28
上傳用戶:
STM32的sd卡的IAP升級(jí)固件教程資料下載[摘要]STM32的sd卡的IAP升級(jí)固件教程 一.1.功能:通過(guò)sd卡升級(jí)stm32的固件2.所需要的設(shè)備:STM32的最小系統(tǒng)、sd卡模塊、sd卡、keil軟件,boot升級(jí)程序,APP程序
上傳時(shí)間: 2021-10-28
上傳用戶:
總結(jié)單片機(jī)的邏輯電路和寄存器資料下載[摘要]常用邏輯電路 在邏輯電路中,輸入和輸出只有兩種狀態(tài),即高電平和低電平。通常以邏輯“1”和“0”表示電平高低。
標(biāo)簽: 單片機(jī)
上傳時(shí)間: 2021-10-28
上傳用戶:d1997wayne
YS4004是匯春自主研發(fā)的第一款低功耗、高性能隔空手勢(shì)控制芯片,可實(shí)現(xiàn)3D手勢(shì)檢測(cè)感應(yīng)及方案控制應(yīng)用。匯春作為手勢(shì)識(shí)別領(lǐng)域的先鋒企業(yè),是國(guó)內(nèi)首家手勢(shì)識(shí)別芯片及模塊量產(chǎn)公司。隨著應(yīng)用產(chǎn)品的逐漸增加,現(xiàn)大部分消費(fèi)類應(yīng)用都試圖增加手勢(shì)識(shí)別功能;在各應(yīng)用領(lǐng)域,該功能必能成為產(chǎn)品的一大賣點(diǎn)。
標(biāo)簽: 手勢(shì)識(shí)別
上傳時(shí)間: 2021-10-31
上傳用戶:
CPUIC 串口調(diào)試工具 免費(fèi)多標(biāo)簽串口調(diào)試工具支持二進(jìn)制、字符模式切換支持多種文字編碼,沒(méi)有亂碼自動(dòng)發(fā)送數(shù)據(jù);收藏發(fā)送數(shù)據(jù)強(qiáng)大模擬發(fā)送數(shù)據(jù)適用:Win 10 / Win 8.1 / Win 7 | 版本:1.2支持多種文字編碼,沒(méi)有亂碼日志實(shí)時(shí)保存,不丟失數(shù)據(jù)模擬發(fā)送數(shù)據(jù),調(diào)試方便多顏色顯示收發(fā)數(shù)據(jù),一目了然循環(huán)發(fā)送數(shù)據(jù),收藏發(fā)送數(shù)據(jù),方便快捷串口設(shè)置免責(zé)聲明
標(biāo)簽: cpuic 串口調(diào)試
上傳時(shí)間: 2021-11-02
上傳用戶:20125101110
主要內(nèi)容包括了:1.Altium 產(chǎn)品的優(yōu)勢(shì),2.Altium 產(chǎn)品之外的價(jià)值,3.競(jìng)爭(zhēng)對(duì)手分析,4.Altium Designer 16的主要功能基于單點(diǎn)工具做電子產(chǎn)品設(shè)計(jì)的客戶,在輸出設(shè)計(jì)和加工文檔時(shí)會(huì)遇到很多的麻煩,他們會(huì)在這方面花費(fèi)大量時(shí)間的。 主要的麻煩如下:設(shè)計(jì)輸出和加工文檔種類繁多,需要由不同的工具輸出。例如:原理圖打印、PCB打印、物料清單(BOM)、光繪文件(Gerber)、裝配文件、測(cè)試點(diǎn)報(bào)告等每次輸出這些文檔時(shí)需要重復(fù)設(shè)置輸出配置有些客戶需要按照公司標(biāo)準(zhǔn)模板輸出這些文件有些客戶需要經(jīng)過(guò)非常嚴(yán)格的審批程序才能發(fā)布這些文件,這個(gè)過(guò)程中需要反復(fù)輸出這些文件針對(duì)單獨(dú)設(shè)計(jì)文件進(jìn)行輸出時(shí)經(jīng)常會(huì)使用錯(cuò)誤的設(shè)計(jì)文件版本Output Job是一個(gè)管理文件,所有輸出文檔 的輸出設(shè)置都保存在這個(gè)文件中。一旦設(shè)置 完成后,任何時(shí)候打開(kāi)這個(gè)管理文檔就可以 正確地輸出各種輸出文檔。只需要設(shè)置一次文檔的輸出選項(xiàng)每個(gè)輸出文檔可以設(shè)置正確的模板始終與項(xiàng)目中設(shè)計(jì)文檔的最新版本保持同步Output Job也可以作為模板用于新的設(shè)計(jì)
標(biāo)簽: altium designer output job
上傳時(shí)間: 2021-11-06
上傳用戶:zhaiyawei
使用片式磁珠和片式電感的原因:是使用片式磁珠還是片式電感主;要還在于應(yīng)用。在諧振電路中需要使用片式電感。而需要消除不需要的EMI噪聲時(shí),使用片式磁珠是最佳的選擇。 磁珠是用來(lái)吸收超高頻信號(hào),象-一些RF電路,PLL,振蕩電路,含超高頻存儲(chǔ)器電路(DDRSDRAM,RAMBUS等)都需要在電源輸入部分加磁珠。而電感是一種蓄能元件,用在LC振蕩電路,中低頻的濾波電路等,其應(yīng)用頻率范圍很少超過(guò)錯(cuò)50MHZ。 磁珠專用于抑制信號(hào)線、電源線上的高頻噪聲和尖峰干擾,還具有吸收靜電脈沖的能力。磁珠的功能主要是消除存在于傳輸線結(jié)構(gòu)(PCB電路)中的RF噪聲,RF能量是疊加在直流傳輸電平上的交流正弦波成分,直流成分是需要的有用信號(hào),而射頻RF能量卻是無(wú)用的電磁干擾沿著線路傳輸和輻射(EMI)。要消除這些不需要的信號(hào)能量,使用片式磁珠扮演高頻電阻的角色(衰減器),該器件允許直流信號(hào)通過(guò),而濾除交流信號(hào)。通常高頻信號(hào)為30MHz以上,然而,低頻信號(hào)也會(huì)受到片式磁珠的影響
標(biāo)簽: pcb
上傳時(shí)間: 2021-11-06
上傳用戶:xsr1983
蟲(chóng)蟲(chóng)下載站版權(quán)所有 京ICP備2021023401號(hào)-1