亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

top-cms

  • 基于CPLD的振弦式傳感器的頻率測量技術

    基于CPLD的振弦式傳感器的頻率測量技術,完整版本的論文。摘要:振弦傳感器具有諧振頻率范圍寬的特點。為了在較大頻段內實現高精度測量,設計了一種用等精度測頻法實現振弦式傳感器頻率測量的方法。在詳細介紹等精度測頻的基本原理的基礎上,利用大規模可編程邏輯器件(CPLD/FPGA)實現了傳感器頻率的測量;同時,給出了用VHDL描述語言設計硬件電路的過程。所設計的測頻系統具有硬件電路簡潔、可靠,單片機控制器程序設計簡單、測量速度快、可控性好等特點。實驗結果表明,這種測頻方法符合設計要求,取得了理想的效果,有較好的應用前景。專輯:理工C(機電航空交通水利建筑能源)專題:電力工業

    標簽: 振弦傳感器 CPLD 單片機 VHDL 計數器

    上傳時間: 2021-12-18

    上傳用戶:

  • FPGA讀取OV5640攝像頭數據并通過VGA或LCD屏顯示輸出的Verilog邏輯源碼Quartu

    FPGA讀取OV5640攝像頭數據并通過VGA或LCD屏顯示輸出的Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, output                      cmos_scl,          //cmos i2c clock inout                       cmos_sda,          //cmos i2c data input                       cmos_vsync,        //cmos vsync input                       cmos_href,         //cmos hsync refrence,data valid input                       cmos_pclk,         //cmos pxiel clock output                      cmos_xclk,         //cmos externl clock input   [7:0]               cmos_db,           //cmos data output                      cmos_rst_n,        //cmos reset output                      cmos_pwdn,         //cmos power down output                      vga_out_hs,        //vga horizontal synchronization output                      vga_out_vs,        //vga vertical synchronization output[4:0]                 vga_out_r,         //vga red output[5:0]                 vga_out_g,         //vga green output[4:0]                 vga_out_b,         //vga blue output                      sdram_clk,         //sdram clock output                      sdram_cke,         //sdram clock enable output                      sdram_cs_n,        //sdram chip select output                      sdram_we_n,        //sdram write enable output                      sdram_cas_n,       //sdram column address strobe output                      sdram_ras_n,       //sdram row address strobe output[1:0]                 sdram_dqm,         //sdram data enable output[1:0]                 sdram_ba,          //sdram bank address output[12:0]                sdram_addr,        //sdram address inout[15:0]                 sdram_dq           //sdram data);

    標簽: fpga ov5640 攝像頭

    上傳時間: 2021-12-18

    上傳用戶:

  • 基于FPGA設計的字符VGA LCD顯示實驗Verilog邏輯源碼Quartus工程文件+文檔說明

    基于FPGA設計的字符VGA  LCD顯示實驗Verilog邏輯源碼Quartus工程文件+文檔說明,通過字符轉換工具將字符轉換為 8 進制 mif 文件存放到單端口的 ROM IP 核中,再從ROM 中把轉換后的數據讀取出來顯示到 VGA 上,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga output         output                      vga_out_hs, //vga horizontal synchronization          output                      vga_out_vs, //vga vertical synchronization                   output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;wire                            osd_hs;wire                            osd_vs;wire                            osd_de;wire[7:0]                       osd_r;wire[7:0]                       osd_g;wire[7:0]                       osd_b;assign vga_out_hs = osd_hs;assign vga_out_vs = osd_vs;assign vga_out_r  = osd_r[7:3]; //discard low bit dataassign vga_out_g  = osd_g[7:2]; //discard low bit dataassign vga_out_b  = osd_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0                (clk                        ), .c0                    (video_clk                  ));color_bar color_bar_m0( .clk                   (video_clk                  ), .rst                   (~rst_n                     ), .hs                    (video_hs                   ), .vs                    (video_vs                   ), .de                    (video_de                   ), .rgb_r                 (video_r                    ), .rgb_g                 (video_g                    ), .rgb_b                 (video_b                    ));osd_display  osd_display_m0( .rst_n                 (rst_n                      ), .pclk                  (video_clk                  ), .i_hs                  (video_hs                   ), .i_vs                  (video_vs                   ), .i_de                  (video_de                   ), .i_data                ({video_r,video_g,video_b}  ), .o_hs                  (osd_hs                     ), .o_vs                  (osd_vs                     ), .o_de                  (osd_de                     ), .o_data                ({osd_r,osd_g,osd_b}        ));endmodule

    標簽: fpga vga lcd

    上傳時間: 2021-12-18

    上傳用戶:

  • 基于FPGA設計的sdram讀寫測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明 DR

    基于FPGA設計的sdram讀寫測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明,DRAM選用海力士公司的 HY57V2562 型號,容量為的 256Mbit,采用了 54 引腳的TSOP 封裝, 數據寬度都為 16 位, 工作電壓為 3.3V,并丏采用同步接口方式所有的信號都是時鐘信號。FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。timescale 1ps/1psmodule top(input                        clk,input                        rst_n,output[1:0]                  led,output                       sdram_clk,     //sdram clockoutput                       sdram_cke,     //sdram clock enableoutput                       sdram_cs_n,    //sdram chip selectoutput                       sdram_we_n,    //sdram write enableoutput                       sdram_cas_n,   //sdram column address strobeoutput                       sdram_ras_n,   //sdram row address strobeoutput[1:0]                  sdram_dqm,     //sdram data enable output[1:0]                  sdram_ba,      //sdram bank addressoutput[12:0]                 sdram_addr,    //sdram addressinout[15:0]                  sdram_dq       //sdram data);parameter MEM_DATA_BITS          = 16  ;        //external memory user interface data widthparameter ADDR_BITS              = 24  ;        //external memory user interface address widthparameter BUSRT_BITS             = 10  ;        //external memory user interface burst widthparameter BURST_SIZE             = 128 ;        //burst sizewire                             wr_burst_data_req;       // from external memory controller,write data request ,before data 1 clockwire                             wr_burst_finish;         // from external memory controller,burst write finish

    標簽: fpga sdram verilog quartus

    上傳時間: 2021-12-18

    上傳用戶:

  • 基于FPGA設計的vga顯示測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明 FPGA

    基于FPGA設計的vga顯示測試實驗Verilog邏輯源碼Quartus工程文件+文檔說明,FPGA型號Cyclone4E系列中的EP4CE6F17C8,Quartus版本17.1。module top( input                       clk, input                       rst_n, //vga output         output                      vga_out_hs, //vga horizontal synchronization          output                      vga_out_vs, //vga vertical synchronization                   output[4:0]                 vga_out_r,  //vga red output[5:0]                 vga_out_g,  //vga green output[4:0]                 vga_out_b   //vga blue );wire                            video_clk;wire                            video_hs;wire                            video_vs;wire                            video_de;wire[7:0]                       video_r;wire[7:0]                       video_g;wire[7:0]                       video_b;assign vga_out_hs = video_hs;assign vga_out_vs = video_vs;assign vga_out_r  = video_r[7:3]; //discard low bit dataassign vga_out_g  = video_g[7:2]; //discard low bit dataassign vga_out_b  = video_b[7:3]; //discard low bit data//generate video pixel clockvideo_pll video_pll_m0( .inclk0(clk), .c0(video_clk));color_bar color_bar_m0( .clk(video_clk), .rst(~rst_n), .hs(video_hs), .vs(video_vs), .de(video_de), .rgb_r(video_r), .rgb_g(video_g), .rgb_b(video_b));endmodule

    標簽: fpga vga顯示 verilog quartus

    上傳時間: 2021-12-19

    上傳用戶:kingwide

  • 電路設計(英)

    CHAPTER 1: THE OP AMP    CHAPTER 2: OTHER LINEAR CIRCUITS    CHAPTER 3: SENSORS     CHAPTER 4: RF/IF CIRCUITS    CHAPTER 5: FUNDAMENTALS OF SAMPLED DATA SYSTEMS    CHAPTER 6: CONVERTERS     CHAPTER 7: DATA CONVERTER SUPPORT CIRCUITS    CHAPTER 8:  ANALOG FILTERS    CHAPTER 9: POWER MANAGEMENT    CHAPTER 10: PASSIVE COMPONENTS    CHAPTER 11: OVERVOLTAGE EFFECTS ON ANALOG INTEGRATED CIRCUITS    CHAPTER 12: PRINTED CIRCUIT BOARD (PCB) DESIGN ISSUES    CHAPTER 13: DESIGN DEVELOPMENT TOOLS

    標簽: 運算放大器 轉換器 模擬濾波器

    上傳時間: 2021-12-21

    上傳用戶:wangshoupeng199

  • VK3604A 4按鍵觸摸觸控芯片 多種輸出方式選擇:鎖存/直接輸出/CMOS輸出或者開漏輸出

    產品型號:VK3604/VK3604A 產品品牌:VINKA/永嘉微電/永嘉微 封裝形式:SOP16/TSSOP16 產品年份:新年份 聯 系 人:許先生 深圳市永嘉微電科技有限公司,原廠直銷,原裝現貨更有優勢!工程服務,技術支持,讓您的生產高枕無憂!QT178 量大價優,保證原裝正品。您有量,我有價! 1.概述 VK3604具有4個觸摸按鍵,可用來檢測外部觸摸按鍵上人手的觸摸動作。該芯片具有較高的 集成度,僅需極少的外部組件便可實現觸摸按鍵的檢測。 提供了4路輸出功能,可通過IO腳選擇輸出電平,輸出模式,輸出腳結構,單鍵/多鍵和最 長輸出時間。芯片內部采用特殊的集成電路,具有高電源電壓抑制比,可減少按鍵檢測錯誤的 發生,此特性保證在不利環境條件的應用中芯片仍具有很高的可靠性。 此觸摸芯片具有自動校準功能,低待機電流,抗電壓波動等特性,為各種觸摸按鍵+IO輸 出的應用提供了一種簡單而又有效的實現方法。 特點 ? 工作電壓 2.4-5.5V ? 待機電流7uA/3.3V,14uA/5V ? 上電復位功能(POR) ? 低壓復位功能(LVR) ? 觸摸輸出響應時間:工作模式 48mS ,待機模式160mS ? 通過AHLB腳選擇輸出電平:高電平有效或者低電平有效 ? 通過TOG腳選擇輸出模式:直接輸出或者鎖存輸出 ? 通過SOD腳選擇輸出方式:CMOS輸出或者開漏輸出 ? 通過SM腳選擇輸出:多鍵有效或者單鍵有效 ? 通過MOT腳有效鍵最長輸出時間:無窮大或者16S ? 通過CS腳接對地電容調節整體靈敏度(1-47nF) ? 各觸摸通道單獨接對地小電容微調靈敏度(0-50pF). ? 上電0.25S內為穩定時間,禁止觸摸 ? 上電后4S內自校準周期為64mS,4S無觸摸后自校準周期為1S ? 封裝 SOP16(150mil)(9.9mm x 3.9mm PP=1.27mm)

    標簽: 3604A 3604 CMOS 輸出 VK 按鍵 開漏輸出 觸控芯片 方式 鎖存

    上傳時間: 2021-12-25

    上傳用戶:2937735731

  • 恒流LED驅動芯片 NU510 PWM調光雙色溫應用詳解

    臺灣數能NU510ES是 一款低壓線性恒流驅動芯片,高達30V耐壓,高精度恒流,低壓差,功率電流可外掛電阻任意調節電流至最大350mA,NU510恒流芯片主要應用場景如下:  一般 LED 照明 LCD 背光 商業照明 燈條、燈帶 RGB 裝飾燈 LED  手電筒 RGB  顯示器/指示燈/裝飾燈 LED車燈照明/轉向流星燈備註:雙色溫調光調色主要是通過改變 C1、C2 容量的大小,造成 VDD 的上電時間延時不同。多顆電容順序增大,就能產流量燈效果。       NU510提供SOT23-6封裝、SOP-8封裝兩種形式,用戶可以根據實際情況靈活選用,通常150mA 以下采用SOT23-6封裝,150-350mA采用SOP-8封裝。

    標簽: led 驅動芯片 nu510

    上傳時間: 2022-01-07

    上傳用戶:shjgzh

  • 電容降壓的降壓電容器計算

    在各種小電子中,常用到電容降壓電路,但如何取電容的容量,則許多電子愛好者并不是很清楚。在電路中可先把降壓電容看成是一個電阻,根據電阻分壓的原理計算降壓電容的等效阻抗,再根據容抗公式,計算出電容的容量。

    標簽: 電容 降壓

    上傳時間: 2022-01-07

    上傳用戶:trh505

  • MICRO HDMI TF卡 USBTYPE-C USB-側立式 攝像頭FPC-24P OLED屏模

    MICRO HDMI TF卡 USBTYPE-C USB-側立式 攝像頭FPC-24P OLED屏模塊AD集成庫(原理圖庫+3D封裝庫),).IntLib后綴文件,拆分后文件為PcbLib+SchLib格式,Altium Designer原理圖庫+PCB封裝庫,已驗證使用,可以直接應用到你的項目開發。器件列表:ANT-Rainsun-AP5120AZ1045-04F          BSN20BKR            N-Channel 60 V 2.8 Ohm 310 mW 0.49 nC Surface Mount Trench MosFet - SOT-23ButtonTACT_3x4x2_180ButtonCP2102              USB轉TTLESD-0402            ESDHDR2x4_2.54         HeaderLED_0402            LEDLM4871LP2992              LDOMIC                 Micro-HDMI          Conn Micro HDMI RCP 19 POS 0.4mm Solder RA SMD 19 Terminal 1 Port Micro HDMI Embossed T/RNL27WZU04DF         OLED-6432           顯示屏OV2640              Header, 24-PinQuantum-Quark-Core  RJ45座              RJ45座RT9011              TF卡座              8腳自彈USB-Type-C-TOP      USB-WiFi-ANTUSB-側立式          USB A Skt, Upright/Flag, R/A GF, W/kinked shell stake, tray電容-0402           Capacitor電容-0603           Capacitor電阻-0402           Resistor二極管-5B5817WS     40V晶振-4Pin-無源      2520無源選擇跳線            Resistor

    標簽: usb 攝像頭 fpc oled

    上傳時間: 2022-01-09

    上傳用戶:

主站蜘蛛池模板: 塘沽区| 上林县| 石柱| 襄汾县| 布尔津县| 东丰县| 平塘县| 堆龙德庆县| 鲜城| 佛学| 长白| 长葛市| 合江县| 牙克石市| 车致| 常熟市| 桦南县| 南投县| 大渡口区| 雷州市| 称多县| 蕉岭县| 深州市| 台北县| 许昌市| 兴安盟| 措勤县| 辽阳市| 天镇县| 常州市| 金秀| 旬邑县| 大田县| 翼城县| 泰兴市| 民和| 灵台县| 芷江| 交城县| 芮城县| 文化|