亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

vhdl SDRAM

  • sdram.rar

    SDRAM控制器,Verilog源碼。適用SDRAM芯片:三星KM416S1120D,NEC uPD4516161AG5,OKI MSM56V1616,有詳細(xì)的說明,可直接使用!

    標(biāo)簽: sdram

    上傳時間: 2013-07-11

    上傳用戶:nunnzhy

  • EDA技術(shù)培訓(xùn)與VHDL之實用電路模塊設(shè)計

    EDA技術(shù)培訓(xùn)與VHDL之實用電路模塊設(shè)計

    標(biāo)簽: VHDL EDA 實用電路 模塊設(shè)計

    上傳時間: 2013-06-14

    上傳用戶:dancnc

  • VHDL深入教程

    VHDL深入教程

    標(biāo)簽: VHDL 教程

    上傳時間: 2013-07-27

    上傳用戶:lishuoshi1996

  • 應(yīng)用VHDL基于FPGA設(shè)計FIR濾波器

    伴隨高速DSP技術(shù)的廣泛應(yīng)用,實時快速可靠地進(jìn)行數(shù)字信號處理成為用戶追求的目標(biāo)。同時,由于可編程器件在速度和集成度方面的飛速提高,使得利用硬件實現(xiàn)數(shù)字信號實時快速可靠處理有了新的途徑。 FIR濾波器是數(shù)字信號處理中常用部件,它的最大優(yōu)點在于:設(shè)計任何幅頻特性時,可以具有嚴(yán)格的線性相位,這一點對數(shù)字信號的實時處理非常關(guān)鍵。 FPGA是常用的可編程器件,它所具有的查找表結(jié)構(gòu)非常適用于實現(xiàn)實時快速可靠的FIR濾波器,在加上VHDL語言靈活的描述方法以及與硬件無關(guān)的特點,使得使用VHDL語言基于FPGA芯片實現(xiàn)FIR濾波器成為研究的方向。 本文對基于FPGA的FIR數(shù)字濾波器實現(xiàn)進(jìn)行了研究,并設(shè)計了一個16階的FIR低通濾波器。所做的主要工作為: 1.以FIR數(shù)字濾波器的基本理論為依據(jù),使用分布式算法作為濾波器的硬件實現(xiàn)算法,并對其進(jìn)行了詳細(xì)的討論。針對分布式算法中查找表規(guī)模過大的缺點,采用多塊查找表的方式減小硬件規(guī)模。 2.在設(shè)計中采用了自頂向下的層次化、模塊化的設(shè)計思想,將整個濾波器劃分為多個模塊,利用VHDL語言的描述方法進(jìn)行了各個功能模塊的設(shè)計,最終完成了FIR數(shù)字濾波器的系統(tǒng)設(shè)計。 3.采用FLEX10K系列器件實現(xiàn)一個16階的FIR低通濾波器的設(shè)計實例,用MAX+PLUSII軟件進(jìn)行了仿真,并用MATLAB對仿真結(jié)果進(jìn)行了分析,證明所設(shè)計的FIR數(shù)字濾波器功能正確。 仿真結(jié)果表明,本論文所設(shè)計的FIR濾波器硬件規(guī)模較小,采樣率達(dá)到了17.73MHz。同時只要將查找表進(jìn)行相應(yīng)的改動,就能分別實現(xiàn)低通、高通、帶通FIR濾波器,體現(xiàn)了設(shè)計的靈活性。

    標(biāo)簽: VHDL FPGA FIR 濾波器

    上傳時間: 2013-04-24

    上傳用戶:zdluffy

  • VHDL流水燈程序

    VHDL流水燈程序,初學(xué)者們可以下載,學(xué)習(xí)學(xué)習(xí)

    標(biāo)簽: VHDL 流水燈 程序

    上傳時間: 2013-04-24

    上傳用戶:user08x

  • VHDL實用教程[完整版]_潘松_PDF高清

    VHDL實用教程[完整版]_潘松_PDF高清

    標(biāo)簽: VHDL 實用教程

    上傳時間: 2013-04-24

    上傳用戶:Zxcvbnm

  • 用VHDL編寫的實現(xiàn)二、三、四分頻

    在Quartus II 9.0環(huán)境下編寫的VHDL代碼,實現(xiàn)二分頻、三分頻、四分頻功能。

    標(biāo)簽: VHDL 編寫 分頻

    上傳時間: 2013-04-24

    上傳用戶:哈哈hah

  • VHDL教程

    教會如何使用VHDL語言,下載它,你可以更好的了解學(xué)習(xí)VHDL語言

    標(biāo)簽: VHDL 教程

    上傳時間: 2013-05-30

    上傳用戶:奈雁歸dxh

  • sdram讀寫

    sdram讀寫測試,連續(xù)向SDRAM寫滿數(shù)據(jù)(00~FF),然后讀出SDRAM中的數(shù)據(jù)并通過串口上傳給PC機,波特率9.6KBPS

    標(biāo)簽: sdram 讀寫

    上傳時間: 2013-06-24

    上傳用戶:tongda

  • 高速并行信號處理板數(shù)據(jù)接口與控制的FPGA設(shè)計

    隨著信息社會的發(fā)展,人們要處理的各種信息總量變得越來越大,尤其在處理大數(shù)據(jù)量與實時處理數(shù)據(jù)方面,對處理設(shè)備的要求是非常高的。為滿足這些要求,實時快速的各種CPU、處理板應(yīng)運而生。這類CPU與板卡處理數(shù)據(jù)速度快,效率高,并且不斷的完善與發(fā)展。此類板卡要求與外部設(shè)備通訊,同時也要進(jìn)行內(nèi)部的數(shù)據(jù)交換,于是板卡的接口設(shè)備調(diào)試與內(nèi)部數(shù)據(jù)交換也成為必須要完成的工作。本文所作的工作正是基于一種高速通用信號處理板的外部接口和內(nèi)部數(shù)據(jù)通道的設(shè)計。 本文首先介紹了通用信號處理板的應(yīng)用開發(fā)背景,包括此類板卡使用的處理芯片、板上設(shè)備、發(fā)展概況以及和外部相連的各種總線概況,同時說明了本人所作的主要工作。 其次,介紹了PCI接口的有關(guān)規(guī)范,給出了通用信號處理板與CPCI的J1口的設(shè)計時序;介紹了DDR存儲器的概況、電平標(biāo)準(zhǔn)以及功能寄存器,并給出了與DDR.存儲器接口的設(shè)計時序;介紹了片上主要數(shù)據(jù)處理器件TS-202的有關(guān)概況,設(shè)計了板卡與DSP的接口時序。 再次,介紹了Altera公司FPGA的程序設(shè)計流程,并使用VHDL語言編程完成各個模塊之間的數(shù)據(jù)傳遞,并重點介紹了DDR控制核的編寫。 再次,介紹了WDM驅(qū)動程序的結(jié)構(gòu),程序設(shè)計方法等。 最后,通過從工控機向通用信號處理板寫連續(xù)遞增的數(shù)據(jù)驗證了整個系統(tǒng)已經(jīng)正常工作。實現(xiàn)了信號處理板內(nèi)部數(shù)據(jù)通道設(shè)計以及與外部接口的通訊;并且還提到了對此設(shè)計以后地完善與發(fā)展。 本文所作的工作如下: 1、設(shè)計完成了處理板各接口時序,使處理板可以從接口接受/發(fā)送數(shù)據(jù)。 2、完成了FPGA內(nèi)部的數(shù)據(jù)通道的設(shè)計,使數(shù)據(jù)可以從CPCI準(zhǔn)確的傳送到DSP進(jìn)行處理,并編寫了DSP的測試程序。 3、完成了DDR SDRAM控制核的VHDL程序編寫。 4、完成了PCI驅(qū)動程序的編寫。

    標(biāo)簽: FPGA 高速并行 信號處理板 數(shù)據(jù)接口

    上傳時間: 2013-06-30

    上傳用戶:唐僧他不信佛

主站蜘蛛池模板: 遂溪县| 于田县| 富裕县| 伊宁市| 泸水县| 冷水江市| 海丰县| 磐安县| 徐水县| 乌拉特前旗| 永春县| 乐陵市| 恩平市| 汶川县| 明溪县| 南通市| 祁连县| 赤水市| 息烽县| 吉安县| 那曲县| 新平| 弥渡县| 涞源县| 咸丰县| 华蓥市| 故城县| 平遥县| 米脂县| 安远县| 洪湖市| 海晏县| 盐城市| 连平县| 亚东县| 诸城市| 西畴县| 应用必备| 濮阳县| 宜都市| 布尔津县|