在為所有 Xilinx® Virtex®-6 和 Spartan®-6 FPGA 產(chǎn)品系列提供全面生產(chǎn)支持的同時,ISE 12 版本作為業(yè)界唯一一款領(lǐng)域?qū)S迷O(shè)計套件,不斷發(fā)展和演進,可以為邏輯、數(shù)字信號處理(DSP)、嵌入式處理以及系統(tǒng)級設(shè)計提供互操作性設(shè)計流程和工具配置。此外,賽靈思還在 ISE 12 套件中采用了大量軟件基礎(chǔ)架構(gòu),并改進了設(shè)計方法,從而不僅可縮短運行時間,提高系統(tǒng)集成度,而且還能在最新一代器件產(chǎn)品系列和目標(biāo)設(shè)計平臺上擴展 IP 互操作性
上傳時間: 2013-07-26
上傳用戶:青春給了作業(yè)95
ISE開發(fā)環(huán)境學(xué)習(xí)指南,ISE套件的介紹與安裝,ISE基本功能介紹和應(yīng)用
標(biāo)簽: ISE 開發(fā)環(huán)境
上傳時間: 2013-06-11
上傳用戶:lingzhichao
開關(guān)電源設(shè)計與開發(fā) 資料
標(biāo)簽: 開關(guān)電源設(shè)計
上傳時間: 2014-12-24
上傳用戶:38553903210
Xilinx UltraScale™ 架構(gòu)針對要求最嚴苛的應(yīng)用,提供了前所未有的ASIC級的系統(tǒng)級集成和容量。 UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù),同 時還能從單芯片擴展到3D IC。借助Xilinx Vivado®設(shè)計套件的分析型協(xié)同優(yōu)化,UltraScale架構(gòu)可以提供海量數(shù)據(jù)的路由功能,同時還能智能地解決先進工藝節(jié)點上的頭號系統(tǒng)性能瓶頸。 這種協(xié)同設(shè)計可以在不降低性能的前提下達到實現(xiàn)超過90%的利用率。 UltraScale架構(gòu)的突破包括: • 幾乎可以在晶片的任何位置戰(zhàn)略性地布置類似于ASIC的系統(tǒng)時鐘,從而將時鐘歪斜降低達50% • 系統(tǒng)架構(gòu)中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統(tǒng)速度和容量 • 甚至在要求資源利用率達到90%及以上的系統(tǒng)中,也能消除潛在的時序收斂問題和互連瓶頸 • 可憑借3D IC集成能力構(gòu)建更大型器件,并在工藝技術(shù)方面領(lǐng)先當(dāng)前行業(yè)標(biāo)準(zhǔn)整整一代 • 能在更低的系統(tǒng)功耗預(yù)算范圍內(nèi)顯著提高系統(tǒng)性能,包括多Gb串行收發(fā)器、I/O以及存儲器帶寬 • 顯著增強DSP與包處理性能 賽靈思UltraScale架構(gòu)為超大容量解決方案設(shè)計人員開啟了一個全新的領(lǐng)域。
標(biāo)簽: UltraScale Xilinx 架構(gòu)
上傳時間: 2013-11-17
上傳用戶:皇族傳媒
Xilinx UltraScale™ 架構(gòu)針對要求最嚴苛的應(yīng)用,提供了前所未有的ASIC級的系統(tǒng)級集成和容量。 UltraScale架構(gòu)是業(yè)界首次在All Programmable架構(gòu)中應(yīng)用最先進的ASIC架構(gòu)優(yōu)化。該架構(gòu)能從20nm平面FET結(jié)構(gòu)擴展至16nm鰭式FET晶體管技術(shù)甚至更高的技術(shù),同 時還能從單芯片擴展到3D IC。借助Xilinx Vivado®設(shè)計套件的分析型協(xié)同優(yōu)化,UltraScale架構(gòu)可以提供海量數(shù)據(jù)的路由功能,同時還能智能地解決先進工藝節(jié)點上的頭號系統(tǒng)性能瓶頸。 這種協(xié)同設(shè)計可以在不降低性能的前提下達到實現(xiàn)超過90%的利用率。 UltraScale架構(gòu)的突破包括: • 幾乎可以在晶片的任何位置戰(zhàn)略性地布置類似于ASIC的系統(tǒng)時鐘,從而將時鐘歪斜降低達50% • 系統(tǒng)架構(gòu)中有大量并行總線,無需再使用會造成時延的流水線,從而可提高系統(tǒng)速度和容量 • 甚至在要求資源利用率達到90%及以上的系統(tǒng)中,也能消除潛在的時序收斂問題和互連瓶頸 • 可憑借3D IC集成能力構(gòu)建更大型器件,并在工藝技術(shù)方面領(lǐng)先當(dāng)前行業(yè)標(biāo)準(zhǔn)整整一代 • 能在更低的系統(tǒng)功耗預(yù)算范圍內(nèi)顯著提高系統(tǒng)性能,包括多Gb串行收發(fā)器、I/O以及存儲器帶寬 • 顯著增強DSP與包處理性能 賽靈思UltraScale架構(gòu)為超大容量解決方案設(shè)計人員開啟了一個全新的領(lǐng)域。
標(biāo)簽: UltraScale Xilinx 架構(gòu)
上傳時間: 2013-12-23
上傳用戶:小儒尼尼奧
一、PAC的概念及軟邏輯技術(shù)二、開放型PAC系統(tǒng)三、應(yīng)用案例及分析四、協(xié)議支持及系統(tǒng)架構(gòu)五、軟件編程技巧&組態(tài)軟件的整合六、現(xiàn)場演示&上機操作。PAC是由ARC咨詢集團的高級研究員Craig Resnick提出的,定義如下:具有多重領(lǐng)域的功能,支持在單一平臺里包含邏輯、運動、驅(qū)動和過程控制等至少兩種以上的功能單一開發(fā)平臺上整合多規(guī)程的軟件功能如HMI及軟邏輯, 使用通用標(biāo)簽和單一的數(shù)據(jù)庫來訪問所有的參數(shù)和功能。軟件工具所設(shè)計出的處理流程能跨越多臺機器和過程控制處理單元, 實現(xiàn)包含運動控制及過程控制的處理程序。開放式, 模塊化構(gòu)架, 能涵蓋工業(yè)應(yīng)用中從工廠的機器設(shè)備到過程控制的操作單元的需求。采用公認的網(wǎng)絡(luò)接口標(biāo)準(zhǔn)及語言,允許不同供應(yīng)商之設(shè)備能在網(wǎng)絡(luò)上交換資料。
標(biāo)簽: PAC 開放式 系統(tǒng)設(shè)計
上傳時間: 2014-01-14
上傳用戶:JGR2013
最近去看監(jiān)視器材,看到他們的監(jiān)視軟體 就突發(fā)奇想自己來寫一個看看 程式會把移動中的物體用綠色框框起來 並且把當(dāng)時的影像存成jpg檔(我把這個功能註解起來了) 我這個程式是在UltraEdit(類似記事本)下寫成的 程式裡用到JMF套件 主程式是webcamCapture.java
上傳時間: 2015-05-22
上傳用戶:zaizaibang
這是一份適合初學(xué)者參考的C語言學(xué)習(xí)手冊,作者以工程師寫程式時所需具備的程式技巧作為出發(fā)點,對有志於成為程式設(shè)計師的人會有相當(dāng)?shù)膸椭?/p>
上傳時間: 2014-07-20
上傳用戶:zxc23456789
SAS是功能強大的統(tǒng)計軟體,其程式碼有8成是用C所開發(fā)。此檔案提供豐富的SAS SQL程式碼,可幫助你解決相關(guān)的資料問題問題。
標(biāo)簽: SAS
上傳時間: 2014-11-24
上傳用戶:sevenbestfei
Smarty 入門 不過因為有針對舊有的內(nèi)容做一些小調(diào)整,所以這次把它放回到自己的 Blog 裡。 序言 剛開始接觸樣版引擎的 PHP 設(shè)計師,聽到 Smarty 時,都會覺得很難。其實筆者也不例外,碰都不敢碰一下。但是後來在剖析 XOOPS 的程式架構(gòu)時,開始發(fā)現(xiàn) Smarty 其實並不難。只要將 Smarty 基礎(chǔ)功練好,在一般應(yīng)用上就已經(jīng)相當(dāng)足夠了。當(dāng)然基礎(chǔ)能打好,後面的進階應(yīng)用也就不用怕了。 這次的更新,主要加上了一些概念性的東西,當(dāng)然也有一些進階的技巧。不過這些也許早已深入大家的程式之中,如果有更好的觀點,也歡迎大家能夠回饋。
標(biāo)簽: Smarty
上傳時間: 2014-12-01
上傳用戶:鳳臨西北
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1