亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频

蟲蟲首頁| 資源下載| 資源專輯| 精品軟件
登錄| 注冊

xilinx ise

  • Xilinx與iMPACT的用法

    關(guān)于Xilinx IS(14.2)簡單使用方法介紹安裝ISE軟件基本上是一路點(diǎn)擊鼠標(biāo)就是,但必須安裝注冊表文件,可在網(wǎng)上查找,可能是一個(gè)生成注冊表文件或注冊表文件(license),功能仿真是在設(shè)計(jì)輸入后進(jìn)行;時(shí)序仿真是在邏輯綜合后或布局布線后進(jìn)行。(系統(tǒng)差不多占20GB硬盤)1創(chuàng)建工程文件(New Projiect)File New Projiect。如輸入文件名:Two20ne.在上圖點(diǎn)擊Next鍵,彈出如下窗口,設(shè)置一些參數(shù),如下圖所示:創(chuàng)建資源文件(New Source)ProjectNew Source。如輸入文件名:One2Two.選擇模型,如Verilog Module,輸入HDL語言,或輸入原理圖。或Project>Add Source,,增加已存在的資源文件(*v)。實(shí)例:二選一電路。點(diǎn)擊Next鍵,彈出如下窗口,

    標(biāo)簽: xilinx impact

    上傳時(shí)間: 2022-06-18

    上傳用戶:shjgzh

  • Xilinx開發(fā)板初學(xué)者問題總結(jié)

    1. Impact 軟件或者ISE 軟件停止工作系統(tǒng)升級了Win10,安裝ISE14.7 后發(fā)現(xiàn)了一些問題, 影響了軟件的使用, 非常不爽,檢索了網(wǎng)上的解決信息,嘗試了一些方法,基本解決了問題,先總結(jié)如下:1.ISE (64bit )軟件在進(jìn)行打開文件或文件夾操作時(shí),軟件出現(xiàn)閃退的現(xiàn)象, ISE(32bit )沒有這個(gè)問題。解決方法:找到程序安裝路徑下的這兩個(gè)文件夾X:\Xilinx\14.7\ISE_DS\ISE\lib\nt64X:\Xilinx\14.7\ISE_DS\common\lib\nt64首先在第一個(gè)文件夾中,重命名libPortability.dll 為libPortability.dll.orig ,然后復(fù)制libPortabilityNOSH.dll 的一個(gè)副本并重命名為libPortability.dll ,這樣你就又有一個(gè)libPortability.dll 文件了;然后在第二個(gè)文件夾,將之前得到的新的libPortability.dll 覆蓋到這個(gè)文件夾中。EDK沒有l(wèi)ibPortabilityNOSH.dll 這個(gè)文件,把ISE 的復(fù)制過來就可以了2.Xilinx 下載電纜找不到的問題原先在Win7 下電纜去驅(qū)動是自己安裝的, 沒有這個(gè)煩惱,Win10下雖然也會自己安裝,但是在iMpact 或ChipScope 下面會提示找不到電纜錯(cuò)誤。解決方法:進(jìn)入這個(gè)目錄: X:\Xilinx\14.7\ISE_DS\common\bin\nt64雙擊install_drivers.exe ,如果電腦有連接Cable 請按照提示斷開連接,安裝完畢后就可以正常使用了。解決辦法: 因?yàn)镮SE 64位軟件和win10/win8 系統(tǒng)不太兼容, 需要打開ISE 32位軟件,再打開ISE開發(fā)環(huán)境下的Impact 工具。3. ISE 安裝后無法打開有安裝完 ISE軟件后,打開時(shí)顯示Clip host, 如下圖。

    標(biāo)簽: xilinx 開發(fā)板

    上傳時(shí)間: 2022-06-23

    上傳用戶:qingfengchizhu

  • Xilinx-FPGA-Matlab-Simulate.rar

    這是Matlab實(shí)現(xiàn)的非常簡單的數(shù)字信號調(diào)制仿真,用于Xilinx FPGA(ASK, BPSK, FSK, OOK, QPSK)

    標(biāo)簽: Xilinx-FPGA-Matlab-Simulate

    上傳時(shí)間: 2013-07-15

    上傳用戶:thh29

  • ISE使用指導(dǎo).rar

    本文主要介紹ise軟件的基本用法,一步一步圖文并茂,希望能對大家有幫助

    標(biāo)簽: ISE

    上傳時(shí)間: 2013-07-24

    上傳用戶:1193169035

  • 多功能車輛總線控制器的FPGA設(shè)計(jì)與開發(fā).rar

    隨著計(jì)算機(jī)網(wǎng)絡(luò)與嵌入式控制技術(shù)的迅速發(fā)展,作為傳統(tǒng)運(yùn)輸行業(yè)的鐵路系統(tǒng)對此也有了新的要求,列車通信網(wǎng)絡(luò)應(yīng)運(yùn)而生。經(jīng)過多年的發(fā)展,國際電工委員會(IEC)為了規(guī)范列車通信網(wǎng)絡(luò),于1999年通過了IEC61375-1標(biāo)準(zhǔn)。該標(biāo)準(zhǔn)將列車通信網(wǎng)絡(luò)分為兩條總線:絞線式列車總線(WTB)和多功能車輛總線(MVB)。MVB是一個(gè)標(biāo)準(zhǔn)通信介質(zhì),為掛在其上的設(shè)備傳輸和交換數(shù)據(jù)。而多功能車輛總線控制器(MVBC)是MVB與MVB實(shí)際物理層之間的接口,其主要實(shí)現(xiàn)MVB數(shù)據(jù)鏈路層的功能。由于該項(xiàng)關(guān)鍵技術(shù)仍被國外公司壟斷,因此開發(fā)具有自主知識產(chǎn)權(quán)的MVBC迫在眉睫。 鑒于上述原因,本文深入研究了IEC61375-1標(biāo)準(zhǔn)。根據(jù)MVBC的技術(shù)特點(diǎn),本文提出了使用FPGA來實(shí)現(xiàn)其具體功能的方案。掛在MVB總線上的設(shè)備分為五類,他們的功能各不相同。而支持4類設(shè)備的MVBC具有設(shè)備狀態(tài)、過程數(shù)據(jù)、消息數(shù)據(jù)通信和總線管理功能,并且兼容2類和3類設(shè)備。本文的目的就是用FPGA實(shí)現(xiàn)支持4類設(shè)備的MVBC。 本文采用自頂向下的設(shè)計(jì)方法。整個(gè)MVBC主要?jiǎng)澐譃椋壕幋a模塊、譯碼模塊、冗余控制模塊、報(bào)文分析單元、通信存儲控制器、主控制單元、地址邏輯模塊。在整個(gè)開發(fā)流程中,使用Xilinx的ISE集成開發(fā)環(huán)境。使用Verilog HDL硬件描述語言對上述各個(gè)模塊進(jìn)行RTL級描述,并用Synplify Pro進(jìn)行綜合。最后,在ModelSim中對各個(gè)模塊進(jìn)行了布線后仿真和驗(yàn)證。 在實(shí)驗(yàn)室條件下,通過嚴(yán)格的仿真驗(yàn)證后,其結(jié)果證明了本文設(shè)計(jì)的模塊達(dá)到了IEC61375-1標(biāo)準(zhǔn)的要求。因此,用FPGA實(shí)現(xiàn)MVBC這一方案具有可操作性。 關(guān)鍵詞:列車通信網(wǎng);多功能車輛總線;多功能車輛總線控制器;現(xiàn)場可編程門陣列

    標(biāo)簽: FPGA 多功能 總線控制器

    上傳時(shí)間: 2013-07-18

    上傳用戶:wxhwjf

  • FPGA中多標(biāo)準(zhǔn)可編程IO端口的設(shè)計(jì).rar

    現(xiàn)場可編程門陣列(FPGA,F(xiàn)ield Programmable Gate Array)是可編程邏輯器件的一種,它的出現(xiàn)是隨著微電子技術(shù)的發(fā)展,設(shè)計(jì)與制造集成電路的任務(wù)已不完全由半導(dǎo)體廠商來獨(dú)立承擔(dān)。系統(tǒng)設(shè)計(jì)師們更愿意自己設(shè)計(jì)專用集成電路(ASIC,Application Specific Integrated Circuit).芯片,而且希望ASIC的設(shè)計(jì)周期盡可能短,最好是在實(shí)驗(yàn)室里就能設(shè)計(jì)出合適的ASIC芯片,并且立即投入實(shí)際應(yīng)用之中。現(xiàn)在,F(xiàn)PGA已廣泛地運(yùn)用于通信領(lǐng)域、消費(fèi)類電子和車用電子。 本文中涉及的I/O端口模塊是FPGA中最主要的幾個(gè)大模塊之一,它的主要作用是提供封裝引腳到CLB之間的接口,將外部信號引入FPGA內(nèi)部進(jìn)行邏輯功能的實(shí)現(xiàn)并把結(jié)果輸出給外部電路,并且根據(jù)需要可以進(jìn)行配置來支持多種不同的接口標(biāo)準(zhǔn)。FPGA允許使用者通過不同編程來配置實(shí)現(xiàn)各種邏輯功能,在IO端口中它可以通過選擇配置方式來兼容不同信號標(biāo)準(zhǔn)的I/O緩沖器電路。總體而言,可選的I/O資源的特性包括:IO標(biāo)準(zhǔn)的選擇、輸出驅(qū)動能力的編程控制、擺率選擇、輸入延遲和維持時(shí)間控制等。 本文是關(guān)于FPGA中多標(biāo)準(zhǔn)兼容可編程輸入輸出電路(Input/Output Block)的設(shè)計(jì)和實(shí)現(xiàn),該課題是成都華微電子系統(tǒng)有限公司FPGA大項(xiàng)目中的一子項(xiàng),目的為在更新的工藝水平上設(shè)計(jì)出能夠兼容單端標(biāo)準(zhǔn)的I/O電路模塊;同時(shí)針對以前設(shè)計(jì)的I/O模塊不支持雙端標(biāo)準(zhǔn)的缺點(diǎn),要求新的電路模塊中擴(kuò)展出雙端標(biāo)準(zhǔn)的部分。文中以低壓雙端差分標(biāo)準(zhǔn)(LVDS)為代表構(gòu)建雙端標(biāo)準(zhǔn)收發(fā)轉(zhuǎn)換電路,與單端標(biāo)準(zhǔn)比較,LVDS具有很多優(yōu)點(diǎn): (1)LVDS傳輸?shù)男盘枖[幅小,從而功耗低,一般差分線上電流不超過4mA,負(fù)載阻抗為100Ω。這一特征使它適合做并行數(shù)據(jù)傳輸。 (2)LVDS信號擺幅小,從而使得該結(jié)構(gòu)可以在2.5V的低電壓下工作。 (3)LVDS輸入單端信號電壓可以從0V到2.4V變化,單端信號擺幅為400mV,這樣允許輸入共模電壓從0.2V到2.2V范圍內(nèi)變化,也就是說LVDS允許收發(fā)兩端地電勢有±1V的落差。 本文采用0.18μm1.8V/3.3V混合工藝,輔助Xilinx公司FPGA開發(fā)軟件ISE,設(shè)計(jì)完成了可以用于Virtex系列各低端型號FPGA的IOB結(jié)構(gòu),它有靈活的可配置性和出色的適應(yīng)能力,能支持大量的I/O標(biāo)準(zhǔn),其中包括單端標(biāo)準(zhǔn),也包括雙端標(biāo)準(zhǔn)如LVDS等。它具有適應(yīng)性的優(yōu)點(diǎn)、可選的特性和考慮到被文件描述的硬件結(jié)構(gòu)特征,這些特點(diǎn)可以改進(jìn)和簡化系統(tǒng)級的設(shè)計(jì),為最終的產(chǎn)品設(shè)計(jì)和生產(chǎn)打下基礎(chǔ)。設(shè)計(jì)中對包括20種IO標(biāo)準(zhǔn)在內(nèi)的各電器參數(shù)按照用戶手冊描述進(jìn)行仿真驗(yàn)證,性能參數(shù)已達(dá)到預(yù)期標(biāo)準(zhǔn)。

    標(biāo)簽: FPGA 標(biāo)準(zhǔn) 可編程

    上傳時(shí)間: 2013-05-15

    上傳用戶:shawvi

  • 基于以太網(wǎng)的數(shù)據(jù)采集系統(tǒng)在FPGA上實(shí)現(xiàn).rar

    隨著計(jì)算機(jī)和自動化測量技術(shù)的日益發(fā)展,測量儀器和計(jì)算機(jī)的關(guān)系日益密切。計(jì)算機(jī)的很多成果很快就應(yīng)用到測量和儀器領(lǐng)域,與計(jì)算機(jī)相結(jié)合已經(jīng)成為測量儀器和自動測試系統(tǒng)發(fā)展的必然趨勢。高度集成的現(xiàn)場可編程門陣列(FPGA)是超大規(guī)模集成電路和計(jì)算機(jī)輔助設(shè)計(jì)技術(shù)發(fā)展的結(jié)果,由于FPGA器件具備集成度高、體積小、可以利用基于計(jì)算機(jī)的開發(fā)平臺,用編寫軟件的方法來實(shí)現(xiàn)專門硬件的功能等優(yōu)點(diǎn),大大推動了數(shù)字系統(tǒng)設(shè)計(jì)的單片化、自動化,縮短了單片數(shù)字系統(tǒng)的設(shè)計(jì)周期、提高了設(shè)計(jì)的靈活性和可靠性。 本文研究基于網(wǎng)絡(luò)的高速數(shù)據(jù)采集系統(tǒng)的設(shè)計(jì)與實(shí)現(xiàn)問題。論文完成了以FPGA結(jié)構(gòu)為系統(tǒng)硬件平臺,uClinux為核心的系統(tǒng)的軟件平臺設(shè)計(jì),進(jìn)行信號的采集和遠(yuǎn)程網(wǎng)絡(luò)監(jiān)測的功能。 論文從軟硬件兩方面入手,闡述了基于FPGA器件進(jìn)行數(shù)據(jù)采集的硬件系統(tǒng)設(shè)計(jì)方法,以及基于uClinux操作系統(tǒng)的設(shè)備驅(qū)動程序設(shè)計(jì)和應(yīng)用程序設(shè)計(jì)。 硬件方面,F(xiàn)PGA采用Xilinx公司Spartan系列的XC3S500芯片,用verilog HDL硬件描述語言在Xilinx公司提供的ISE輔助設(shè)計(jì)軟件中實(shí)現(xiàn)FPGA編程。將微處理器MicroBlaze、數(shù)據(jù)存儲器、程序存儲器、以太網(wǎng)控制器、數(shù)模轉(zhuǎn)換控制器等數(shù)字邏輯電路通過CoreConnect技術(shù)用OPB總線集成在同一個(gè)FPGA內(nèi)部,形成一個(gè)可編程的片上系統(tǒng)(SOPC)。采用基于FPGA的SOPC設(shè)計(jì)的突出優(yōu)點(diǎn)是不必更換芯片就可以實(shí)現(xiàn)設(shè)計(jì)的改進(jìn)和升級,同時(shí)也可以降低成本和提高可靠性。 軟件方面,為了更好更有效地管理和拓展系統(tǒng)功能,移植了uClinux到MicroBlaze軟處理器上,設(shè)計(jì)實(shí)現(xiàn)了平臺上的ADC設(shè)備驅(qū)動程序和數(shù)據(jù)采集應(yīng)用程序。并通過修訂內(nèi)核,實(shí)現(xiàn)了利用以太網(wǎng)TCP/IP協(xié)議來訪問數(shù)據(jù)采集程序獲得的數(shù)據(jù)。

    標(biāo)簽: FPGA 以太網(wǎng) 數(shù)據(jù)采集系統(tǒng)

    上傳時(shí)間: 2013-05-23

    上傳用戶:晴天666

  • 智能人臉識別算法及其FPGA的實(shí)現(xiàn).rar

    人臉自動識別技術(shù)是模式識別、圖像處理等學(xué)科的一個(gè)最熱門研究課題之一。隨著社會的發(fā)展,各方面對快速有效的自動身份驗(yàn)證的要求日益迫切,而人臉識別技術(shù)作為各種生物識別技術(shù)中最重要的方法之一,已經(jīng)越來越多的受到重視。對于具有實(shí)時(shí),快捷,低誤識率的高性能算法以及對算法硬件加速的研究也逐漸展開。 本文詳細(xì)分析了智能人臉識別算法原理,發(fā)展概況和前景,包括人臉檢測算法,人眼定位算法,預(yù)處理算法,PCA和ICA 算法,詳細(xì)分析了項(xiàng)目情況,系統(tǒng)劃分,軟硬件平臺的資源和使用。并在ISE軟件平臺上,用硬件描述語言(verilog HDL)對算法部分嚴(yán)格按照FPGA代碼風(fēng)格進(jìn)行了RTL 硬件建模,并對C++算法進(jìn)行了優(yōu)化處理,通過仿真與軟件算法結(jié)果進(jìn)行比對,評估誤差,最后在VirtexII Pro FPGA 上進(jìn)行了綜合實(shí)現(xiàn)。 主要研究內(nèi)容如下: 首先,對硬件平臺xilinx的VirtexII Pro FPGA 上的系統(tǒng)資源進(jìn)行了描述和研究,對存儲器sdram,RS-232 串口,JTAG 進(jìn)行了研究和調(diào)試,對Coreconnect的OPB總線仲裁機(jī)理進(jìn)行了兩種算法的比較,RTL 設(shè)計(jì),仿真和綜合。利用ISE和VC++軟件平臺,對verilog和C++算法進(jìn)行同步比較測試,使每步算法對應(yīng)正確的結(jié)果。對軟硬件平臺的合理使用使得在項(xiàng)目中能盡可能多的充分利用硬件資源,制板時(shí)正確選型,以及加快設(shè)計(jì)和調(diào)試進(jìn)度。其次,對人臉識別算法流程中的人臉檢測,人眼定位,預(yù)處理,識別算法分別進(jìn)行了比較研究,選取其中各自性能最好的一種算法對其原理進(jìn)行了分析討論。人臉檢測采用adaboost 算法,因其速度和精度的綜合性能表現(xiàn)優(yōu)異。人眼定位采用小塊合并算法,因?yàn)樗哂锌焖伲瑴?zhǔn)確,弱時(shí)實(shí)的特點(diǎn)。預(yù)處理算法采用直方圖均衡加平滑的算法,簡單,高效。 識別算法采用PCA 加ICA 算法,它能最大的弱化姿態(tài)和光照對人臉識別的影響。 最后,使用Verilog HDL 硬件描述語言進(jìn)行算法的RTL 建模,在C++算法的基礎(chǔ)上,保證原來效果的前提下,根據(jù)FPGA 硬件特點(diǎn)對算法進(jìn)行了優(yōu)化。視頻輸入輸出是人臉識別的前提,它提供FPGA 上算法需要處理的數(shù)據(jù),預(yù)處理算法在C++算法的基礎(chǔ)上進(jìn)行了優(yōu)化,最大的減少了運(yùn)算量,提高了運(yùn)算速度,16 位計(jì)算器模塊使得在算法實(shí)現(xiàn)時(shí)可以根據(jù)系統(tǒng)要求,在FPGA的ip 核和自己設(shè)計(jì)的模塊之間選擇性能更好的一個(gè)來調(diào)用,F(xiàn)IFO的設(shè)計(jì)提供同步和異步時(shí)鐘域的數(shù)據(jù)緩存。設(shè)計(jì)在ISE和VC++軟件平臺同時(shí)進(jìn)行,隨時(shí)對verilog和C++數(shù)據(jù)進(jìn)行監(jiān)測和比對。全部設(shè)計(jì)模塊通過仿真,達(dá)到預(yù)定的性能要求,并在FPGA 上綜合實(shí)現(xiàn)。

    標(biāo)簽: FPGA 人臉識別 算法

    上傳時(shí)間: 2013-07-13

    上傳用戶:李夢晗

  • 基于FPGA的SCI串行通信接口的研究與實(shí)現(xiàn).rar

    國家863項(xiàng)目“飛行控制計(jì)算機(jī)系統(tǒng)FC通信卡研制”的任務(wù)是研究設(shè)計(jì)符合CPCI總線標(biāo)準(zhǔn)的FC通信卡。本課題是這個(gè)項(xiàng)目的進(jìn)一步引伸,用于設(shè)計(jì)SCI串行通信接口,以實(shí)現(xiàn)環(huán)上多計(jì)算機(jī)系統(tǒng)間的高速串行通信。 本文以此項(xiàng)目為背景,對基于FPGA的SCI串行通信接口進(jìn)行研究與實(shí)現(xiàn)。論文先概述SCI協(xié)議,接著對SCI串行通信接口的兩個(gè)模塊:SCI節(jié)點(diǎn)模型模塊和CPCI總線接口模塊的功能和實(shí)現(xiàn)進(jìn)行了詳細(xì)的論述。 SCI節(jié)模型包含Aurora收發(fā)模塊、中斷進(jìn)程、旁路FIFO、接受和發(fā)送存儲器、地址解碼、MUX。在SCI節(jié)點(diǎn)模型的實(shí)現(xiàn)上,利用FPGA內(nèi)嵌的RocketIO高速串行收發(fā)器實(shí)現(xiàn)主機(jī)之間的高速串行通信,并利用Aurora IP核實(shí)現(xiàn)了Aurora鏈路層協(xié)議;設(shè)計(jì)一個(gè)同步FIFO實(shí)現(xiàn)旁路FIFO;利用FPGA上的塊RAM實(shí)現(xiàn)發(fā)送和接收存儲器;中斷進(jìn)程、地址解碼和多路復(fù)合分別在控制邏輯中實(shí)現(xiàn)。 CPCI總線接口包括PCI核、PCI核的配置模塊以及用戶邏輯三個(gè)部分。本課題中,采用FPGA+PCI軟核的方法來實(shí)現(xiàn)CPCI總線接口。PCI核作為PCI總線與用戶邏輯之間的橋梁:PCI核的配置模塊負(fù)責(zé)對PCI核進(jìn)行配置,得到用戶需要的PCI核;用戶邏輯模塊負(fù)責(zé)實(shí)現(xiàn)整個(gè)通信接口具體的內(nèi)部邏輯功能;并引入中斷機(jī)制來提高SCI通信接口與主機(jī)之間數(shù)據(jù)交換的速率。 設(shè)計(jì)選用硬件描述語言VerilogHDL和VHDL,在開發(fā)工具xilinx ise7.1中完成整個(gè)系統(tǒng)的設(shè)計(jì)、綜合、布局布線,利用Modelsim進(jìn)行功能及時(shí)序仿真,使用DriverWorks為SCI串行通信接口編寫WinXP下的驅(qū)動程序,用VC++6.0編寫相應(yīng)的測試應(yīng)用程序。最后,將FPGA設(shè)計(jì)下載到FC通信卡中運(yùn)行,并利用ISE內(nèi)嵌的ChipScope Pro虛擬邏輯分析儀對設(shè)計(jì)進(jìn)行驗(yàn)證,運(yùn)行結(jié)果正常。 文章最后分析傳輸性能上的原因,指出工作中的不足之處和需要進(jìn)一步完善的地方。

    標(biāo)簽: FPGA SCI 串行通信接口

    上傳時(shí)間: 2013-04-24

    上傳用戶:竺羽翎2222

  • JPEG2000中小波變換的FPGA實(shí)現(xiàn).rar

    JPEG 2000是為適應(yīng)不斷發(fā)展的圖像壓縮應(yīng)用而出現(xiàn)的新的靜止圖像壓縮標(biāo)準(zhǔn),小波變換是JEPG 2000核心算法之一。小波變換是一種可達(dá)到時(shí)(空)域或頻率域局部化的時(shí)頻域或空頻域分析方法,其多尺度分解特性符合人類的視覺機(jī)制,更加適用于圖像信息的處理。提升小波變換是一類不采用傅立葉變換做為主要分析工具的小波變換新方法,提升小波變換的提出大大簡化了小波變換的計(jì)算,使其在實(shí)時(shí)信號處理領(lǐng)域得到廣泛的應(yīng)用。通過提升的方法很容易構(gòu)造一般的整數(shù)小波變換,由于圖像一般用位數(shù)較低的整數(shù)表示,整數(shù)小波變換可以將為整數(shù)序列的圖像矩陣映射成整數(shù)小波系數(shù)矩陣,這就大大簡化了小波變換的硬件電路設(shè)計(jì)。在當(dāng)今數(shù)字化和信息化時(shí)代背景下,研究具有高速硬件處理功能的可變程邏輯器件在圖像壓縮算法領(lǐng)域的應(yīng)用已經(jīng)成為當(dāng)今研究的熱點(diǎn)。 本文旨在探討和研制基于FPGA的小波變換模塊的可能性和方法。本文采用Xilinx公司的Spartan-Ⅲ系列芯片,根據(jù)JPEG 2000推薦無損提升小波算法和有損提升小波算法,設(shè)計(jì)圖像壓縮系統(tǒng)的小波變換模塊。主要工作如下: 第一部分介紹了傳統(tǒng)小波分析理論和提升小波分析理論。包括連續(xù)小波時(shí)頻局域性的特征,離散小波變換系數(shù)的意義,多分辨分析引出的構(gòu)造小波基的系統(tǒng)方法和計(jì)算離散小波的快速算法等。重點(diǎn)放在介紹正交小波和雙正交小波的構(gòu)造方法,并介紹了數(shù)字圖像在小波域的特點(diǎn)。討論了提升小波變換的基本思想,討論了用提升方法構(gòu)造小波基以及傳統(tǒng)小波變換的提升實(shí)現(xiàn),討論了整數(shù)小波變換。 第二部分介紹了FPGA結(jié)構(gòu)及其設(shè)計(jì)流程。介紹了FPGA/CPLD器件的特征、發(fā)展趨勢及FPGA/CPLD基本結(jié)構(gòu),然后重點(diǎn)介紹了本文用到的Xilinx公司Spartan-Ⅲ系列芯片的結(jié)構(gòu)特點(diǎn),以及Xilinx的FPGA開發(fā)軟件ISE,最后介紹了硬件描述語言VHDL語言的特點(diǎn)。 最后一部分是本論文研究的主要內(nèi)容,即JPEG 2000中最核心的算法-提升格式小波變換的一維變換模塊設(shè)計(jì)和二維變換模塊設(shè)計(jì)。一維提升小波變換模塊采用兩種不同的電路結(jié)構(gòu)進(jìn)行設(shè)計(jì)-低速低功耗的串行流水線結(jié)構(gòu)和高速高功耗的并行陣列結(jié)構(gòu)。同樣,二維小波變換模塊也采用了兩種不同的電路結(jié)構(gòu)進(jìn)行設(shè)計(jì)-低速低功耗的折疊結(jié)構(gòu)和高速高功耗的串行結(jié)構(gòu)。 文章對提升小波變換的FPGA實(shí)現(xiàn)中的大量細(xì)節(jié)問題進(jìn)行了討論,給出了每種結(jié)構(gòu)提升小波變換模塊的電路原理圖,并對原理圖進(jìn)行了仿真測試,仿真測試結(jié)果不僅表明了模塊功能的正確性,而且表明不同小波模塊可以滿足相應(yīng)領(lǐng)域的實(shí)際要求。

    標(biāo)簽: JPEG 2000 FPGA

    上傳時(shí)間: 2013-06-08

    上傳用戶:dwzjt

亚洲欧美第一页_禁久久精品乱码_粉嫩av一区二区三区免费野_久草精品视频
欧美jizzhd精品欧美巨大免费| 欧美一级片一区| 国产精品第一页第二页第三页| 亚洲一区www| 亚洲在线一区二区三区| 欧美亚洲色图校园春色| 欧美在线关看| 欧美日韩一区二区在线观看| 国产人成一区二区三区影院| 亚洲激情av| 亚洲欧美日韩国产精品| 久久久av网站| 国产精品成人一区二区三区吃奶 | 欧美a级一区| 国产精品久久久99| 亚洲国产精品精华液网站| 亚洲性夜色噜噜噜7777| 欧美韩日高清| 在线观看成人小视频| 欧美亚洲免费| 欧美三级在线播放| 亚洲美女av黄| 欧美二区在线| 亚洲激情二区| 久久精品在线| 伊人成人在线视频| 久久精品一区蜜桃臀影院| 国产精品一区久久久| 一区二区三区在线观看视频| 久久一区二区三区av| 日韩亚洲一区二区| 国产亚洲成精品久久| 久久亚洲二区| 国产精品成人久久久久| 亚洲国产乱码最新视频| 欧美一级午夜免费电影| 国产精品久久久一区麻豆最新章节 | 日韩一级二级三级| 美女网站在线免费欧美精品| 国产一区二区三区自拍 | 亚洲免费在线观看| 久久久综合视频| 一区二区三区视频观看| 欧美性猛交xxxx乱大交退制版| 好吊妞这里只有精品| 一区二区三区国产在线观看| 老司机精品福利视频| 精品成人在线观看| 久久一日本道色综合久久| 国产一区二区三区免费不卡| 久久电影一区| 尤物精品在线| 欧美福利网址| 久久字幕精品一区| 国产精品s色| 国产精品综合久久久| 午夜伦理片一区| 国语精品一区| 欧美va亚洲va日韩∨a综合色| 在线观看欧美亚洲| 欧美激情第三页| 亚洲欧美激情四射在线日 | 黄网动漫久久久| 久久精品免视看| 亚洲国产精品va在线观看黑人| 欧美区亚洲区| 欧美一级播放| 91久久精品www人人做人人爽| 欧美日韩国产在线看| 亚洲欧美国产三级| 极品日韩久久| 欧美系列精品| 女主播福利一区| 亚洲欧美日韩国产另类专区| 极品av少妇一区二区| 欧美日韩妖精视频| 久久躁狠狠躁夜夜爽| 亚洲一二三级电影| 亚洲欧洲综合| 国产尤物精品| 国产精品第一页第二页第三页| 久久综合久久综合久久| 亚洲在线网站| 日韩网站在线观看| 在线日本高清免费不卡| 国产精品一区三区| 欧美先锋影音| 欧美日韩在线视频一区| 久久一区二区三区国产精品| 亚洲一区二区三| 99精品热视频只有精品10| …久久精品99久久香蕉国产| 国产视频一区在线| 欧美午夜精品久久久久免费视| 噜噜噜在线观看免费视频日韩| 欧美一区二区三区四区视频 | 欧美调教视频| 欧美韩日精品| 欧美成人国产一区二区| 久久久噜噜噜久久| 久久精品国产77777蜜臀 | 国产精品av免费在线观看| 免费在线欧美视频| 美女露胸一区二区三区| 久久一区二区精品| 久久午夜电影网| 久久久亚洲国产美女国产盗摄| 久久爱www久久做| 欧美一区二区三区日韩| 欧美一区二区三区久久精品茉莉花| 亚洲专区免费| 欧美一区二区成人6969| 欧美一区2区三区4区公司二百| 欧美一区二区视频免费观看| 午夜精品久久久久久久蜜桃app| 亚洲自拍偷拍色片视频| 午夜精品久久久久久久白皮肤 | 国产欧美精品在线播放| 国产精品一级二级三级| 国产欧美日韩精品丝袜高跟鞋| 国产欧美亚洲精品| 好吊妞**欧美| 一本大道av伊人久久综合| 亚洲在线黄色| 久久中文字幕一区| 欧美激情精品| 国产精品毛片va一区二区三区| 欧美成人亚洲成人日韩成人| 欧美—级a级欧美特级ar全黄| 欧美人成在线视频| 国产精品青草久久久久福利99| 国产乱码精品一区二区三区av| 国产日韩欧美中文| 亚洲国产高清在线观看视频| av成人手机在线| 欧美自拍偷拍| 欧美精品在线免费观看| 国产精品一区视频| 亚洲激情视频在线观看| 亚洲一区免费网站| 久久综合久久久| 欧美色视频在线| 精品91免费| 亚洲欧美日韩一区二区在线| 久久久五月天| 国产精品swag| 最新国产精品拍自在线播放| 午夜精品久久久久久久99黑人| 农村妇女精品| 国产一区二区三区久久 | 欧美日韩大陆在线| 国产亚洲综合在线| 亚洲一级影院| 欧美日本在线看| 激情六月婷婷久久| 亚洲欧美制服另类日韩| 欧美片网站免费| 亚洲国产精品va在看黑人| 亚洲一区二区三区精品动漫| 欧美aaa级| 国产一区二区三区直播精品电影| 99热在线精品观看| 欧美国产精品va在线观看| 黄色成人av网| 欧美一区三区三区高中清蜜桃| 欧美日韩亚洲一区二区| 亚洲人成网站色ww在线| 快she精品国产999| 在线观看日韩www视频免费 | 国产精品家庭影院| 日韩亚洲成人av在线| 欧美成人免费网站| 亚洲国产成人精品久久| 久久久久久久久久久久久女国产乱 | 亚洲午夜久久久久久尤物| 欧美激情一二三区| 亚洲日韩欧美视频一区| 欧美α欧美αv大片| 136国产福利精品导航网址应用| 欧美专区18| 国内精品视频在线播放| 久久久久国产一区二区三区| 韩国成人福利片在线播放| 久久久免费av| 亚洲精品一区二区三区婷婷月| 欧美激情精品久久久久久| 亚洲一区二区视频在线观看| 欧美日韩精品一区二区三区四区 | 国产精品成人一区二区三区吃奶| 亚洲人成网站影音先锋播放| 欧美激情久久久久久| 一本色道久久| 国产精品毛片a∨一区二区三区|国 | 在线观看成人小视频| 久久精品国产成人| 亚洲区中文字幕| 国产精品不卡在线| 久久九九免费视频| 亚洲日本一区二区三区| 国产精品ⅴa在线观看h|