詳細介紹了zynq硬件平臺開發(fā)工程和使用注意點!
標簽: xilinx zynq
上傳時間: 2013-04-24
上傳用戶:haoxiyizhong
波束成型,基于FPGA的波束成型,包括兩個文件,一個濾波器,一個xilinx仿真
標簽: FPGA 波束
上傳時間: 2013-08-05
上傳用戶:joheace
基于ARM 微控制器配置FPGA 的實現(xiàn)\r\n摘 要:介紹了基于ARM 內(nèi)核的ATMEL AT91FR4081 微控制器以J TAG 的ISP 方式配置xilinx\r\nXC2S150PQ208 FPGA 的實現(xiàn)過程。這是一種靈活和經(jīng)濟的FPGA 的配置方法。介紹了ISP 和J TAG 的原\r\n理、系統(tǒng)實現(xiàn)的流程、硬件電路設(shè)計、J TAG 驅(qū)動算法的實現(xiàn)和配置時間的測試結(jié)果。
標簽: xilinxFPGA ATMEL 4081 JTAG
上傳時間: 2013-08-15
上傳用戶:gououo
Mars-SP3-U FPGA開發(fā)板說明,針對xilinx的XC3S400,有對原理圖的說明和實例操作說明
標簽: Mars-SP FPGA 開發(fā)板說明
上傳用戶:songnanhua
介紹了xilinx最新的EDK9.1i和ISE9.1i等工具的設(shè)計使用流程
標簽: EDK9 ISE9 流程
上傳時間: 2013-08-16
上傳用戶:sunjet
:針對現(xiàn)場可編程門陣列(FPGA)芯片的特點,研究FPGA中雙向端口I/O的設(shè)計,同時給出仿真初始化雙向端口I/O的方法。采用這種雙向端口的設(shè)計方法,選用xilinx的Spartan2E芯片設(shè)計一個多通道圖像信號處理系統(tǒng)。
標簽: FPGA 雙向端口
上傳時間: 2013-08-17
上傳用戶:xiaoyunyun
FPGA設(shè)計全流程:Modelsim>>Synplify.Pro>>ISE\\r\\n第一章 Modelsim編譯xilinx庫\\r\\n第二章 調(diào)用xilinx CORE-Generator\\r\\n第三章 使用Synplify.Pro綜合HDL和內(nèi)核\\r\\n第四章 綜合后的項目執(zhí)行\(zhòng)\r\\n第五章 不同類型結(jié)構(gòu)的仿真
標簽: FPGA 流程
上傳時間: 2013-08-20
上傳用戶:cuibaigao
信號糾錯---CRC校驗參考設(shè)計。使用xilinx公司器件
標簽: CRC 信號糾錯 校驗參考設(shè)計
上傳時間: 2013-08-24
上傳用戶:希醬大魔王
在文件夾YL2440_CPLD中有做好的CPLD工程,請用xilinx ISE 6.2打開.
標簽: CPLD 2440 YL 工程
上傳時間: 2013-08-26
上傳用戶:cainaifa
在利用FPGA實現(xiàn)數(shù)字信號處理方面,分布式算法發(fā)揮著關(guān)鍵作用,與傳統(tǒng)的乘積-積結(jié)構(gòu)相比,具有并行處理的高效性特點。詳細研究了基于FPGA、采用分布式算法實現(xiàn)FIR數(shù)字濾波器的原理和方法,并通過xilinx ISE在Modelsim下進行了仿真。
標簽: FPGA 數(shù)字信號處理 方面
上傳時間: 2013-08-30
上傳用戶:宋桃子
蟲蟲下載站版權(quán)所有 京ICP備2021023401號-1