·摘要: 針對DSP芯片TS201的LINK口互連在高速數(shù)據(jù)通信中存在數(shù)據(jù)錯誤、突發(fā)數(shù)據(jù)塊傳輸不穩(wěn)定等缺點,在分析其通信協(xié)議的基礎上,并結合實際應用,提出了設計LINK口通信的關鍵要求,給出設計的要點,設計與實現(xiàn)了TS201的LINK 121互連以及FPGA(xilinx公司的XC4VFX60)與TS201 LINK口互連,得到了實際測試結果;結果表明,所設計的LINK口互連具備的優(yōu)點有
上傳時間: 2013-06-08
上傳用戶:417313137
本文結合目前國內外航電數(shù)據(jù)處理系統(tǒng)的發(fā)展概況,設計了一款集數(shù)據(jù)采集、處理、控制及傳輸于一體的航電處理系統(tǒng)。文章首先深入研究了自適應濾波器原理,分析了LMS算法性能,著重從影響算法性能的因素入手,通過分析仿真,改進算法,提升了算法性能,給出仿真結果分析,并設計應用于系統(tǒng)之中;其次介紹了ARINC-429航空總線和RS-422串行總線的信息標準和傳輸格式。在此基礎上,設計了基于FPGA的解決航電系統(tǒng)數(shù)據(jù)采集、濾波處理、控制傳輸和復雜非線性運算的一體化實現(xiàn)方案。選用xilinx公司的FPGA,實現(xiàn)了航電數(shù)據(jù)采集、傳輸和控制,集成了ARlNC-429和RS-422兩種通信接口,實現(xiàn)了總線冗余,并實現(xiàn)了數(shù)據(jù)濾波和相應的算法處理。最后,在實驗室環(huán)境下,對每個模塊分別進行了軟硬件測試。
標簽: FPGA 數(shù)據(jù)處理 傳輸系統(tǒng)
上傳時間: 2013-07-01
上傳用戶:R50974
隨著經(jīng)濟的發(fā)展,科學技術的進步,永磁電機的研發(fā)和控制技術都有了快速的發(fā)展。永磁電機的發(fā)展也帶來了永磁電機控制器的發(fā)展,電機控制器已經(jīng)由傳統(tǒng)的模擬元件控制器,逐漸轉向數(shù)模混合控制器、全數(shù)字控制器。基于現(xiàn)場可編程門陣列(FPGA——Field Programmable Gate Array)的新一代數(shù)字電機控制技術得到越來越多的關注。現(xiàn)在的FPGA不僅實現(xiàn)了軟件需求和硬件設計的完美集合,還實現(xiàn)了高速與靈活性的完美結合,使其已超越了ASIC器件的性能和規(guī)模。在工業(yè)控制領域,F(xiàn)PGA雖然起步較晚,但是發(fā)展勢頭迅猛。 本文在介紹了傳統(tǒng)無刷直流電機控制技術的基礎上,分析了采用FPGA實現(xiàn)電機控制的優(yōu)點。詳細介紹了使用硬件編程語言,在FPGA中編程實現(xiàn)永磁無刷直流電機速度閉環(huán)控制的各個關鍵環(huán)節(jié),如:PI調節(jié)器、數(shù)字PWM等等。在實現(xiàn)永磁無刷直流電機速度閉環(huán)控制的同時,將速度檢測環(huán)節(jié)采用FPGA實現(xiàn),減小了系統(tǒng)硬件開銷。在實現(xiàn)單臺永磁無刷直流電機速度閉環(huán)控制的基礎上,本文在一片F(xiàn)PGA芯片上實現(xiàn)了多臺永磁無刷直流電機的速度閉環(huán)獨立控制系統(tǒng)。介紹了采用FPGA進行多臺電機控制具有獨特的優(yōu)勢,這些優(yōu)勢使得FPGA在實現(xiàn)多臺電機控制時非常方便,具有單片機(MCU)和數(shù)字信號處理器(DSP)無法比擬的優(yōu)點。文中對基于FPGA的單臺和多臺永磁無刷直流電機控制系統(tǒng)分別進行了實驗驗證。 FPGA編程靈活,設計方便,本文在FPGA中實現(xiàn)了各種不同的PWM調制方式。從電路方面詳細分析了采用不同的PWM調制,換相時無刷直流電機母線的反向電流問題。借助FPGA平臺,對各種PWM調制方式進行了實驗,對理論分析進行了驗證。 另外,本文介紹了目前非常流行的一種FPGA圖形化設計方法,即基于XSG(xilinx System Generator)的FPGA設計。這種設計方法具有圖形化、模塊化的優(yōu)點,大大方便了用戶的FPGA開發(fā)設計。在XSG中建立的仿真系統(tǒng),區(qū)別于傳統(tǒng)的Simulink仿真,可以直接生成相應的硬件編程語言代碼下載到FPGA中運行。本文借助XSG軟件設計在XSG/Simulink中實現(xiàn)了永磁同步電機矢量控制系統(tǒng)的混合建模算法,并進行了仿真。
標簽: FPGA 永磁電機 控制系統(tǒng)
上傳時間: 2013-04-24
上傳用戶:wangyi39
隨著現(xiàn)場可編程門陣列(FPGA)在工業(yè)中的廣泛應用,使得基于FPGA數(shù)字信號處理的實現(xiàn)在雷達信號處理中有著重要地位。模型化設計是一種自頂向下的面向FPGA的快速原型驗證法,它不僅降低了FPGA設計門檻,而且縮短了開發(fā)周期,提高了設計效率。這使得FPGA模型化設計成為了FPGA系統(tǒng)設計的發(fā)展趨勢。本文針對常見雷達信號處理模塊的FPGA模型化實現(xiàn),在以下幾個方面展開研究:首先對基于FPGA的模型化設計方法進行了研究,給出了模型化設計方法的發(fā)展現(xiàn)狀和趨勢,并對本文中使用的模型化設計方法的軟件工具System Generator和AccelDSP進行了介紹。其次使用這兩種軟件工具對FIR濾波器進行了模型化設計并同RTL(寄存器傳輸級)設計方法進行對比,全面分析了模型化設計方法和RTL設計方法的優(yōu)缺點。然后在簡明闡述雷達信號處理原理的基礎上,使用System Generator對數(shù)字下變頻(DDC)、脈沖壓縮、動目標顯示(MTI)及恒虛警(CFAR)處理等雷達信號處理模塊進行了自頂向下的模型化設計。在Simulink中進行了功能仿真驗證,生成了HDL代碼,并在xilinx FPGA中進行了RTL的時序仿真分析。關鍵詞:雷達信號處理 FPGA 模型化設計 System Generator AccelDSP
上傳時間: 2013-07-25
上傳用戶:zhangsan123
·CPLD/FPGA是目前誚用最為廣泛的兩種可編程專用集成電路(ASIC),特別適合于產品的樣品開發(fā)與小批量生產。 本書從現(xiàn)代電子系統(tǒng)設計的角度出發(fā),以全球著名的可編程邏輯器件供應商xilinx公司的產品為背景,系統(tǒng)全面地介紹該公司的CPLD/FPGA產品的結構原理、性能特點、設計方法以及相應的EDA工具軟件,重點介紹CPLD/FPGA在數(shù)字系統(tǒng)設計、數(shù)字通信與數(shù)字信號處理等領域中的應用。
上傳時間: 2013-04-24
上傳用戶:hank
·摘要: DDB SDRAM使用雙倍數(shù)據(jù)速率結構,它能獲得比SDRAM更高的性能.DDR SDRAM需要特定的DDB控制器才能完成與DSP、FPGA之間的通信.由于xilinx VirtexTM-4系列FPGA具備ChipSync源同步技術等優(yōu)勢,本設計采用它來實現(xiàn)DDRSDRAM控制器.該DDR SDRAM控制器采用直接時鐘數(shù)據(jù)捕獲技術,本文將重點闡述該技術.
標簽: xilinx_FPGA DDR_SDRAM 控制器
上傳時間: 2013-05-24
上傳用戶:zxc23456789
PPT文檔,24頁,圖文結合 Modelsim仿真工具是Model公司開發(fā)的。它支持Verilog、VHDL以及他們的混合仿真,它可以將整個程序分步執(zhí)行,使設計者直接看到他的程序下一步要執(zhí)行的語句,而且在程序執(zhí)行的任何步驟任何時刻都可以查看任意變量的當前值,可以在Dataflow窗口查看某一單元或模塊的輸入輸出的連續(xù)變化等,比Quartus自帶的仿真器功能強大的多,是目前業(yè)界最通用的仿真器之一。 ModelSim分幾種不同的版本:SE、PE和OEM,其中集成在 Actel、Atmel、Altera、xilinx以及Lattice等FPGA廠商設計工具中的均是其OEM版本。比如為Altera提供的OEM版本是ModelSim-Altera,為xilinx提供的版本為ModelSim XE. SE版本為最高級版本,在功能和性能方面比OEM版本強很多,比如仿真速度方面,還支持PC 、 UNIX 、 LIUNX混合平臺.
上傳時間: 2013-05-25
上傳用戶:zhangzhenyu
大家好,歡迎Vivado的一個快速演示,它是xilinx新的設計套件,應用到7系列和以上的系列器件。
上傳時間: 2013-08-03
上傳用戶:xiaoxiang
感謝你對Vivado HLS也就是xilinx’s 高層次綜合解決方案有興趣,這個解決方案綜合c,c++和系統(tǒng)c代碼成Verilog和VHDL RTL結構。
標簽: Vivado
上傳時間: 2013-04-24
上傳用戶:哇哇哇哇哇
使用xilinx FFT IP的筆記,非常不錯
標簽: xilinx_FPGA_FFT 應用筆記
上傳時間: 2013-05-22
上傳用戶:hongmo